地大21春《數(shù)字電子技術(shù)》在線作業(yè)二答案_第1頁
地大21春《數(shù)字電子技術(shù)》在線作業(yè)二答案_第2頁
地大21春《數(shù)字電子技術(shù)》在線作業(yè)二答案_第3頁
地大21春《數(shù)字電子技術(shù)》在線作業(yè)二答案_第4頁
地大21春《數(shù)字電子技術(shù)》在線作業(yè)二答案_第5頁
已閱讀5頁,還剩1頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、地大21春數(shù)字電子技術(shù)在線作業(yè)二答案邏輯式F=ABC可變換為()。A.F=AB+CB.F=A+BCC.F=CBAD.F=A+B+C數(shù)字系統(tǒng)和模擬系統(tǒng)之間的接口常采用()。A.計(jì)數(shù)器B.多諧振蕩器C.數(shù)/模和模/數(shù)轉(zhuǎn)換器D.存儲(chǔ)器接通電源電壓就能輸出矩形波形的電路是()。A.單穩(wěn)態(tài)觸發(fā)器B.施密特觸發(fā)器C.觸發(fā)器D.多諧振蕩器十進(jìn)制數(shù)236對(duì)應(yīng)的二進(jìn)制數(shù)是()。A.11101100B.11001110C.01100111D.011101108421BCD碼10000001轉(zhuǎn)化為十六進(jìn)制數(shù)是()。A.15B.51C.81D.18n位的二進(jìn)制加法計(jì)數(shù)器,能計(jì)數(shù)的最大十進(jìn)制數(shù)是()。A.10B.2n-

2、1C.nD.n-1TTL與非門多余輸入端的處理是()。A.接低電平B.任意C.通過100W電阻接地D.通過100kW電阻接地用555定時(shí)器組成施密特觸發(fā)器,當(dāng)輸入控制端CO外接10V電壓時(shí),回差電壓為()。A.3.3VB.5VC.6.6VD.10V八位的逐次比較式A/D轉(zhuǎn)換器完成一次轉(zhuǎn)換的時(shí)間為0.08s,其時(shí)鐘信號(hào)頻率()Hz。A.60B.80C.100D.120某模/數(shù)轉(zhuǎn)換器的輸入為05V模擬電壓,輸出為8位二進(jìn)制數(shù)字信號(hào)(D7D0)。則該模/數(shù)轉(zhuǎn)換器能分辨的最小模擬電壓為()。A.0.01VB.0.0196VC.0.0392VD.0.1v三態(tài)輸出門的輸出狀態(tài)為()。A.高電平B.低電平C

3、.高阻D.低阻時(shí)序邏輯電路按狀態(tài)變化的特點(diǎn)分為()。A.同步時(shí)序邏輯電路B.異步時(shí)序邏輯電路C.米里型D.摩爾型觸發(fā)器的特點(diǎn)是()。A.在輸入信號(hào)作用下穩(wěn)態(tài)不變B.具有一個(gè)穩(wěn)態(tài)C.具有兩個(gè)穩(wěn)態(tài)D.在輸入信號(hào)作用下兩個(gè)穩(wěn)態(tài)可以相互轉(zhuǎn)換以下關(guān)于時(shí)序邏輯電路的說法正確的是()。A.任一時(shí)刻的輸出信號(hào)不僅和當(dāng)時(shí)的輸入信號(hào)有關(guān),而且與電路原狀態(tài)有關(guān)B.時(shí)序電路必須包含存儲(chǔ)電路C.狀態(tài)轉(zhuǎn)換表、時(shí)序圖等可以描述時(shí)序邏輯電路D.時(shí)序電路工作時(shí)始終在有限個(gè)狀態(tài)間按一定規(guī)律轉(zhuǎn)換計(jì)數(shù)器按CP脈沖的輸入方式可分為()。A.同步計(jì)數(shù)器B.異步計(jì)數(shù)器C.延時(shí)計(jì)數(shù)器D.以上均正確CMOS數(shù)字集成電路與TTL數(shù)字集成電路相比

4、突出的優(yōu)點(diǎn)是()。A.微功耗B.高速度C.高抗干擾能力D.電源范圍寬以下說法正確的是()。A.同步SR結(jié)構(gòu)是電平觸發(fā)方式B.維持阻塞結(jié)構(gòu)是邊沿觸發(fā)方式C.同步SR結(jié)構(gòu)是邊沿觸發(fā)方式D.維持阻塞結(jié)構(gòu)是電平觸發(fā)方式構(gòu)成移位寄存器可以采用的觸發(fā)器有()。A.R-S型B.J-K型C.主從型D.同步型在下列邏輯電路中,屬于組合邏輯電路的有()。A.譯碼器B.編碼器C.全加器D.寄存器根據(jù)不同需要,在集成計(jì)數(shù)器芯片的基礎(chǔ)上,通過采用()方法可以實(shí)現(xiàn)任意進(jìn)制的計(jì)數(shù)器。A.反饋歸零法B.預(yù)置數(shù)法C.進(jìn)位輸出置最小數(shù)法D.進(jìn)位輸出置最大數(shù)法因?yàn)檫壿嫳磉_(dá)式A+B+AB=A+B成立,所以AB=0成立。()A.正確B

5、.錯(cuò)誤ADC的轉(zhuǎn)換速度用轉(zhuǎn)換時(shí)間來描述。()A.正確B.錯(cuò)誤在二進(jìn)制譯碼器中,如果輸入代碼有n位,則有2的(n-1)次方個(gè)輸出信號(hào)。()A.正確B.錯(cuò)誤從電路分類來看,計(jì)數(shù)器是屬于組合邏輯電路。()A.正確B.錯(cuò)誤為了暫存四位數(shù)據(jù)信號(hào),可用二個(gè)觸發(fā)器構(gòu)成數(shù)據(jù)寄存器。()A.正確B.錯(cuò)誤任何邏輯函數(shù)都可以表示成最簡(jiǎn)最小項(xiàng)之和的形式,而且對(duì)某一個(gè)邏輯函數(shù)來說,這種表示形式只有一個(gè)。()A.正確B.錯(cuò)誤邏輯變量的取值,1比0大。()A.正確B.錯(cuò)誤八路數(shù)據(jù)分配器的地址輸入(選擇控制)端有8個(gè)。()A.正確B.錯(cuò)誤對(duì)正邏輯而言的“與”門電路,采用負(fù)邏輯表示時(shí)則為“或”門電路。()A.正確B.錯(cuò)誤DAC是將輸入的數(shù)字量轉(zhuǎn)換成輸出的模擬量的器件。()A.正確B.錯(cuò)誤 參考答案:C參考答案:C參考答案:D參考答案:A參考答案:B參考答案:B參考答案:D參考答案:B參考答案:C參考答案:B參考答案:ABC參考答案:AB參考答案:CD參考答案:ABCD參考答案:AB參考答案:ACD參考答案:AB

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論