電路板設(shè)計規(guī)則_第1頁
電路板設(shè)計規(guī)則_第2頁
電路板設(shè)計規(guī)則_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、本文由dongxuehui123貢獻(xiàn)doc文檔可能在 WAP端瀏覽體驗不佳。建議您優(yōu) 先選擇TXT ,或下載源文件到本機查看。Protel 99設(shè)置一、Routing 1. ClearanceConstant: 1 Object Kind: Vias,Thru-hole Pads -Object Kind Vias,Tracks/Arcs,Fills,Smd Pads, Thru-hole: 13 mil different nets only 2 Object Kind : Tracks/Arcs,Fills,Smd Pads -Object Kin dVias,Tracks/Arcs,Fi

2、lls,Smd Pads, Thru- hole: 19 mi different nets only 19 mil 2. Routing Conners 90 Degrees 100 100mil 3. 4. 5. 6. 7. 8. Routing layers:隨已定(Any) Routing Priority : Board 0 Routing Topplogy: Board shortest Routing Via Style: 20 50 透孔 SMD : Width Constraint : 看情況定,Net分組,如 12V 電源、3V 電源等。 二、Manufacting 1.

3、Acute Angle Constraint: 45o 2. Confinement Constraint俄大尺寸 Board(*,*(*,* Keep Inside 3. 4. 5. 6. 7. Minimum Annular Ring : Board 10 Paste Mask Expansion Board 10 Polygon Connect Style : Board Direct . Power Plane ClearancBoard 20 Power Plane Connect Style Aboard ,Relief Connect, 10,4,20,20 8. Solder

4、mask Expansio n Board 4mil 三、Placement 1.2. 3. 4. Component Clearance Constrai nt(器件靠近 Board Board 100mil Component Orientations Rule: Board 0 Nets to Ignore Board Permitted Layers Rule Board Top Bottom 四、1.2. Other Short-Curent Constrain t Board Board Not Allowed Un-Routed Net Constrant : Board 五、

5、快捷鍵 1. 1 原理圖 F1:幫助 1 Protel 99 設(shè)置 2 3 4 5 6 Process: Client: CascadeAllOpenDocuments Parameters FileName=HelpProtel.hlp|Topic=contents F3:查找下一個文本 Process : Sch: FindNextText Parameters F7:點亮網(wǎng)絡(luò)標(biāo)號 Process: Sch: SelectNet Parameters F8:取消選中(點亮)Process: Sch: DeSelectAllObjects Parameters F9:顯示全部電路 Proce

6、ss: Sch: ZoomAll Parameters: F10:跳轉(zhuǎn) 到下一個錯誤標(biāo)記 Process: Sch: JumpToNextErrorMarker Parameters 2.電路板 圖1 Ctrl-F2:顯示網(wǎng)絡(luò)所有連接的飛線 Process: PCB: ShowConnections Parameters SHOW=All 2 F2 :顯示網(wǎng)絡(luò)連接的飛線 Process: PCB: ShowConnections Parameters SHOW=Net 3 F3:顯示元件連接的飛線 Process : PCB: ShowConnections Parameters SHOW=C

7、omponentNets 4 F4:隱藏飛線 Process : PCB: HideConnections Parameters Hide=All 5 F5 :移動元件 Process :PCB: MoveObject Parameters Object= Component 6 F6 Drag Process: PCB: MoveObject Parameters Drag = True|$Description=Drag any object on the current document 7 F7:選中連接的敷銅 Process: PCB: Select Parameters Scope

8、 = ConnectedCopper 8 F8 取消選擇 Process: PCB: Deselect Parameters Scope=All 2 Protel 99 設(shè)置 9 F8:取消選擇 Process:PCB: Deselect Parameters Scope=All 10 F9:顯示全部 Process: PCB: Zoom Parameters Action = All 11 F10 :修改線寬度 Process : PCB: EditRules Parameters 12 F11: Process: PCB: Zoom Parameters Action = Pan 13 F

9、12: 打斷線 Process: PCB: BreakTrack Parameters Action = Pan 14 Home刷新 Process : PCB: Zoom Parameters Action = Redraw 15 End Process : PCB: Zoom Parameters Action = Pan 16 /:畫線 Process: ManRoute: RunExternalManualRouter Parameters 17 *:正反面切換 Process: PCB: SetCurrentLayer Parameters LayerName = NextSigna

10、l 18 3 1 本文由 dongxuehui123 貢獻(xiàn)doc文檔可能在WAP端瀏覽體驗不佳。建議您優(yōu)先選擇 TXT,或下載源文件 到本機查看。Protel 99 設(shè)置 一、Routing 1. Clearance Constant 1 Object Kind : Vias,Thru-hole Pads -Object KindVias,Tracks/Arcs,Fills,Smd Pads, Thru-hole: 13 mil different nets only 2 Object Kind : Tracks/Arcs,Fills,Smd Pads- Object KindVias,Tra

11、cks/Arcs,Fills,Smd Pads, Thru-hole: 19 mi different nets only 19 mil 2. Routing Conners 90 Degrees 100 100mil 3. 4. 5. 6. 7. 8. Routing layers 隨已定(Any) Routing Priority : Board 0 Routing Topplogy: Board shortest Routing Via Style: 20 50透孔SMD: Width Constraint :看情況定,Net分組,如12V電源、3V電源 等。 二、 Manufactin

12、g 1. Acute Angle Constraint: 45o 2. Confinement Constraint 大尺寸 Board(*,*(*,* Keep Inside 3. 4. 5. 6. 7. Minimum Annular Ring : Board 10 Paste Mask Expansion Board 10 Polygon Connect Style : Board Direct .Power Plane Clearance Board 20 Power Plane Connect Style Aboard ,Relief Connect, 10,4,20,20 8. S

13、older mask Expansion Board 4mil 三、Placement 1.2. 3. 4. Component Clearance Constraint (器件靠近 Board Board 100mil Component Orientations Rule: Board 0 Nets to Ignore Board Permitted Layers Rule Board TopBottom 四、1.2. Other Short-Curent Constraint Board Board Not Allowed UnRouted Net Constrant : Board 五

14、、快捷鍵 1.1 原理圖 F1:幫助 1 Protel 99 設(shè)置 2 3 4 5 6 Process: Client: CascadeAllOpenDocuments Parameters FileName=HelpProtel.hlp|Topic=contents F3:查找下一個文本 Process: Sch: FindNextText Parameters F7:點亮網(wǎng)絡(luò)標(biāo)號 Process: Sch: SelectNet Parameters F8:取消選中(點亮)Process: Sch: DeSelectAllObjects Parameters F9:顯示全部電路 Proces

15、s: Sch: ZoomAll Parameters: F10:跳轉(zhuǎn) 到下一個錯誤標(biāo)記 Process: Sch: JumpToNextErrorMarker Parameters 2.電路板 圖1 Ctrl-F2:顯示網(wǎng)絡(luò)所有連接的飛線 Process: PCB: ShowConnections Parameters SHOW=All 2 F2 :顯示網(wǎng)絡(luò)連接的飛線 Process: PCB: ShowConnections Parameters SHOW=Net 3 F3:顯示元件連接的飛線 Process: PCB: ShowConnections Parameters SHOW=Com

16、ponentNets 4 F4 隱藏飛線 Process : PCB: HideConnections Parameters Hide=All 5 F5 :移動元件 Process: PCB: MoveObject Parameters Object= Component 6 F6: Drag Process: PCB: MoveObject Parameters Drag = True|$Description=Drag any object on the current document 7 F7:選中連接的敷銅 Process: PCB: Select Parameters Scope

17、= ConnectedCopper 8 F8 取消選擇 Process: PCB: Deselect Parameters Scope=All 2 Protel 99 設(shè)置 9 F8:取消選擇 Process: PCB: Deselect Parameters Scope=All 10 F9:顯示全部 Process : PCB: Zoom Parameters Action = All 11 F10 :修改線 寬度 Process: PCB: EditRules Parameters 12 F11: Process: PCB: Zoom Parameters Action = Pan 13 F12:打斷線 Process : PCB: BreakTrack Para

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論