數(shù)字集成電路實(shí)驗(yàn)指導(dǎo)書_第1頁(yè)
數(shù)字集成電路實(shí)驗(yàn)指導(dǎo)書_第2頁(yè)
數(shù)字集成電路實(shí)驗(yàn)指導(dǎo)書_第3頁(yè)
數(shù)字集成電路實(shí)驗(yàn)指導(dǎo)書_第4頁(yè)
數(shù)字集成電路實(shí)驗(yàn)指導(dǎo)書_第5頁(yè)
已閱讀5頁(yè),還剩13頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、數(shù)字集成電路實(shí)驗(yàn)指導(dǎo)書何愛(ài)香信息與電子工程學(xué)院2013年1月實(shí)驗(yàn)1澤碼器3實(shí)驗(yàn)2組合邏輯電路6實(shí)驗(yàn)38實(shí)驗(yàn)4仝加器_zt. /Jh hh9實(shí)驗(yàn)5三進(jìn)制計(jì)數(shù)器11實(shí)驗(yàn)6555 多諧振蕩器13實(shí)驗(yàn)7電壓比較器15實(shí)驗(yàn)8Pspice 最壞情況分析165實(shí)驗(yàn)1譯碼器一、實(shí)驗(yàn)?zāi)康?. 理解譯碼器邏輯功能。2. 掌握譯碼器電路設(shè)計(jì)方法。二、實(shí)驗(yàn)內(nèi)容譯碼器74155的芯片如下圖所示,U6匚1G 1Y01C 1Y1131Y23_A1Y3B2Y0142Y115_2G 2Y22C 2Y3333r 111274155邏輯函數(shù)式:Y = A+B表1.譯碼器74155真值表使能控制輸入輸出1G1CB AlYo lYi

2、1Y> IY31XX X1111010 00 111010 110 11011 0110 1011 11110X0X X1111三、實(shí)驗(yàn)步驟(1) 在pspice中,啟動(dòng)Place/Part命令,出現(xiàn)下圖所示的選擇框,輸入 74155,點(diǎn)擊 OK。P*1 mczn Par IOKgglWa71145Till?T41.W71151AT4IHHIM鼠FWMd LibraryIv>*T1 jwbUFftshixinrParts peer1rErTyptLilriry!Far I S.«u-ch”丄.114-汀屮 總CZ*叢乳(2)控制端lC設(shè)置為高電平,使能端1G設(shè)置為低電平。

3、在pspice中,高低電平要用專門的符號(hào)來(lái)設(shè)置,啟動(dòng) Place/Ground 命令,出現(xiàn)下圖所示的選擇框,在 SOURE庫(kù)中取“ $D_HI”符號(hào),即為接入 高電平,取“ $D_LO”符號(hào),接到電路的輸入端,即為接入低電平。(2) 設(shè)置輸入信號(hào)AB啟動(dòng)Place/Part 命令,出現(xiàn)下圖所示的選擇框,輸入 DigClock。通過(guò) 設(shè)置時(shí)鐘信號(hào)源參數(shù)調(diào)整方波的周期可占空比。設(shè)置輸入信號(hào)A的ONTIME和OFFTIME為0.5ms。設(shè)置輸入信號(hào) B的ONTIME和OFFTIME為ImsPlace Pact時(shí)鐘信號(hào)源有5個(gè)周期參數(shù)要設(shè)置:在一個(gè)周期內(nèi),低電平狀態(tài)的持續(xù)時(shí)間:在一個(gè)周期內(nèi),低電平狀態(tài)

4、的持續(xù)時(shí) 間。ONTIME:在一個(gè)周期內(nèi),高電平狀態(tài)的持續(xù)時(shí)間OFFTIME:在一個(gè)周期內(nèi),低電平狀態(tài)的持續(xù)時(shí)間DELAY:延時(shí)STARTVAL:時(shí)鐘信號(hào)的初值,在時(shí)間延時(shí)范圍內(nèi),信號(hào)值由初值決定。OPPVAL:時(shí)鐘高電平狀態(tài)在設(shè)置時(shí)鐘信號(hào)時(shí),一般只需要設(shè)置OFFTIME和ONTIME方法:雙擊ONTIME岀現(xiàn)下圖對(duì)話框,設(shè)置為0.5ms.同理,設(shè)置OFFTIME為0.5ms。(3)啟動(dòng)Pspice仿真,查看 Y0到Y(jié)3的結(jié)果四、實(shí)驗(yàn)報(bào)告1. 畫出實(shí)驗(yàn)電路圖,整理實(shí)驗(yàn)數(shù)據(jù)填入邏輯狀態(tài)表屮。2. 交仿真報(bào)告(包括仿真電路、設(shè)計(jì)過(guò)程、仿真結(jié)果、數(shù)據(jù)分析)。實(shí)驗(yàn)2組合邏輯電路一、實(shí)驗(yàn)?zāi)康?. 理解組

5、合邏輯電路邏輯功能。2. 掌握組合邏輯電路設(shè)計(jì)方法。二、實(shí)驗(yàn)原理組合邏輯電路簡(jiǎn)稱組合電路,組合電路的特點(diǎn)是任意時(shí)刻電路輸出的 邏輯狀態(tài)僅僅由此刻電路的輸入狀態(tài)決定,而與電路過(guò)去的狀態(tài)無(wú)關(guān)。組合邏輯電路在電路結(jié)構(gòu)上完全由邏輯門構(gòu)成,并且沒(méi)有輸出對(duì)輸入的反饋和存儲(chǔ)電路。組合邏輯電路的輸入、輸出信號(hào)可能有一個(gè)或多個(gè),可以用 下圖所示的框圖形式表示。A1A2An組合邏輯電路A YiA Y2A Ym圖屮,A , A2,An表不輸入信號(hào), Yi ,丫2 Ym表示輸岀信號(hào)。根據(jù)組合電路的特性,輸岀信號(hào)與輸入信號(hào)Z間的關(guān)系可以表示成如下的輸出函數(shù):Yl = fl(Al,A2,An)丫2 = f2 ( Al ,

6、 A2,,An )Ym f m ( Al , A2 , An )=由于實(shí)際的門電路具有延時(shí)特性,所以要求組合電路的所有輸入信號(hào), 在它們到達(dá)輸出之前,必須保持不變。組合電路的輸入信號(hào)可以是原變量也可以是反變量,要依具體電路和 題目而定。三、實(shí)驗(yàn)內(nèi)容及步驟、非門7404或門(1)已知組合邏輯電路圖如下所示,選用與門7408 7432連接電路,測(cè)試輸入、輸出端的邏輯狀態(tài),填入表 1屮。ABYC表1真值表輸入輸出ABCY四、實(shí)驗(yàn)步驟(1)在pspice中繪制原理圖(2)添加輸入信號(hào)源,分別設(shè)置3個(gè)激勵(lì)源的周期為0.5us,lus和2us,占空比為1的方波信號(hào),(3)模擬仿真,并用Probe模塊來(lái)觀察

7、各個(gè)節(jié)點(diǎn)數(shù)字信號(hào)隨時(shí)間的變化規(guī)律, 填寫表1。五、實(shí)驗(yàn)報(bào)告1.畫出實(shí)驗(yàn)電路圖,整理實(shí)驗(yàn)數(shù)據(jù)填入邏輯狀態(tài)表屮。2.交仿真報(bào)告(包括仿真電路、設(shè)計(jì)過(guò)程、仿真結(jié)果、數(shù)據(jù)分析)。實(shí)驗(yàn)3半加器一、實(shí)驗(yàn)?zāi)康?. 理解半加器、全加器的邏輯功能。2. 掌握半加器和全加器的設(shè)計(jì)方法。二、實(shí)驗(yàn)原理如果不考慮來(lái)自低位的進(jìn)位,將兩個(gè)一位二進(jìn)制數(shù)進(jìn)行相加得到和及進(jìn)位的電路稱為半加器。其屮 A、B是兩個(gè)加數(shù),S是和,C是進(jìn)位。 由功能 表可以得到如下邏輯表達(dá)式:S = AB + AB = A© BC = AB三、實(shí)驗(yàn)內(nèi)容及步驟分別選用與非門74LS00以及與非門74LS00結(jié)合異或門74LS86兩種方法 設(shè)計(jì)半

8、加器電路,連接電路,測(cè)試輸入、輸出端的邏輯狀態(tài),填入下表 中。輸人理論輸川實(shí)臉出ABS (和C (進(jìn)怕)S (和)C (進(jìn)位)00011011五、實(shí)驗(yàn)報(bào)告1. 畫出實(shí)驗(yàn)電路圖,整理實(shí)驗(yàn)數(shù)據(jù)填入邏輯狀態(tài)表中。2. 半加器的設(shè)計(jì),要求列出真值表,寫出邏輯表達(dá)式,畫出邏輯圖,并將 驗(yàn)證結(jié)果填入表中。3. 交仿真報(bào)告(包括仿真電路、設(shè)計(jì)過(guò)程、仿真結(jié)果、數(shù)據(jù)分析)。18實(shí)驗(yàn)4全加器一、實(shí)驗(yàn)?zāi)康?. 理解全加器的邏輯功能。2. 掌握全加器的設(shè)計(jì)方法。二、實(shí)驗(yàn)原理能將兩個(gè)一位二進(jìn)制數(shù)相加并考慮低位來(lái)的進(jìn)位和向高位進(jìn)位的邏輯電路稱為全加器。全加器功能如表1所示,表中CI為低位來(lái)的進(jìn)位,A、B是兩個(gè) 加數(shù),S是

9、本位全加和,CO是向高位的進(jìn)位。表1全加器功能表輸入輸出CIABSco0000000110010100110110010101011100111111從功能表可得到如下表達(dá)式:S=s rn(l,2,4,7)CO m(3,5,6,7)化簡(jiǎn)后:S = A© B ©CICO AB ACI BCI=+三、實(shí)驗(yàn)內(nèi)容及步驟選用異或門74LS86和與非門74LS00設(shè)計(jì)一個(gè)全加器,連接電路,測(cè)試輸 入、輸出端的邏輯狀態(tài),填入下表中。輸入理蟄呦血5實(shí)驗(yàn)輸IU 7和和M位進(jìn)位入B.ISS.*1. 畫出實(shí)驗(yàn)電路圖,整理實(shí)驗(yàn)數(shù)據(jù)填入邏輯狀態(tài)表屮。2. 全加器的設(shè)計(jì),要求列出真值表,寫出邏輯表達(dá)式

10、,畫出邏輯圖,并將 驗(yàn)證結(jié)果填入表中。3. 交仿真報(bào)告(包括仿真電路、設(shè)計(jì)過(guò)程、仿真結(jié)果、數(shù)據(jù)分析)。實(shí)驗(yàn)5三進(jìn)制計(jì)數(shù)器一、實(shí)驗(yàn)?zāi)康?. 理解計(jì)數(shù)器的邏輯功能。2. 掌握計(jì)數(shù)器的設(shè)計(jì)方法。二、實(shí)驗(yàn)原理根據(jù)給定時(shí)序電路邏輯功能的要求,設(shè)計(jì)岀實(shí)現(xiàn)該功能的邏輯電路圖,并力求最簡(jiǎn)。對(duì)時(shí)序邏輯電路的設(shè)計(jì),目前還沒(méi)有一套完全成熟的方法,需要不 斷積累經(jīng)驗(yàn),逐步完善。同步時(shí)序邏輯電路的設(shè)計(jì)過(guò)程與分析過(guò)程相反,一般可按 如下步驟進(jìn)行: 從實(shí)際問(wèn)題著手,建立狀態(tài)圖和狀態(tài)表:由給定的實(shí)際問(wèn)題確定輸入變量、輸出變量及狀態(tài),并分析輸入、輸出變量和狀態(tài)之間的關(guān)系。在分析的基礎(chǔ)上,畫出狀態(tài)圖或列出原狀態(tài)表。 狀態(tài)化簡(jiǎn):為

11、了保證邏輯功能的正確性,由實(shí)際問(wèn)題構(gòu)造的狀態(tài)圖或狀態(tài)表沒(méi)有嚴(yán)格要求狀態(tài)數(shù)最少, 一般會(huì)產(chǎn)生多余的狀態(tài)。狀態(tài)數(shù)直接決定著電路的造價(jià)和復(fù)雜程度,因此需要進(jìn)行狀態(tài)化簡(jiǎn)。狀態(tài)化簡(jiǎn)的核心是識(shí)別等價(jià)狀態(tài)。若兩個(gè)狀態(tài)在相同的輸入下有相同的輸出和次態(tài),則這兩個(gè)狀態(tài)是等價(jià)狀態(tài)。狀態(tài)化簡(jiǎn)就是將等價(jià)狀態(tài)合并,使?fàn)顟B(tài)數(shù)最少。 決定使用觸發(fā)器的數(shù)目、類型和狀態(tài)編碼:首先確定觸發(fā)器數(shù)目,觸發(fā)器數(shù)目與狀態(tài)數(shù)之間有如下關(guān)系:nMn-L孑 n2-2其次確定觸發(fā)器輸出的二進(jìn)制編碼與狀態(tài)之間的對(duì)應(yīng)關(guān)系,這種關(guān)系稱為狀態(tài)編碼。因?yàn)閚個(gè)觸發(fā)器的輸出編碼有2"種,狀態(tài)有MW2"種,所以觸發(fā)器輸出編碼與狀態(tài)之間的對(duì)應(yīng)關(guān)

12、系不是唯一的。最后根據(jù)電路屮觸發(fā)器種類最少和市場(chǎng)供貨情況確定觸發(fā)器類型。 由狀態(tài)表求出電路的狀態(tài)方程、驅(qū)動(dòng)方程和輸出方程:從具有狀態(tài)編碼的狀態(tài)表中分離出次態(tài)卡諾圖和輸出卡諾圖,再由次態(tài)卡諾圖依據(jù)觸發(fā)器特性方程得到驅(qū)動(dòng)方程。由輸出卡諾圖得到輸出方程, 或依據(jù)觸發(fā)器驅(qū)動(dòng)表直接由狀態(tài)表分離出驅(qū)動(dòng)卡諾圖,得到驅(qū)動(dòng)方程。 檢查能否自啟動(dòng): 畫出滿足邏輯功能要求的邏輯圖。三、實(shí)驗(yàn)內(nèi)容及步驟選用兩片JK觸發(fā)器7473設(shè)計(jì)一個(gè)三進(jìn)制計(jì)數(shù)器。(1)在pspice中,啟動(dòng)Place/Part命令,輸入7473,選取兩片JK觸發(fā)器7473, 并連線畫出原理圖。(2) 啟動(dòng)Place/Part命令,出現(xiàn)下圖所示的選擇

13、框,輸入 DigClock o通過(guò)設(shè)置時(shí)鐘信號(hào)源參數(shù)調(diào)整方波的周期可占空比。設(shè)置輸入信號(hào)A的ONTIME和 OFFTIME 為 0.5ms。(3) 啟動(dòng)Place/Ground命令,在SOURE庫(kù)中取“$D_HI”符號(hào),即為接入高 電平。(4) 啟動(dòng)Pspice仿真,查看dO,dl的輸出結(jié)果。四、實(shí)驗(yàn)報(bào)告1. 畫出實(shí)驗(yàn)電路圖,整理實(shí)驗(yàn)數(shù)據(jù)。2. 交仿真報(bào)告(包括仿真電路、設(shè)計(jì)過(guò)程、仿真結(jié)果、數(shù)據(jù)分析)。實(shí)驗(yàn)6 555多諧振蕩器一、實(shí)驗(yàn)?zāi)康? 理解555多諧振蕩器的邏輯功能。 2.掌握555多諧振蕩器的設(shè)計(jì)方法。二、實(shí)驗(yàn)原理多諧振蕩器是能產(chǎn)生矩形脈沖波的自激振蕩器。由于矩形波屮除基波 包含許多高

14、次諧波,因此這類振蕩器被稱為多諧振蕩器。旦振蕩起來(lái),電路沒(méi)有穩(wěn)態(tài),只有兩個(gè)暫穩(wěn)態(tài)進(jìn)行交替變化, 沖信號(hào),因此它又被稱作無(wú)穩(wěn)態(tài)電路。用555定時(shí)器能方便地構(gòu)成多諧振蕩器,如圖1所示。外接定時(shí)元件,定時(shí)器的高電平觸發(fā)端(6腳)和低電平觸發(fā)端起接電容C與電阻Rb的連接點(diǎn)上,放電三極管的集電極外,多諧振蕩器一 輸出矩形波脈Ra、Rb和C是(2腳)并聯(lián)在一(7腳)連接到電阻Ra和Rb的連接點(diǎn)上。FnHTTDA B R Rvcl0圖1 由555定時(shí)器構(gòu)成的多諧振蕩器三、實(shí)驗(yàn)內(nèi)容及步驟(1)在 pspice 屮,啟動(dòng) Place/Part 命令,單擊 Add Library ,添加 anl_misc.olb

15、庫(kù),輸入555B,選出555定時(shí)器,并按照下圖連接電路。10V(2)進(jìn)行瞬態(tài)分析(3)對(duì)電路進(jìn)行仿真,并觀測(cè)輸入端d,c和輸出o點(diǎn)的電壓波形。并分析原理 過(guò)程。(4)計(jì)算充電和放電的理論值,并與仿真結(jié)果值進(jìn)行比較分析。四、實(shí)驗(yàn)報(bào)告1. 畫出實(shí)驗(yàn)電路圖,整理實(shí)驗(yàn)數(shù)據(jù)。2. 交仿真報(bào)告(包括仿真電路、設(shè)計(jì)過(guò)程、仿真結(jié)果、數(shù)據(jù)分析)。實(shí)驗(yàn)七電壓比較器一、實(shí)驗(yàn)?zāi)康?. 理解電壓比較器的邏輯功能。2. 掌握555多諧振蕩器的設(shè)計(jì)方法。二、實(shí)驗(yàn)原理電壓比較器可以看作是放大倍數(shù)接近“無(wú)窮大”的運(yùn)算放大器。電壓比較器的功能:比較兩個(gè)電壓的大?。ㄓ幂敵鲭妷旱母呋虻碗娖?,表示兩個(gè) 輸入電壓的大小關(guān)系):當(dāng)“ +”

16、輸入端電壓高于“一”輸入端時(shí),電壓比較器輸出為高電平; 當(dāng)“ +”輸入端電壓低于“一”輸入端時(shí),電壓比較器輸出為低電平;可工作在線性工作區(qū)和非線性工作區(qū)。工作在線性工作區(qū)時(shí)特點(diǎn)是虛 短,虛斷;工作在非線性工作區(qū)時(shí)特點(diǎn)是跳變,虛斷;由于比較器的輸出只 有低電平和高電平兩種狀態(tài),所以其屮的集成運(yùn)放常工作在非線性區(qū)。從電路結(jié)構(gòu)上看,運(yùn)放常處于開環(huán)狀態(tài),又是為了使比較器輸出狀態(tài)的 轉(zhuǎn)換更加快速,以提高響應(yīng)速度,一般在電路中接入正反饋。三、實(shí)驗(yàn)內(nèi)容及步驟(1)在 pspice 中,啟動(dòng) Place/Part 命令,單擊 Add Library ,添力 H opamp.olb 庫(kù),輸入uA741,選出電壓

17、比較器,并按照下圖連接電路。(3)o的電壓信號(hào)源為幅度為 4v,2設(shè)置比較器輸入端頻率1kHz的正弦波信號(hào)。輸入端3的參考電壓輸入端 3為Ov。(4) 進(jìn)行瞬態(tài)分析,仿真時(shí)間設(shè)為5ms(5)電路仿真,并觀測(cè)輸入正弦波電壓i、參考電壓j和輸出電壓o的波形,并分析原因。(6) 將參考電壓改為3v,再次進(jìn)行仿真,觀察輸出I,j和輸入o的波形,并分析原因。四、實(shí)驗(yàn)報(bào)告1. 畫出實(shí)驗(yàn)電路圖,整理實(shí)驗(yàn)數(shù)據(jù)。2. 交仿真報(bào)告(包括仿真電路、設(shè)計(jì)過(guò)程、仿真結(jié)果、數(shù)據(jù)分析)。實(shí)驗(yàn)八Pspice最壞情況分析一、實(shí)驗(yàn)?zāi)康?. 理解數(shù)字元器件的延遲現(xiàn)象。2. 掌握數(shù)字電路Pspice最壞情況分析方法。二、實(shí)驗(yàn)原理數(shù)字器件都是有延遲的,相同的器件延遲不確定。Pspice A/D分析數(shù)字電路時(shí),將數(shù)字信號(hào)分為5種狀態(tài),即0、1、R、F和X,其中R和F分別表 示上升沿和下降沿。任何一個(gè)R或F翻轉(zhuǎn)都看作是模糊部分。時(shí)序模糊在數(shù)字元器件之間是可以傳遞的,在每種基本元器件的輸出 端所輸出的時(shí)序模糊是由輸入端的時(shí)序模糊加上器件本身的延遲所決定的。三、

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論