數(shù)字邏輯第三章時(shí)序邏輯_第1頁
數(shù)字邏輯第三章時(shí)序邏輯_第2頁
數(shù)字邏輯第三章時(shí)序邏輯_第3頁
數(shù)字邏輯第三章時(shí)序邏輯_第4頁
數(shù)字邏輯第三章時(shí)序邏輯_第5頁
已閱讀5頁,還剩9頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、 第三章時(shí)序邏輯 梁華國(guó)計(jì)算機(jī)與信息學(xué)院 第三章時(shí)序邏輯 時(shí)序邏輯電路概述集成雙穩(wěn)觸發(fā)器同步時(shí)序邏輯分析鎖存器、寄存器和移位寄存器 計(jì)數(shù)器同步時(shí)序邏輯設(shè)計(jì)時(shí)序邏輯電路概述 時(shí)序邏輯電路概述 時(shí)序電路可分為兩大類:同步時(shí)序電路(同步時(shí)鐘到來時(shí),電路狀態(tài)才能發(fā)生改變 異步時(shí)序電路(由輸入信號(hào)直接引起電路的狀態(tài)改變時(shí)序電路中的存儲(chǔ)網(wǎng)絡(luò):各種類型的觸發(fā)器僅起延時(shí)作用的延遲線 第三章時(shí)序邏輯 時(shí)序邏輯電路概述集成雙穩(wěn)觸發(fā)器同步時(shí)序邏輯分析鎖存器、寄存器和移位寄存器 計(jì)數(shù)器同步時(shí)序邏輯設(shè)計(jì)集成雙穩(wěn)觸發(fā)器集成雙穩(wěn)觸發(fā)器(Flip-Flop 次態(tài)方程觸發(fā)器的次態(tài)是它的現(xiàn)態(tài)和輸入信號(hào)的函數(shù)(狀態(tài)方程,特征方程,

2、即Q n +1=f (Q n ,X 術(shù)語說明現(xiàn)態(tài)把觸發(fā)器在翻轉(zhuǎn)前的狀態(tài)叫觸發(fā)器的現(xiàn)態(tài),用Q n 表示。次態(tài)把觸發(fā)器翻轉(zhuǎn)后的狀態(tài)叫觸發(fā)器的次態(tài),用Q n +1表示。集成雙穩(wěn)觸發(fā)器RS RS QRSQQ 觸發(fā)方式及其分類JK觸發(fā)器JK觸發(fā)器主從JK觸發(fā)器主從JK觸發(fā)器集成邊沿觸發(fā)器 第三章時(shí)序邏輯 時(shí)序邏輯電路概述集成雙穩(wěn)觸發(fā)器同步時(shí)序邏輯分析鎖存器、寄存器和移位寄存器 計(jì)數(shù)器同步時(shí)序邏輯設(shè)計(jì)T觸發(fā)器觸發(fā)器類型的相互演化 觸發(fā)器類型的相互演化 2. 表格法觸發(fā)器相互轉(zhuǎn)換步驟:設(shè)首先找出觸發(fā)器次態(tài)真值表和觸發(fā)器的激勵(lì)表 列出兩個(gè)相結(jié)合的真值表,即觸發(fā)器的輸入看成是觸發(fā)器輸入及現(xiàn)態(tài)的函數(shù)化簡(jiǎn)觸發(fā)器輸入

3、函數(shù),即得轉(zhuǎn)換電路觸發(fā)器類型的相互演化 第三章時(shí)序邏輯 時(shí)序邏輯電路概述集成雙穩(wěn)觸發(fā)器同步時(shí)序邏輯分析鎖存器、寄存器和移位寄存器 計(jì)數(shù)器同步時(shí)序邏輯設(shè)計(jì) 同步時(shí)序邏輯分析 分析時(shí)序邏輯電路的一般步驟:1. 列出組合電路的全部輸出函數(shù)和控制函數(shù)(激勵(lì)函數(shù)2. 將控制函數(shù)代入相應(yīng)觸發(fā)器的狀態(tài)方程,求得時(shí)序邏輯電路的狀態(tài)方程。3. 根據(jù)狀態(tài)方程和輸出函數(shù),列出該時(shí)序電路的狀態(tài)表,畫出狀態(tài)圖或時(shí)序圖。4. 根據(jù)電路的狀態(tài)表或狀態(tài)圖說明給定時(shí)序邏輯電路的邏輯功能。時(shí)序邏輯電路結(jié)構(gòu)圖同步時(shí)序邏輯分析同步時(shí)序邏輯分析n Q 1+n Q 1+X =0X =1同步時(shí)序邏輯分析同步時(shí)序邏輯分析同步時(shí)序邏輯分析1.

4、寫出輸出函數(shù)和控制函數(shù):同步時(shí)序邏輯分析3.4. 邏輯功能分析:此電路是一個(gè)具有自啟動(dòng)能力的循環(huán)碼計(jì)數(shù)器, 或者稱為自恢復(fù)扭環(huán)移位寄存器、同步時(shí)序邏輯分析R R R R“0”同步時(shí)序邏輯分析異步時(shí)序邏輯電路的分析1.寫出各邏輯方程式。Q Q Q Q異步時(shí)序邏輯電路的分析異步時(shí)序邏輯電路的分析 第三章時(shí)序邏輯 時(shí)序邏輯電路概述集成雙穩(wěn)觸發(fā)器同步時(shí)序邏輯分析鎖存器、寄存器和移位寄存器 計(jì)數(shù)器同步時(shí)序邏輯設(shè)計(jì) 鎖存器、寄存器和移位寄存器 鎖存器 鎖存器、寄存器和移位寄存器 寄存器 鎖存器、寄存器和移位寄存器 移位寄存器 右移寄存器Q n +1=D i =Q n i-1i 左移寄存器Q n +1=D i =Q n i +1i鎖存器、寄存器和移位寄存器S S=00 保持 44 鎖存器、寄存器和移位寄存器 第三章時(shí)序邏輯 時(shí)序邏輯電路概述集成雙穩(wěn)觸發(fā)器同步時(shí)序邏輯分析鎖存器、寄存器和移位寄存器 計(jì)數(shù)器同步時(shí)序邏輯設(shè)計(jì)計(jì)數(shù)器 計(jì)數(shù)器

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論