74芯片特性分類(精)_第1頁
74芯片特性分類(精)_第2頁
已閱讀5頁,還剩16頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、742008-05-31 15:41:3474ls251 8選1數(shù)據(jù)選擇器(三態(tài)輸出)74ls253雙四選1數(shù)據(jù)選擇器(三態(tài)輸出)74ls256雙四位可尋址鎖存器74ls257四2選1數(shù)據(jù)選擇器(三態(tài)輸出)74ls258四2選1數(shù)據(jù)選擇器(反碼三態(tài)輸出)74ls259 8為可尋址鎖存器74ls260雙5輸入或非門74ls261 4*2并行二進制乘法器74ls265四互補輸出元件74ls266 2輸入四異或非門(oc)74ls270 2048位rom (512位四字節(jié),oc)74ls271 2048位rom (256位八字節(jié),oc)74ls273八d觸發(fā)器74ls274 4*4并行二進制乘法器7

2、4ls275七位片式華萊士樹乘法器74ls276四jk觸發(fā)器74ls278四位可級聯(lián)優(yōu)先寄存器74ls279四s-r鎖存器74ls280 9位奇數(shù)/偶數(shù)奇偶發(fā)生器/較驗器74ls281 74ls283 4位二進制全加器74ls290十進制計數(shù)器74ls291 32位可編程模74ls293 4位二進制計數(shù)器74ls294 16位可編程模74ls295四位雙向通用移位寄存器74ls298四-2輸入多路轉(zhuǎn)換器(帶選通)74ls299八位通用移位寄存器(三態(tài)輸出)74ls348 8-3線優(yōu)先編碼器(三態(tài)輸出)74ls352雙四選1數(shù)據(jù)選擇器/多路轉(zhuǎn)換器74ls353雙4-1線數(shù)據(jù)選擇器(三態(tài)輸出)/數(shù)

3、據(jù)選擇器/寄存器,三態(tài)補碼輸出/數(shù)據(jù)選擇器/寄存器,三態(tài)補碼輸出/數(shù)據(jù)選擇器/寄存器,三態(tài)補碼輸出/數(shù)據(jù)選擇器/寄存器,三態(tài)補碼輸出74ls365 6總線驅(qū)動器74ls366六反向三態(tài)緩沖器/線驅(qū)動器74ls367六同向三態(tài)緩沖器/線驅(qū)動器74ls368六反向三態(tài)緩沖器/線驅(qū)動器74ls373八d鎖存器74IS374八d觸發(fā)器(三態(tài)同相)74ls375 4位雙穩(wěn)態(tài)鎖存器74ls354 8輸入端多路轉(zhuǎn)換器74ls355 8輸入端多路轉(zhuǎn)換器74ls356 8輸入端多路轉(zhuǎn)換74ls377帶使能的八d觸發(fā)器74ls378六d觸發(fā)器74ls379四d觸發(fā)器74ls381算術(shù)邏輯單元/函數(shù)發(fā)生器74ls3

4、82算術(shù)邏輯單元/函數(shù)發(fā)生器74ls384 8位*1位補碼乘法器74ls385四串行加法器/乘法器74ls386 2輸入四異或門74ls390雙十進制計數(shù)器74ls391雙四位二進制計數(shù)器74ls395 4位通用移位寄存器74ls396八位存儲寄存器74ls398四2輸入端多路開關(guān)(雙路輸出)74ls399四-2輸入多路轉(zhuǎn)換器(帶選通)74ls646八位總線收發(fā)器,寄存器74ls647八位總線收發(fā)器,寄存器74ls648八位總線收發(fā)器,寄存器74ls649八位總線收發(fā)器,寄存器74ls651三態(tài)反相8總線收發(fā)器74ls652三態(tài)反相8總線收發(fā)器74ls653反相8總線收發(fā)器,集電極開路74ls

5、654同相8總線收發(fā)器,集電極開路74ls668 4位同步加/減十進制計數(shù)器74ls669帶先行進位的4位同步二進制可逆計數(shù)器74ls670 4*4寄存器堆(三態(tài))74ls671帶輸出寄存的四位并入并出移位寄存器74ls672帶輸出寄存的四位并入并出移位寄存器74ls673 16位并行輸出存儲器,16位串入串出移位寄存器74ls674 16位并行輸入串行輸出移位寄存器74ls681 4位并行二進制累加器74ls682 8位數(shù)值比較器(圖騰柱輸出)74ls683 8位數(shù)值比較器(集電極開路)74ls684 8位數(shù)值比較器(圖騰柱輸出)74ls685 8位數(shù)值比較器(集電極開路)74ls686 8

6、位數(shù)值比較器(圖騰柱輸出)74ls687 8位數(shù)值比較器(集電極開路)74ls688 8位數(shù)字比較器(oc輸出)74ls689 8位數(shù)字比較器74ls690同步十進制計數(shù)器/寄存器(帶數(shù)選,三態(tài)輸出,直接清除)74ls691計數(shù)器/寄存器(帶多轉(zhuǎn)換,三態(tài)輸出)74ls692同步十74 芯片特性分類使總匯作者: admin 發(fā)布時間: 2007-7-6 8:02:2074HC/LS/HCT/F 系列芯片的區(qū)別1、 LS 是低功耗肖特基,HC 是高速 COMS。LS 的速度比 HC 略快。 HCT輸入輸出與 LS 兼容,但是功耗低;F 是高速肖特基電路;2、 LS 是 TTL 電平, HC 是 C

7、OMS 電平。3、 LS 輸入開路為高電平, HC 輸入不允許開路, hc 一般都要求有上 下拉電阻來確定輸入端無效時的電平。 LS 卻沒有這個要求4、 LS 輸出下拉強上拉弱, HC 上拉下拉相同。5、 工作電壓不同,LS 只能用 5V ,而 HC 般為 2V 到 6V ;6、 電平不同。 LS 是 TTL 電平,其低電平和高電平分別為 0.8 和 V2.4 , 而CMOS 在工作電壓為 5V 時分別為 0.3V 和 3.6V ,所以 CMOS 可以 驅(qū)動 TTL,但反過來是不行的7、 驅(qū)動能力不同,LS 一般高電平的驅(qū)動能力為 5mA,低電平為 20mA ; 而CMOS 的高低電平均為 5

8、mA ;8、 CMOS 器件抗靜電能力差,易發(fā)生栓鎖問題,所以 CMOS 的輸入腳 不能直接接電源。74 系列集成電路大致可分為 6 大類:.74 0 (標準型);.74LSXX(低功耗肖特基);.74S Vih ,輸入低電平對于一般 的邏輯電平,以上參數(shù)的關(guān)系如下:Voh Vih Vt Vil Vol。6 :Ioh :邏輯門輸出為高電平時的負載電流(為拉電流)。7 :Iol :邏輯門輸出為低電平時的負載電流(為灌電流)。8 :Iih :邏輯門輸入為高電平時的電流(為灌電流)。9 :Iil :邏輯門輸入為低電平時的電流(為拉電流)。 門電路輸出極在集成單元內(nèi)不接負載電阻而直接引出作為輸出端,

9、這種形 式的門稱為開路門。開路的TTL、CMOS、ECL 門分別稱為集電極開 路(0C)、漏極開路(OD )、發(fā)射極開路(0E),使用時應(yīng)審查是否 接上拉電阻( OC、OD 門)或下拉電阻( OE門),以及電阻阻值是否合 適。對于集電極開路(0C)門,其上拉電阻阻值 RL應(yīng)滿足下面條件:(1) : RL (VCCVol) /(Iol m*Iil ) 其中 n:線與的開路門數(shù);m :被驅(qū)動的輸入端數(shù)。:常用的邏輯電平邏輯電平:有 TTL、CMOS、LVTTL、ECL、PECL、GTL ; RS232、RS422 、LVDS 等。其中 TTL 和 CMOS 的邏輯電平按典型電壓可分為四類: 5V

10、系列 (5V TTL 和 5VCM0S )、 3.3V 系列, 2.5V 系列和 1.8V 系列。5V TTL 和 5V CMOS 邏輯電平是通用的邏輯電平。3.3V 及以下的邏輯電平被稱為低電壓邏輯電平, 常用的為 LVTTL 電平。 低電壓的邏輯電平還有 2.5V 和 1.8V 兩種。ECL/PECL 和 LVDS 是差分輸入輸出。RS-422/485 和 RS-232 是串口的接口標準,RS-422/485 是差分輸 入輸出,RS-232 是單端輸入輸出。雙 JK 觸發(fā)器5V TTL 邏輯電平和 5V CMOS 邏輯電平是很通用的邏輯電平,注意他們 的輸入輸出電平差別較大,在互連時要特別

11、注意。另外 5V CMOS 器件的邏輯電平參數(shù)與供電電壓有一定關(guān)系,一般情況下,VohVcc -0.2V , Vih 0.7Vcc ; Vol 0.1V , Vil 0.7*Vcc , Vil 0.4V, Vilmax Volmax 0.4V),并且輸出電壓不超過輸入電壓允許范圍。對上升/下降時間的影響。 應(yīng)保證 Tplh 和邛 hl 滿足電路時序關(guān)系的要 求和 EMC的要求。對電壓過沖的影響。過沖不應(yīng)超出器件允許電壓絕對最大值,否則有可 能導(dǎo)致器件損壞。TTL 和 CMOS 的邏輯電平關(guān)系如下圖所示:圖 4 1 : TTL 和 CMOS 的邏輯電平關(guān)系圖圖 42:低電壓邏輯電平標準3.3V

12、的邏輯電平標準如前面所述有三種, 實際的 3.3V TTL/CMOS 邏輯 器件的輸入電平參數(shù)一般都使用 LVTTL 或 3.3V 邏輯電平標準(一般很 少使用 LVCMOS 輸入電平),輸出電平參數(shù)在小電流負載時高低電平可分 別接近電源電壓和地電平(類似 LVCMOS 輸出電平),在大電流負載時 輸出電平參數(shù)則接近 LVTTL 電平參數(shù),所以輸出電平參數(shù)也可歸入 3.3V 邏輯電平,另外,一些公司的手冊中將其歸納如 LVTTL 的輸出邏輯電 平,也可以。在下面討論邏輯電平的互連時,對 3.3V TTL/CMOS 的邏輯電平,我們 就指的是 3.3V 邏輯電平或 LVTTL 邏輯電平。常用的

13、TTL 和 CMOS 邏輯電平分類有: 5V TTL 、 5V CMOS 、 3.3V TTL/CMOS 、3.3V/5V Tol. 、和 OC/OD 門。其中:3.3V/5V Tol. 是指輸入是 3.3V 邏輯電平, 但可以忍受 5V 電壓的信號輸 入。3.3V TTL/CMOS 邏輯電平表示不能輸入 5V 信號的邏輯電平, 否則會出 問題。注意某些 5V 的 CMOS 邏輯器件,它也可以工作于 3.3V 的電壓,但它 與真正的 3.3V 器件(是 LVTTL 邏輯電平)不同,比如其 VIH 是 2.31V(=0.7X3.3V,工作于 3.3V )(其實是 LVCMOS 邏輯輸入電平),而

14、不是 2.0V ,因而與真正的 3.3V 器件互連時工作不太可靠,使用時要特別注 意,在設(shè)計時最好不要采用這類工作方式。值得注意的是有些器件有單獨的輸入或輸出電壓管腳, 此管腳接 3.3V 的 電壓時,器件的輸入或輸出邏輯電平為 3.3V 的邏輯電平信號,而 當它接 5V 電壓時,輸入或輸出的邏輯電平為 5V 的邏輯電平信號,此時 應(yīng)該按該管腳上接的電壓的值來確定輸入和輸出的邏輯電平屬于哪種 分類。對于可編程器件(EPLD 和 FPGA)的互連也要根據(jù)器件本身的特點并參 考本章節(jié)的內(nèi)容進行處理。以上 5 種邏輯電平類型之間的驅(qū)動關(guān)系如下表:輸入5V TTL 3.3V /5V Tol. 3.3V

15、 TTL/CMOS 5V CMOS輸出 5V TTLV V?/FONT ?/FONT3.3V TTL/CMOSV V V?/FONT5V CMOSV V?/FONTVOC/OD 上拉 上拉 上拉 上拉上表中打鉤(V)的表示邏輯電平直接互連沒有問題,打星號(?/FONT ) 的表示要做特別處理。對于打星號( ?/FONT )的邏輯電平的互連情況,具體見后面說明。 一般對于高邏輯電平驅(qū)動低邏輯電平的情況如簡單處理估計可以通過串 接 10 1K 歐的電阻來實現(xiàn),具體阻值可以通過試驗確定,如為 可靠起見,可參考后面推薦的接法。從上表可看出 OC/OD 輸出加上拉電阻可以驅(qū)動所有邏輯電平, 5V TTL

16、 和 3.3V/5V Tol. 可以被所有邏輯電平驅(qū)動。所以如果您的可編程 邏輯器件有富裕的管腳, 優(yōu)先使用其 OC/OD 輸出加上拉電阻實現(xiàn)邏輯電 平轉(zhuǎn)換;其次才用以下專門的邏輯器件轉(zhuǎn)換。對于其他的不能直接互連的邏輯電平, 可用下列邏輯器件進行處理, 詳細 見后面 5.2 到 5.5 節(jié)。TI 的 AHCT 系列器件為 5V TTL 輸入、5V CMOS 輸出。TI 的 LVC/LVT 系列器件為 TTL/CMOS 邏輯電平輸入、 3.3V TTL(LVTTL )輸出,也可以用雙軌器件替代。注意:不是所有的 LVC/LVT 系列器件都能夠運行 5V TTL/CMOS 輸入, 一般只有帶后綴

17、A 的和 LVCH/LVTH 系列的可以,具體可以參考其器件 手冊。:5V TTL 門作驅(qū)動源驅(qū)動 3.3V TTL/CMOS通過 LVC/LVT 系列器件(為 TTL/CMOS 邏輯電平輸入, LVTTL 邏輯電 平輸出)進行轉(zhuǎn)換。驅(qū)動 5V CMOS可以使用上拉 5V 電阻的方式解決,或者使用 AHCT 系列器件(為 5V TTL 輸入、5V CMOS 輸出)進行轉(zhuǎn)換。:3.3V TTL/CMOS 門作驅(qū)動源驅(qū)動 5V CMOS使用 AHCT 系列器件 (為 5V TTL 輸入、 5V CMOS 輸出) 進行轉(zhuǎn)換 (3.3V TTL 電平( LVTTL )與 5V TTL 電平可以互連)。

18、:5V CMOS 門作驅(qū)動源驅(qū)動 3.3V TTL/CMOS通過 LVC/LVT 器件(輸入是 TTL/CMOS 邏輯電平,輸出是 LVTTL 邏輯 電平)進行轉(zhuǎn)換。:2.5V CMOS 邏輯電平的互連 隨著芯片技術(shù)的發(fā)展, 未來使用 2.5V 電壓的芯片和邏輯器件也會越來越 多,這里簡單談一下 2.5V 邏輯電平與其他電平的互連,主要是 談一下 2.5V 邏輯電平與 3.3V 邏輯電平的互連。 (注意:對于某些芯片, 由于采用了優(yōu)化設(shè)計,它的 2.5V 管腳的邏輯電平可以和 3.3V 的 邏輯電平互連,此時就不需要再進行邏輯電平的轉(zhuǎn)換了。)1:3.3V TTL/CMOS 邏輯電平驅(qū)動 2.5V CMOS 邏輯電平2.5V 的邏輯器件有 LV、 LVC、 AVC、 ALVT、 ALVC 等系列,其中前面 四種系列器件工作在 2.5V 時可以容忍 3.3V 的電平信號輸入,而 ALVC 不行,所以可以使用

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論