


版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、PWM模塊1. PWM 通道占空比寄存器 PWM Channel Duty Register PWMDTY)Mcdule 3著& + 0x001 C 二 PIDTYO. 0x001 D s WA1DTY1. 0x001E 二 PWMDTY2, OxODI - = IRWMDrfSModuie Baw + 0x0020 - PWMDTY4. 0x0021 二 PWMDTY5 0x0022 三 PWMDTY6, QMQO23 - PWMDTV7rss32iBit?65斗32”BitOReset 1111|1111Figure PWM Channel OutyiPWMDTYx)Read: A
2、nytime每個通道都有一個專用的用來設置占空比的寄存器PWMDTYx PWMDTYx和PWMPERx的值共同決定了占空比的值,就是說當每個通道的count的值計數(shù)到和PWMDTYx的值相等時,相應的輸出信號就發(fā)生一次翻轉(zhuǎn)。如果你設置PWMPOL寄存器的某位 PPOLx的值為1,也就是開始的時候輸出為高電平,然后當計數(shù)器數(shù)到和PWMDTYx的值后就翻轉(zhuǎn)為低電平,那么 PWMDTY寄存器的值就包含了高電平的時間,再結合占空比說明 一下吧PPOLx=1:占空比=(PWMDTYx/PWMPERX) *100%PPOLx=0:占空比=(PWMPERx-PWMDTYx /PWMPERx*100%2. P
3、WM 通道周期寄存器 PWM Channel Period Registers(PWMPERx)Module Ba% * 0x0014 - PVVMPEF?0.CxQD*5 - FVMPERI, QxS)Q1& - PWWPER2. 0x0017 - FWYPER3 kd_.le Ea» + ax00ia= PWMPER4,Oxflfl-9= PWMPER5;PWF/PER6 0«OG1 B = PAMPER?ra54121 0!Bit 7B54321ano11111111Figure 13-1S PWM Channel Period(PWMPERm)RcMl An
4、vtimer乂 nLe: AnyLnic每個通道都有一個專用的用來設置周期情況的寄存器(PWMPERx),這個寄存器的值就決定了 PWM通道輸出信號周期的長短,如果我們已經(jīng)知道的參考時鐘源的值,那么就可以計算 出PWM輸出信號的周期了,計算方法如下:PWMxPeriod=ChannelClockPeriod*PWMPEI左對齊情況下即 CAEx=0) PWMxPeriod=ChannelClockPeriod*PWMPERx居中對齊情況下即 CAEx=1)3. PWM 使能寄存器 PWM Enable Register(PWME)LIdiJuIe Gase + C)xOO DO#ES*J2QP
5、WEfF£4 PAfJE3 PVME2 PWM ElPWME7:0分別控制著對應的8個通道的使能,例如:PWME_PWMEO=0禁止通道0的PWM輸出PWME_PWME7=1:使能通道7的PWM輸出3.PWM極性寄存器 PWM Polarity Register(PWMPOL)13.3.2 2 PWM Polarity Register (PWMPOL)1 lie stdi i:n clarity ul eacJi PWM uhdnnrt avrloim ih dtltr: iiniicd by dusuciiiLiL PPULx b:l in the PWMPOL register
6、. If the polarity hit is one, the 卩 W 陽 channel outpur is high fit the beginning of the cycle and ihen gue when lhe duly count is reached. Conversely. iTthe polarii bil :k zero, iht uuipui low nrul ihen jroes high when ihc duty counr is reached.'屁Ul* 弓 JEG » :XXI01T3543210RA1PPOL7PP0L6PPOL5
7、PPOLJPPOL3PPOL2PPOL1&PDLDRflseS0 0 0 0D00Figure 13-4, PWM Polarity Register (PWMPOL)Read: AtiyiimeWrite- Anylimr-PWMPOL寄存器是用來控制 PWM 一開始輸出時的信號高低情況,假如 PPOLX設為1,則和 之相應的PWM通道在開始的時候輸出為高電平, 然后等到計數(shù)器的值和你設置的那個 PWM 信號的值(PWMDTYX)相等的時候就輸出低電平。 PPOL的值為0的時候正好和這相反。4. PWM Clock Select Register(PW附鐘選擇寄存器)Modu
8、1; BdM + 0x00027g543210RWPCLK7PCLKL6PCLK5PCLK4PCLK3PCLK2PCLK1PCLKD30000000FigurePWM Clock Select Regisler (PWMCLK)Rtfd; .'knytimeWrite; AnytimeNOTERegister bits PCLK0 td PCLK7 can hr written anytime- If & clock select is changed uhiJle a PWM signal is being generated, a truncaicd Oi iUriclie
9、d puls亡 can occur during ihe trarsitiun.PWMCLK寄存器是用來設置每個通道的參考時鐘源的,每個通道都有2個時鐘源,具體的為CLOCK A,CLOCK SA(0,1,4,5);CLOCK B,CLOC(S閉,6,7),例如:PWMCLK_PCLKO=0則通道0選擇CLOCK A乍為時鐘源PWMCLK_PCLK6=側(cè)通道6選擇CLOCK SB乍為參考時鐘源5. PWM PrescaleClock Select Register(PWMPRCLK)PW預分頻時鐘選擇寄存器PCK0?PCKSiPCKBO0PCKA2PCKA1PC KAO4jReet 00Q00
10、000I = UnimpleTTienieri or Resep_(ecFbgur# 13>6一 PWM Prenl# Clock Select Register (PWMPRCLK)Read: AnytimeWriie: An> limePWMPRCLK的第3位和第7位沒有定義,低三位用來設置CLOCKA的分頻,4-6位則設置CLOCK B的分頻,以 CLOCK A 為例,具體值的計算如下表:Table 13-6. Clock A Prescaler Sel匚t官PCKA2PCKA1PC KAOValue of Clock A000Bus clock001Bus cloGk I
11、2D10Bus clock 14011Bus cloak / 8100Bus dock / 16101Bus dock J 32110Rus clock 1 64111Bus clack 11286、PWM Center Align Enable Register(PWMCAE)The PWMCAE rey:sLer .oniiiii-eighL centre bits for th? electicn ofcenier njgned uLLtputs or lei1: iligiieJ outputs for each PWM channel- If ilr < ALx bit 皿対
12、ta a nne tht cflCTtspondiug PWM output will h< center aligned. Jfthe CAEx bit is cleared* the corresponding PWM output will be Jcft aligned. See Sectirm 114.2'*1 eft .Migned Outputi11 and C'crinn 1 ?.4.2.6, "Venter AlignedOiilput<T Ff>ri mpredeihilcd description of the PWM nuip
13、ui modes.Meet.jIf* Raw + OxODIMRW7«543210CAF7CAF!JCAESCAFiCAF3CAF?CAF1CAFO-F=-000000Q0Fiura 13*7. PWM Cant«r Align Erabh Ragtitw (PWMCAE)Keud; AnytimeWrite; AnytimePWMCAE寄存器用來設置每個通道的對齊方式,CAEx為0時,設置相應的通道為左對齊,CAEx為1時,設置相應的通道為中心對齊7、PWM Control Register (PWMCTL)1 he PWMCTL register providesfor
14、 various control nf the PWM mod tile.M&du 0 Baes * DmOC 057643210二:CON67CON45COK23COHO'PS WAIPFRZ00w00000000=Unirnpleniisnted or lReservadFiigure 136. PWM Control Reglttsr (PWMCTL)PWMCTL寄存器可以控制相應通道之間的兩兩級聯(lián)情況,以便將PWM 口設置成16位的輸出,這樣有利于提高精度,比如你設置PWMCTL_CON01=1那么通道0和通道1就級聯(lián)成一個16位的PWM輸出通道,這個16位的PWM通道
15、的輸出端為通道 1的輸出端口,其配置 情況也由通道1的相應寄存器去設置。8 PWM Scale A Rerister(PWMSCLA)PWMSCLA寄存器是用來將 CLOCK A寄存器繼續(xù)壓縮分頻,以產(chǎn)生CLOCK SA具體的計算 公式如下:CLOCK SA=CLOCK/2*PWMSCLA注意:當PWMSCLA為0的時候?qū)嶋H上是滿標度值,也就是將COLCK A 512分頻寄存器各位如下所示Module Bam + CnOOOa7654321DRWB.I765A321BHO00000000Figure B-1L PWM Scale A Hagitter (PWMKLA)9、PWM Scale B
16、 Register(PWMSCLB)LB ix th;scale in scaling cloc 13 tci irenerifli cluck SB. Clotk SB ispcncraied by taking cldtk B. di' idnig n by ilw value m thr PWMSCLB rcpisier and dividing tlui by iwu.Clock SB-Clock B (2 * PWMSCLB)NOTEWhen PWMSCLB S00| PWMSCLB value is c<Bisiderda full scale vaJut;of 25
17、 6. Clock B is thus divided by 51XAny value xntten In ibis rsiiisttr -.villthe sca'e cojnler t(i kuid th亡 nL”imIli亡 | MSC1.BJ.tr'od已 Ba 北-.xcui-u5iJ21Brt 765431BrtOOQOOOOOCFigure 13-12. PWIV Scale B Register (PWMSCLB)該寄存器的使用情況和PWMSCLA 一樣,這里不累述,具體可參考上面一段時鐘系統(tǒng)模塊1.CLKSEL 時鐘選擇寄存器(Clock Select Reg
18、ister )Figure 8-B. S12XECRG Clock Select Register (CLKSEL)CLKSEL=0;鎖存器時鐘關PLLSEL位,選定鎖相環(huán)(PLL Select)位,置為1選定鎖相環(huán)時鐘。0:系統(tǒng)時鐘來自晶振1:系統(tǒng)時鐘來自鎖相環(huán)2.PLLCTL:鎖相環(huán)控制寄存器(CRG IPLL Control Register )7B5432 1DCMEPLLONFM1FM0FSTWKPPREPCESCME11000001Figure 8-9. S12XECRG IPLL Control Register (PLLCTL)CME位,時鐘監(jiān)控允許位(Clock Monito
19、rEnable) , CME=1時,時鐘監(jiān)控允許;CME=時禁止;PLLON位,鎖相環(huán)電路允許位,PLLON= 1時,鎖相環(huán)電路允許;=0時禁止。FM1, FM0: IPLL頻率調(diào)制使能位Table 8-7. FM Amplitude selectionFM1FMOFM Amplitude / fvco Variation00FM off01=1%10-2%t134%這兩位是用來減少噪聲用的,任何時候都可以寫,除了PLLSEL=時SCME自時鐘模式使能位。正常模式可以寫一次,特殊模式anytime。當工作在自 時鐘模式(SCME=)1時,不能被清除。SCMEl時,探測到外部晶振失效時產(chǎn)生復位信號;SCME= 0時,探測到外部晶振失效時進入自給時鐘方式。通常,單片機的片內(nèi)寄存器在 CPI復位時都是清0的。在此,注意到,這個鎖相環(huán) 控制寄存器見PLLCTL在復位后有2位為1,在沒有全面掌握某個 CPU勺特性之前,盡可 能使用復位后的默認參數(shù)是一條原則,這可以使系統(tǒng)初始化的處理盡量簡單。使用默認參
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025-2030年中國餐飲美食廣場行業(yè)運行現(xiàn)狀及發(fā)展前景趨勢分析報告
- 2025-2030年中國錳酸鋰市場運行現(xiàn)狀及發(fā)展前景預測報告
- 2025-2030年中國金屬家具制造市場競爭格局展望及投資策略分析報告
- 2025-2030年中國過濾材料市場發(fā)展趨勢規(guī)劃研究報告
- 2025-2030年中國起酥油產(chǎn)業(yè)競爭格局規(guī)劃分析報告
- 2025-2030年中國調(diào)味紫菜市場十三五規(guī)劃及發(fā)展戰(zhàn)略研究報告
- 2025-2030年中國融資租賃擔保行業(yè)前景趨勢調(diào)研及發(fā)展戰(zhàn)略分析報告
- 2025-2030年中國蔬菜種植行業(yè)市場運行狀況與發(fā)展規(guī)劃分析報告
- 2025-2030年中國菠蘿超濃縮汁行業(yè)運行狀況及發(fā)展趨勢分析報告
- 2025-2030年中國花崗巖荒料行業(yè)運營現(xiàn)狀及發(fā)展趨勢分析報告
- (幻燈片)湘教版七年級下冊地理復習課件
- 食堂油鍋起火演練方案及流程
- 2024年江西電力職業(yè)技術學院單招職業(yè)技能測試題庫及答案解析
- 醫(yī)療器械銷售渠道管理
- 幼兒園中班跳繩實施方案及措施
- 2024年中考政治總復習初中道德與法治知識點總結(重點標記版)
- 小學學校培優(yōu)輔差計劃
- 【真題】2023年常州市中考道德與法治試卷(含答案解析)
- 高速公路工程項目監(jiān)理質(zhì)量控制
- 肺結節(jié)圍術期護理
- 馬錫五審判方式
評論
0/150
提交評論