基于狀態(tài)機的語音電子密碼鎖設(shè)計_第1頁
基于狀態(tài)機的語音電子密碼鎖設(shè)計_第2頁
基于狀態(tài)機的語音電子密碼鎖設(shè)計_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、基于狀態(tài)機的語音電子密碼鎖設(shè)計引言隨著電子技術(shù)的發(fā)展,具有防盜報警、語音提示等功能的電子密碼鎖代替密碼量少、安全性差的機械式密碼鎖已是必然趨勢。目前大部分密碼鎖采用單片機進行設(shè)計,電路較復(fù)雜,性能不夠靈活。本文采用先進的EDA(電子設(shè)計自動化)技術(shù),利用Quartus工作平臺和VHDL(超高速集成電路硬件描述語言),設(shè)計了一種新型的電子密碼鎖。該密碼鎖具有密碼預(yù)置、修改、語音提示和3次輸入錯誤則系統(tǒng)進入定時鎖定并報警等功能,用FPGA(現(xiàn)場可編程門引言隨著電子技術(shù)的發(fā)展,具有防盜報警、語音提示等功能的電子密碼鎖代替密碼量少、安全性差的機械式密碼鎖已是必然趨勢。目前大部分密碼鎖采用單片機進行設(shè)計

2、,電路較復(fù)雜,性能不夠靈活。本文采用先進的EDA(電子設(shè)計自動化)技術(shù),利用Quartus工作平臺和VHDL(超高速集成電路硬件描述語言),設(shè)計了一種新型的電子密碼鎖。該密碼鎖具有密碼預(yù)置、修改、語音提示和3次輸入錯誤則系統(tǒng)進入定時鎖定并報警等功能,用FPGA(現(xiàn)場可編程門陣列)芯片和語音芯片ISD2560實現(xiàn)。由于充分利用了FPGA芯片密度大、功耗低、可重復(fù)編程和具有嵌入式陣列塊的結(jié)構(gòu)特點,且ISD2560具有抗斷電、音質(zhì)好、使用方便等優(yōu)點,因而該密碼鎖體積小、功耗低、價格低、安全可靠、具有智能語音提示、維護和升級方便。1 軟件設(shè)計軟件用VHDL來實現(xiàn),VHDL相比較于VerilogHDL,

3、具有更好的語法的嚴格性,但是其嚴格的語法一定程度上限制了錯誤的產(chǎn)生,調(diào)試較容易。VHDL的系統(tǒng)抽象能力比Verilog HDL強,在系統(tǒng)描述上占有一定的優(yōu)勢,但在門級描述上稍顯遜色。本設(shè)計軟件模塊框圖如圖1所示,共8個模塊。在本系統(tǒng)中,密碼由4位十進制數(shù)組成,初始密碼為“0000”,可由用戶任意設(shè)定密碼。密碼輸入正確時,則進入開鎖狀態(tài)。如果密碼連續(xù)輸入3次錯誤時,則系統(tǒng)進入自我定時鎖定,并報警。在輸入過程中,系統(tǒng)可以發(fā)音提示(也可屏蔽掉)用戶輸入的數(shù)字,或者說明當前的狀態(tài)。下面介紹狀態(tài)機和ISD2560控制電路的實現(xiàn)。本設(shè)計的狀態(tài)圖見圖2。其中state為狀態(tài)代碼,并通過state_out3.

4、0端口傳給其他電路。一開機,系統(tǒng)處在空閑狀態(tài),當按鍵處理電路傳來確定使能的信號compare_en時,狀態(tài)機等待effect_out腳的高電平脈沖信號,如果等不到則進入S2狀態(tài),即進入密碼輸入一次錯誤狀態(tài),如果等到則進入pass狀態(tài)即開門狀態(tài),如果3次輸入密碼錯誤則系統(tǒng)進入死鎖倒計時狀態(tài),拉高lock_pin腳,啟動計數(shù)器。軟件流程圖見圖3。當計數(shù)滿時則計數(shù)電路拉高unlock腳電平,狀態(tài)機檢測到unlock腳下為高電平時,則表示鎖定時間結(jié)束,復(fù)位lock_pin的電平,在下一個時鐘上升沿到來時,進入下一個狀態(tài)即idle狀態(tài)。只有pass狀態(tài)下從按鍵處理電路傳來modify_pin為高電平時,

5、才能進入modify狀態(tài),即密碼修改狀態(tài)。當檢測到modify_pin腳電平復(fù)位為低電平時則表明修改密碼完成,狀態(tài)機在下一個時鐘上升沿到來之時,進入下一個狀態(tài)即idle狀態(tài)。如果在pass狀態(tài)時,狀態(tài)機檢測到close_pin腳電平被拉高時,則表明用戶要關(guān)門,此系統(tǒng)在下一個時鐘上升沿到來之時,返同空閑狀態(tài)。狀態(tài)機還控制紅綠黃3個發(fā)光二極管與buzz-er蜂鳴器,仿真波形如圖4所示。當系統(tǒng)處在空閑狀態(tài)、S2狀態(tài)、S3狀態(tài)時黃燈亮(S2、S3為第2次、第3次輸入密碼錯誤的狀態(tài));系統(tǒng)處在修改密碼的狀態(tài)即modify狀態(tài)時,3個燈一起亮;當處于pass狀態(tài)時,綠燈亮;當系統(tǒng)處于鎖定狀態(tài)即locked

6、狀態(tài)時,紅燈亮,且蜂鳴器發(fā)出報警的聲音,直至跳出該狀態(tài)。本設(shè)計采用計數(shù)器方法在ce腳上產(chǎn)生一個低電平脈沖以控制ISD2560芯片放錄音。當innum收到一個新的數(shù)值時,則開始計數(shù);當計數(shù)器計到一半時,使ce腳輸出低電平;當計數(shù)大于最高數(shù)的一半時,則復(fù)位ce腳電平,直到下次計數(shù)開始。當語音數(shù)據(jù)有多段時,先將要播放的語音段數(shù)存到一個變量中,并將各段地址存到另一個多位的變量中,然后開始放音并檢測eom腳的電平。當檢測到eom腳的低電平脈沖時,就表明放音結(jié)束,就讓段數(shù)變量減1,然后給地址線再賦新值,并且使能計數(shù)器,再次使ce腳產(chǎn)生一個低電平脈沖,繼續(xù)放音。這樣直至語音段數(shù)變量為0時,則表明語音播放完畢

7、,系統(tǒng)不再響應(yīng)芯片eom腳的上升沿脈沖。圖5為ISD2560控制電路的仿真波形圖。表1為與innum對應(yīng)的發(fā)音。本設(shè)計采用模塊化編程,各模塊分工明確,各自實現(xiàn)各自的功能,并通過信號線彼此相連,這樣的好處是調(diào)試、修改、移植程序方便。使用資源和生成總的模塊電路圖分別如圖6和圖7所示。2 硬件電路硬件部分主要包括中央處理器FPGA 芯片EP1C3T144C6、輸入小鍵盤、輸出4位數(shù)碼管、ISD2560語音芯片、LM386音頻放大和揚聲器,如圖8所示。FPGA芯片用米直接控制其他元件的工作,對小鍵盤的輸入,通過一定的算法實現(xiàn)電子密碼鎖的功能。通過控制ISD2560的控制腳的電平狀態(tài),達到控制其發(fā)音從而實現(xiàn)智能語音提示的效果。3個發(fā)光二極管分別用于顯示當前的狀態(tài),蜂鳴器用于誤碼報警。3 結(jié)束語本設(shè)計中采用了Altera公司的EP1C3T144C6芯片進行設(shè)計,可以極大地減少其他分立元件或其他

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論