第6講 觸發(fā)器與時(shí)序電路設(shè)計(jì)方法_第1頁
第6講 觸發(fā)器與時(shí)序電路設(shè)計(jì)方法_第2頁
第6講 觸發(fā)器與時(shí)序電路設(shè)計(jì)方法_第3頁
第6講 觸發(fā)器與時(shí)序電路設(shè)計(jì)方法_第4頁
第6講 觸發(fā)器與時(shí)序電路設(shè)計(jì)方法_第5頁
已閱讀5頁,還剩51頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、觸發(fā)器與時(shí)序電路設(shè)計(jì)方法觸發(fā)器與時(shí)序電路設(shè)計(jì)方法一、存貯元件的種類一、存貯元件的種類二、鎖存器舉例二、鎖存器舉例三、觸發(fā)器舉例三、觸發(fā)器舉例四、基于四、基于TG的的D觸發(fā)器仿真觸發(fā)器仿真一、存貯元件的種類一、存貯元件的種類 存貯元件:能賦值、能存貯存貯元件:能賦值、能存貯 鎖存器和觸發(fā)器鎖存器和觸發(fā)器都是存貯元件都是存貯元件鎖存器: 對(duì)鎖存器賦值后,存貯值立即輸出 (基本、同步觸發(fā)器)電平敏感觸發(fā)器 : 對(duì)觸發(fā)器賦值后,存貯值不立即輸出,當(dāng)出現(xiàn)時(shí)鐘邊沿時(shí)輸出存貯值 (邊沿觸發(fā)器)邊緣敏感1、動(dòng)態(tài)與靜態(tài)動(dòng)態(tài): 用寄生電容存數(shù)據(jù)版圖小,但存儲(chǔ)在電容器上的能量會(huì)隨時(shí)間消耗掉靜態(tài): 用反相器反饋存數(shù)據(jù)

2、閉環(huán)鎖存器,準(zhǔn)靜態(tài)鎖存器nD-typenT-typenSR-typenJK-type2、功能按功能分類:按功能分類:PP. 251(1)、)、RS觸發(fā)器觸發(fā)器S RQn+1 0 0 0 1 1 0 1 1Qn01不定1)、特性表、特性表2)、函數(shù)式(狀態(tài)方程)、函數(shù)式(狀態(tài)方程))(01約束條件SRQRSQnnPP. 2512、JK觸發(fā)器觸發(fā)器CP J KQn+1 X X X 0 0 0 1 1 0 1 1Qn Qn01QnQKQJQn1PP. 251CPC11DD(3)、D觸發(fā)器觸發(fā)器 CP DQn+1 0 X 1 0 1 1Qn 01DQn1PP. 251 CP DQn+1 0 X 1 0

3、 1 1Qn 01DQn1D觸發(fā)器觸發(fā)器DQn0101D鎖存器鎖存器()基于靜態(tài)CMOS門的鎖存器二、靜態(tài)鎖存器或非門與門CLK=1,Q=DCLK=0,保持保持DD基本RS觸發(fā)器基本D觸發(fā)器()基于傳輸門的靜態(tài)鎖存器 =0: Q=D =1: Q保持 QbQD 1 0 0QbQD 基于傳輸門的靜態(tài)鎖存器工作過程 Q=D =0:基于傳輸門的靜態(tài)鎖存器工作過程 =0: Q=D =1: Q保持 1 1QbQD 0(3) 鐘控CMOS反向器(C2MOS)符號(hào)圖符號(hào)圖電路圖電路圖工作原理 = 0: p1 n1 都截止,輸出懸空 = 1: p1 n1 都導(dǎo)通,實(shí)現(xiàn)反向器的功能(4) Mux-Based La

4、tches 基于選擇器的鎖存器Negative latch(負(fù)鎖存器)負(fù)鎖存器)(transparent when CLK= 0)Positive latch(正鎖存器正鎖存器)(transparent (賦值)賦值)When(CLK= 1)CLK10DQ0CLK1DQInClkQClkQInClkQClkQCLKCLKCLKDQ0CLK1DQ(5) Static Latch based on RAMDQbQDbPP. 260DQbQDb(5) Static Latch based on RAMM1M2M3M4QM5DM6CLKM7DbM8CLKVDDQPP. 260(6) SSTC的鎖存器C

5、LK=1,Q=DCLK=0,保持(6) SSTC的鎖存器工作原理CLK=1,D=1=0=10(6) SSTC的鎖存器工作原理CLK=1,D=0=1=00Clk=1,Q=D,從而實(shí)現(xiàn)了鎖存器的功能(7) TSPCCLKInVDDCLKVDDInOutCLKVDDCLKVDDOutNegative latch(transparent when CLK= 0)Positive latch(transparent when CLK= 1)Including Logic in TSPCCLKInCLKVDDVDDQPUNPDNCLKVDDQCLKVDDIn1In1In2In2AND latchExamp

6、le: logic inside the latch(8) Regenerative latch(再生鎖存器)Q+D+PP. 258性能比較三、觸發(fā)器觸發(fā)器基本原理由基本CMOS門構(gòu)成基于傳輸門的觸發(fā)器C2MOS電路構(gòu)成的觸發(fā)器TSPC概述: Flip-flopsNot transparentuse multiple storage elements to isolate output from input對(duì)Flip-flops賦值后,存貯值不立即輸出,當(dāng)時(shí)鐘邊沿時(shí)輸出存貯值Major varieties: master-slave; 主從結(jié)構(gòu) edge-triggered. 邊沿觸發(fā)PP.

7、259主從觸發(fā)器 DQ主從 = 1: 主鎖存器有效,主鎖存器有效,接收數(shù)據(jù);從鎖存器無接收數(shù)據(jù);從鎖存器無效,效,Q輸出保持原來數(shù)輸出保持原來數(shù)據(jù)據(jù) = 0: 主鎖存器無效;主鎖存器無效;從鎖存器有效,傳遞主從鎖存器有效,傳遞主鎖存器的信號(hào),主觸發(fā)鎖存器的信號(hào),主觸發(fā)器輸出穩(wěn)定,所以器輸出穩(wěn)定,所以Q不不改變。改變。(1)基本CMOS組成的觸發(fā)器CMOS鎖存器DDDDCLOCK=0, CLOCK1主觸發(fā)器工作。從觸發(fā)器:CLOCK由于先經(jīng)過或門(輸出始終為),封閉。CLOCK=1, CLOCK0從觸發(fā)器工作。主觸發(fā)器:CLOCK由于先經(jīng)過與門(輸出始終為0),封閉。一、Static flip-

8、flops (靜態(tài)觸發(fā)器)基于傳輸門的靜態(tài)觸發(fā)器DQT1I1CLKCLKT2CLKCLKI2I3I4這是上邊沿CLK=1CLK=0主觸發(fā)器工作CLK=0CLK=1從觸發(fā)器工作上升沿工作(取上升沿之前的數(shù)據(jù))()Master-Slave (Edge-Triggered) Register10DCLKQMMaster01CLKQSlaveQMQDCLKQMQDCLKT2I2T1I1I3T4I5T3I4I6這是上邊沿DQbQDb() Static flip-flops based on RAMbDQbQDb這是下邊沿四、Dynamic Latches (動(dòng)態(tài)鎖存器)(1) 基于傳輸門的Dynamic

9、 LatchesCg: 存貯節(jié)點(diǎn)的寄生電容 主要由反相器的柵電容組成存貯節(jié)點(diǎn)PP. 2521. Operation =1: ? =0: ?n = 0: transmission gate is off, inverter output is determined by storage node.n = 1: transmission gate is on, inverter output follows D input.PP. 2522. Layout3. 特點(diǎn) 電路簡(jiǎn)點(diǎn) 動(dòng)態(tài)電容會(huì)放電PP. 254(2) Clocked CMOS Latches (C2MOS Latches) 鐘控CMOS

10、鎖存器Q存貯節(jié)點(diǎn)(D) =1: ? =0: ?特點(diǎn) 電路簡(jiǎn)點(diǎn) 動(dòng)態(tài)電容會(huì)放電OperationPP. 256Clocked invertersymbolcircuitPP. 256Clocked inverter operation = 0: both clocked transistors are off, output is floating. = 1: both clocked inverters are on, acts as an inverter to drive output.symbolcircuitPP. 256(3) Quasi-static Latches 準(zhǔn)靜態(tài)鎖存器L

11、D =0: Q存貯2 =0: 正反饋斷開, 電路成動(dòng)態(tài)LatchOperationLD =1: Q=D存貯節(jié)點(diǎn)2 =1:存貯節(jié)點(diǎn)形成正反饋, 電路成靜態(tài)鎖存器(D)QPP. 255四、Dynamic flip-flops (動(dòng)態(tài)觸發(fā)器)(1) 基于傳輸門的Dynamic flip-flops這是上邊沿masterslaveb 0:賦值 1:內(nèi)部Q保存, slave輸出改變內(nèi)部的Q(2)C2MOSM1DQM3CLKM4M2CLKVDDCL1XCL2Master S t a g eM5M7CLKCLKM8M6VDDSlave S t a g e(3)TSPC Register(真單相鐘控寄存器)真

12、單相鐘控寄存器)CLKCLKDVDDM3M2M1CLKYVDDQQM9M8M7CLKXVDDM6M5M4這是上邊沿(3)TSPC Register(真單相鐘控寄存器)真單相鐘控寄存器)CLKCLKDVDDM3M2M1CLKYVDDQQM9M8M7CLKXVDDM6M5M4CLK=0時(shí)=1=D保持保持(3)TSPC Register(真單相鐘控寄存器)真單相鐘控寄存器)CLKCLKDVDDM3M2M1CLKYVDDQQM9M8M7CLKXVDDM6M5M4CLK=1時(shí)= DDD上升沿觸發(fā)上升沿觸發(fā)四、 Design of Sequential machines一、FSM二、設(shè)計(jì)方法與特點(diǎn)三、設(shè)計(jì)

13、實(shí)例PP. 260一、FSM structure FSM - finite state machine 有限狀態(tài)機(jī)輸入輸入輸出輸出狀態(tài)狀態(tài)信號(hào)信號(hào)驅(qū)動(dòng)(激勵(lì)信號(hào))1、FSM structurePP. 261-264、輸出方程、輸出方程)(QXFY,2、驅(qū)動(dòng)方程、驅(qū)動(dòng)方程)(QXGD,組合邏輯組合邏輯3、狀態(tài)方程、狀態(tài)方程)(1QDHQn,)(1QXJQn,XYQD2、FSM三個(gè)基本方程三個(gè)基本方程觸發(fā)器特性方程觸發(fā)器特性方程設(shè)計(jì)的一般步驟設(shè)計(jì)的一般步驟 1、確定輸入變量、輸出變量、狀態(tài)、確定輸入變量、輸出變量、狀態(tài) (通過分析問題)(通過分析問題)2、作出狀態(tài)圖、作出狀態(tài)圖 (根據(jù)問題含義)(

14、根據(jù)問題含義)3、狀態(tài)簡(jiǎn)化。即消除冗余狀態(tài)。、狀態(tài)簡(jiǎn)化。即消除冗余狀態(tài)。4、確定狀態(tài)編碼,畫出卡諾圖、確定狀態(tài)編碼,畫出卡諾圖5、寫出三個(gè)方程;選定觸發(fā)器,寫出觸發(fā)器的激勵(lì)函數(shù)、寫出三個(gè)方程;選定觸發(fā)器,寫出觸發(fā)器的激勵(lì)函數(shù)6、畫出邏輯電路圖、畫出邏輯電路圖7、電路用觸發(fā)器電路用觸發(fā)器(D, JK)和與非門和與非門 (用(用CMOS晶體管級(jí),版圖實(shí)現(xiàn)晶體管級(jí),版圖實(shí)現(xiàn)) 設(shè)計(jì)要求:完成給定的功能設(shè)計(jì)要求:完成給定的功能二、設(shè)計(jì)方法與特點(diǎn)與數(shù)電相同與數(shù)電相同Q3Q2Q1Q0Y00000001001001010110011110000000000100100100100011三、設(shè)計(jì)實(shí)例十進(jìn)制計(jì)數(shù)

15、器為例作為自主學(xué)習(xí)作業(yè) (PSPICE仿真)1、狀態(tài)圖23QQ01QQ000001111001111000000001103Q23QQ01QQ000001111001111000000110112Q23QQ01QQ000001111001111000000110111Q23QQ01QQ000001111001111000000111110Q2、卡諾圖 Q3Q2Q1Q0Y0000000100100101011001111000000000010010010010001123QQ01QQ000001111001111000000001103Q23QQ01QQ000001111001111000000110112Q23QQ01QQ000001111001111000000110111Q23QQ01QQ000001111001111000000111110Q3、驅(qū)動(dòng)方程 0301233QQQQQQD)(01222QQQQD)(0101311QQQQQQD000QQDD0Q0Q0D1Q1Q1D2Q2Q2D3Q3Q3Q0clk4、門級(jí)電路圖 0301233QQQQQQD)(01222QQQQD)(0101311QQQQQQDQ0Q1Q2Q3Q0Q2Q1Q0Q1Q0Q1Q0Q2000QQD5、晶體管級(jí)電路圖 D0Q0Q0D1Q1Q1D2Q2Q2D3Q3Q3Q0clkQ0

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論