數(shù)電練習試題(有答案)_第1頁
數(shù)電練習試題(有答案)_第2頁
數(shù)電練習試題(有答案)_第3頁
數(shù)電練習試題(有答案)_第4頁
數(shù)電練習試題(有答案)_第5頁
已閱讀5頁,還剩2頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、數(shù)字電路期末復習輔導2010年10月一、填空題1.(11011)2 =(_)102.8421BCD碼的1000相當于十進制的數(shù)值。3格雷碼特點是任意兩個相鄰的代碼中有_位二進制數(shù)位不同。4邏輯函數(shù)的反演規(guī)則指出,對于任意一個函數(shù)F,如果將式中所有的_互換,_互換,_互換,就得到F的反函數(shù)F。5二極管的單向?qū)щ娦允峭饧诱螂妷簳r ,外加反向電壓時 。6晶體三極管作開關(guān)應用時一般工作在輸出特性曲線的 區(qū)和 區(qū)。7TTL三態(tài)門的輸出有三種狀態(tài):高電平、低電平和 狀態(tài)。8. 集 電極開路門的英文縮寫為 門,工作時必須外加 和 。9一個2線4線譯碼器,其輸入端的數(shù)目與輸出端數(shù)目相比較,后者較。10 輸出

2、n位代碼的二進制編碼器,一般有 _個輸入信號端。11全加器是指能實現(xiàn)兩個加數(shù)和_三數(shù)相加的算術(shù)運算邏輯電路。12時序邏輯電路的輸出不僅與 有關(guān),而且與 有關(guān)。13與非門構(gòu)成的基本RS 鎖存器的特征方程是 ,約束條件是 。14時序邏輯電路中,按照觸發(fā)器的狀態(tài)是否同時發(fā)生變化可分為 和 。15JK觸發(fā)器當J=K=_時,觸發(fā)器Qn+1=Qn。16用555定時器構(gòu)成的多諧振蕩器,若充放電回路中有電阻、電容,則該多諧振蕩器形成的脈沖周期T»_。17A/D轉(zhuǎn)換需要經(jīng)過 、 、 和 四個步驟。18根據(jù)D/A轉(zhuǎn)換器分辨率計算方法,4位D/A轉(zhuǎn)換器的分辨率為 。 19DAC的轉(zhuǎn)換精度包括 和 。20為

3、使采樣輸出信號不失真地代表輸入模擬信號,采樣頻率fs和輸入模擬信號的最高頻率fimax的關(guān)系是 。21在A/D轉(zhuǎn)換時,將一個時間上連續(xù)變化的模擬量轉(zhuǎn)換為時間上離散的模擬量的過程稱 。 22在A/D轉(zhuǎn)換中,用二進制碼表示指定離散電平的過程稱為 。23CPLD的含義是 。24MAX+PLUS中用于仿真文件的編輯器是 。25MAX+PLUS中采用圖形編輯器設(shè)計時的后綴名為 。26在MAX+PLUS集成環(huán)境下,為圖形文件產(chǎn)生一個元件符號的主要用途是 。 27VHDL語言中, 定義設(shè)計的輸入輸出端口。28 是VHDL語言的標準庫,包含了VHDL語言中的標準包集合。29VHDL語言程序中,關(guān)鍵字實體的英文

4、是 。 30VHDL語言程序中,關(guān)鍵字結(jié)構(gòu)體的英文是 。31VHDL語言程序保存時的文件名必須與 相同。32F<=(A AND B)OR(NOT A AND NOT B)運算的結(jié)果是 。33VHDL語言中,邏輯操作符“NXOR”的功能是 。二、選擇題1. 十進制數(shù)85轉(zhuǎn)換為二進制數(shù)為( )A1001011 B1010011 C1100101 D1010101 2. 二進制數(shù)11011轉(zhuǎn)換為十進制數(shù)為( )A32 B27 C64 D128 4. 8421BCD碼110011001表示十進制為( )A33.2 B51.0125 C63.2 D51.25在下列一組數(shù)中,與相等的數(shù)是( ) A

5、B(65)8 C 6下列數(shù)碼均代表十進制數(shù)6,其中按余3碼編碼的是( )A0110; B 1100; C10017 “異或”邏輯與以下哪種邏輯是非的關(guān)系( )A“與”邏輯 B“或”邏輯 C “同或”邏輯8 與兩函數(shù)的關(guān)系為( )A 相同 B對偶 C反函數(shù)9. n個變量,有多少個最小項( )A2n B2n Cn 10. 利用三極管的截止狀態(tài)和什么狀態(tài)實現(xiàn)開關(guān)電路的斷開和接通( )A放大狀態(tài) B擊穿狀態(tài) C飽和狀態(tài) D 導通狀態(tài) 11. TTL門電路是采用以下什么設(shè)計的門電路( )A雙極型三極管 B單極型MOS管 C二極管 D三態(tài)門 14.邏輯電路的分析任務(wù)是( )A給定功能,通過一定的步驟設(shè)計出

6、電路 B研究電路的可靠性C研究電路如何提高速度 D給定電路,通過一定的步驟說明電路的功能 15.組合邏輯電路不含有( )A記憶能力的器件 B門電路和觸發(fā)器 C門電路 D運算器16. 常用的一種3-8線譯碼器是( )A74148 B74138 C7448 D74151 17.74138是( )A時序邏輯器件 B組合邏輯器件 C定時器件 D整形器件 18.共陽型七段數(shù)碼管各段點亮需要( ) A高電平 B接電源 C低電平 D接公共端19. 由門電路組成的全加器是 ( )A時序邏輯器件 B組合邏輯器件 C脈沖邏輯器件 D以上答案都不正確 20. TTL門電路的工作電源一般是( )A25 v B+5V

7、C3V18V 22.輸入100Hz脈沖信號,要獲得10HZ的輸出脈沖信號需要用多少進制計數(shù)器實現(xiàn)( )A100進制 B10進制 C 50進制 D5進制23.時序邏輯電路設(shè)計的任務(wù)是( )A給定功能,通過一定的步驟設(shè)計出時序電路 B研究電路的可靠性C研究電路如何提高速度 D給定電路,通過一定的步驟說明電路的功能 24.計數(shù)器是( )A時序邏輯器件 B組合邏輯器件 C定時器件 D整形器件25.以下何種電路具有記憶能力( )A門電路 B組合邏輯電路 C時序邏輯電路 D多諧振蕩電路26.時序邏輯電路一般可以分兩類,即( )A組合邏輯電路和時序邏輯電路 B門電路和觸發(fā)器C同步型和異步型 D模擬電路和數(shù)字

8、電路28時序邏輯電路通常由門電路和( )組成。A 存儲電路 B寄存器 C譯碼器 29.利用定時器555可以設(shè)計實現(xiàn)( ) A全加器 B多諧振蕩器 C寄存器 D譯碼器三、判斷題1.8421BCD碼是二十進制碼。( )2.與邏輯是至少一個條件具備事件就發(fā)生的邏輯 。( )3.L等于A和B的異或,其表達式是L=A+B。( )4.“同或”邏輯功能是兩個輸入變量A、B相同時,輸出為1;A、B不同時,輸出為0。( )6.三態(tài)與非門的三個輸出狀態(tài)分別是高電平、低電平和接地狀態(tài)。( )7.OC門實現(xiàn)“線與”時必須要加上拉電阻。( )8.74LS是TTL低功耗肖特基系列產(chǎn)品。( )9.實現(xiàn)兩個一位二進制相加產(chǎn)生

9、和數(shù)及進位數(shù)的電路稱為全加器。( ) 10.實現(xiàn)兩個一位二進制數(shù)和低位進位數(shù)相加產(chǎn)生和數(shù)及進位數(shù)的電路稱為半加器。( ) 11.譯碼器的輸入端是特定的輸入信號,輸出端是二進制代碼。( )13.基本RS觸發(fā)器具有“不定”問題。( )14.JK觸發(fā)器有保持功能,但無翻轉(zhuǎn)功能。( )15.邏輯器件74161是集成寄存器。( )16.計數(shù)器不能作為分頻器。( )17.對于TTL門電路來說,如果輸入端懸空即代表輸入低電平。( )18.ADC是將數(shù)字信號轉(zhuǎn)換成模擬信號的轉(zhuǎn)換電路。( )19.集成D/A轉(zhuǎn)換器中,集成度是描述其性能參數(shù)的重要指標之一。( )20.D/A轉(zhuǎn)換器的位數(shù)越多,轉(zhuǎn)換精度越高。( )2

10、1.雙積分型A/D轉(zhuǎn)換器的轉(zhuǎn)換精度高、抗干擾能力強,因此常用于數(shù)字式儀表中。( )22.某CD音樂的頻率范圍是0.0220.0KHz,A/D轉(zhuǎn)換進行采樣時,則采樣頻率可選擇50.7KHz。( )23.建立圖形編輯文件時,保存的路徑可以包含中文名。( )24.相比FPGA,CPLD的單元數(shù)目多。( )25.相比FPGA,CPLD的單元功能強。( )四、分析、設(shè)計、化簡題(一)將下列邏輯函數(shù)化簡成最簡與或表達式。(1)(2)(二)SSI邏輯電路的分析1.分析組合邏輯電路圖,寫出F的邏輯函數(shù)表達式。 1=1&ENA B C F 2分析下圖,試寫出F的表達式,并說明邏輯電路的功能。1&

11、11&A BF1 F1F2 F1F3 F1(三)譯碼器的應用1試用74LS138和門電路實現(xiàn)邏輯函數(shù)F = AB + AC + BC譯碼器的示意圖和功能表達式如下:選通時,S11,S2S30;輸出低電平有效。 A2 A1 A074LS138A2 A1 A074LS1382下圖為3線8線譯碼器74LS138的方框圖。圖中三個允許端S1=1、=0時,譯碼器才能正常譯碼;輸入端的輸入代碼順序為A2 A1 A0 ;輸出端輸出低電平有效。試用此二進制譯碼器和與非門實現(xiàn)函數(shù),要求畫出連線圖。 (四)觸發(fā)器的應用1觸發(fā)器電路如下圖所示,試根據(jù)圖中CP、A的波形,對應畫出輸出端Q的波形,并寫出Q的狀態(tài)

12、方程。設(shè)觸發(fā)器的初始狀態(tài)均為0。1J>C11K“1”ACPQCPA 2觸發(fā)器電路如下圖所示,試根據(jù)圖中CP、D的波形,對應畫出輸出端Q的波形,并寫出Q的狀態(tài)方程。設(shè)觸發(fā)器的初始狀態(tài)均為0。DCP1D>C1CPD (五)計數(shù)器的應用1已知74LS161是同步四位二進制加法計數(shù)器,計數(shù)器功能見下表,試用置數(shù)法構(gòu)成七進制加法計數(shù)器,要求寫出的表達式;畫出連線圖。 74LS161的功能表CPCTT CT P工作狀態(tài)×0×× ×清零10× ×預置數(shù)×110 1保持(包括 C狀態(tài))×11× 0保持(C=0

13、)111 1計數(shù)Q 0Q1 Q2 Q3RDLDCP74LS161 OCCTT CT P D0 D1 D2 D32已知74LS161是同步四位二進制加法計數(shù)器,其功能表如表所示。試分析圖電路為幾進制計數(shù)器,要求(1)寫出的表達式;(2)指出進制數(shù);(3)畫出狀態(tài)轉(zhuǎn)換圖。 74LS161的功能表CPCTT CT P工作狀態(tài)×0×× ×清零10× ×預置數(shù)×110 1保持(包括 C狀態(tài))×11× 0保持(C=0)111 1計數(shù)&Q 0Q1 Q2 Q3CRLDCP74LS161 OC CTT CT P D

14、0 D1 D2 D311(六)DA轉(zhuǎn)換器的應用十位的D/ A電路如下圖所示,當R f 2R,VREF = 5V,若電路的輸入數(shù)字量D9 D8 D7 D6D5D4D3D2D1D0時=0000110001,試求:輸出電壓為多少?練習題參考答案一、填空題127 28 3循環(huán) 一 4與或運算 0、1 原變量、反變量;5導通 截止; 6飽和 截止; 7高阻 8OC 上拉電阻 電源 9多102n; 11(低位)進位信號; 12. 當前輸入狀態(tài) 輸出的原始狀態(tài)13S+ RS=0 14. 同步時序電路 異步時序電路 151;1607(R1+2R2)C 17采樣 保持 量化 編碼 18 6.7% 19分辨率、轉(zhuǎn)

15、換誤差 20fs2fimax 21采樣 22量化 23復雜可編程邏輯器件 24波形編輯器 25.gdf26被高層次電路設(shè)計調(diào)用 27實體 28STD庫 29entity 30Architecture31實體名32(同或)33同或二、選擇題1D ; 2B ; 4A;5 C ;6C; 7C; 8C; 9A; 10C ;11A ; 12B ;13B ;14D ;15 A ;16 B;17 B;18 C;19 B;20 B;21B ;22B; 23A; 24A;25C; 26.C; 27C; 28.A; 29.B;三、判斷題1. 2. × 3.× 4. 5. 6. × 7

16、. 8.9. × 10.× 11.× 12.× 13. 14.× 15.× 16.×17.× 18.×19.×20.×21.22.23.×24.×25.四、分析、設(shè)計、化簡題(一)將下列邏輯函數(shù)化簡成最簡與或表達式。(1) , (2) , (二)SSI邏輯電路的分析1當C=1時 當C=0時 F=高阻狀態(tài)2F1 = F2 = F3 = 真值表 輸 入 輸 出 A B F1 F2 F3 0 0 0 0 1 0 1 1 0 0 1 0 0 1 0 1 1 0 0 1此電路為一位數(shù)值比較器。(三)MSI組合邏輯電路的應用1F=AB+AC+BC= ABC+ABC+ABC+ABC =

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論