二十套計(jì)算機(jī)組成原理期末試卷西工大-_第1頁
二十套計(jì)算機(jī)組成原理期末試卷西工大-_第2頁
二十套計(jì)算機(jī)組成原理期末試卷西工大-_第3頁
二十套計(jì)算機(jī)組成原理期末試卷西工大-_第4頁
二十套計(jì)算機(jī)組成原理期末試卷西工大-_第5頁
已閱讀5頁,還剩137頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、期末試卷一一. 選擇題(每小題1分,共20分1. 目前我們所說的個(gè)人臺(tái)式商用機(jī)屬于_。A.巨型機(jī)B.中型機(jī)C.小型機(jī)D.微型機(jī)2. (200010化成十六進(jìn)制數(shù)是_。A.(7CD16B.(7D016C.(7E016D.(7F0163. 下列數(shù)中最大的數(shù)是_。A.(100110012B.(2278C.(9816D.(152104. _表示法主要用于表示浮點(diǎn)數(shù)中的階碼。A. 原碼B. 補(bǔ)碼C. 反碼D. 移碼5. 在小型或微型計(jì)算機(jī)里,普遍采用的字符編碼是_。A. BCD碼B. 16進(jìn)制C. 格雷碼D. ASC碼6. 下列有關(guān)運(yùn)算器的描述中,_是正確的。A.只做算術(shù)運(yùn)算,不做邏輯運(yùn)算B. 只做加法

2、C.能暫時(shí)存放運(yùn)算結(jié)果D. 既做算術(shù)運(yùn)算,又做邏輯運(yùn)算7. EPROM是指_。A. 讀寫存儲(chǔ)器B. 只讀存儲(chǔ)器C. 可編程的只讀存儲(chǔ)器D. 光擦除可編程的只讀存儲(chǔ)器8. Intel80486是32位微處理器,Pentium是_位微處理器。A.16B.32C.48D.649. 設(shè)X補(bǔ)=1.x1x2x3x4,當(dāng)滿足_時(shí),X > -1/2成立。A.x1必須為1,x2x3x4至少有一個(gè)為1B.x1必須為1,x2x3x4任意C.x1必須為0,x2x3x4至少有一個(gè)為1D.x1必須為0,x2x3x4任意10. CPU主要包括_。A.控制器B.控制器、運(yùn)算器、cacheC.運(yùn)算器和主存D.控制器、AL

3、U和主存11. 信息只用一條傳輸線,且采用脈沖傳輸?shù)姆绞椒Q為_。A.串行傳輸B.并行傳輸C.并串行傳輸D.分時(shí)傳輸12. 以下四種類型指令中,執(zhí)行時(shí)間最長的是_。A. RR型B. RS型C. SS型D.程序控制指令13. 下列_屬于應(yīng)用軟件。A. 操作系統(tǒng)B. 編譯系統(tǒng)C. 連接程序D.文本處理14. 在主存和CPU之間增加cache存儲(chǔ)器的目的是_。A. 增加內(nèi)存容量B. 提高內(nèi)存可靠性C. 解決CPU和主存之間的速度匹配問題D. 增加內(nèi)存容量,同時(shí)加快存取速度15. 某單片機(jī)的系統(tǒng)程序,不允許用戶在執(zhí)行時(shí)改變,則可以選用_作為存儲(chǔ)芯片。A. SRAMB. 閃速存儲(chǔ)器C. cacheD.輔助

4、存儲(chǔ)器16. 設(shè)變址寄存器為X,形式地址為D,(X表示寄存器X的內(nèi)容,這種尋址方式的有效地址為_。A. EA=(X+DB. EA=(X+(DC.EA=(X+DD. EA=(X+(D17. 在指令的地址字段中,直接指出操作數(shù)本身的尋址方式,稱為_。A. 隱含尋址B. 立即尋址C. 寄存器尋址D. 直接尋址18. 下述I/O控制方式中,主要由程序?qū)崿F(xiàn)的是_。A. PPU(外圍處理機(jī)方式B. 中斷方式C. DMA方式D. 通道方式19. 系統(tǒng)總線中地址線的功能是_。A. 用于選擇主存單元地址B. 用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備C. 用于選擇外存地址D. 用于指定主存和I/O設(shè)備接口電路的地址20. 采用

5、DMA方式傳送數(shù)據(jù)時(shí),每傳送一個(gè)數(shù)據(jù)要占用_的時(shí)間。A. 一個(gè)指令周期B. 一個(gè)機(jī)器周期C. 一個(gè)時(shí)鐘周期D. 一個(gè)存儲(chǔ)周期二. 填空題(每空1分,共20分 1. 數(shù)控機(jī)床是計(jì)算機(jī)在方面的應(yīng)用,郵局把信件自動(dòng)分揀是在計(jì)算機(jī)B._人工智能_方面的應(yīng)用。2. 漢字的 A._、B._、C._是計(jì)算機(jī)用于漢字輸入、內(nèi)部處理、輸出三種不同用途的編碼。3. 閃速存儲(chǔ)器特別適合于 A._便攜式_微型計(jì)算機(jī)系統(tǒng),被譽(yù)為 B._固態(tài)盤_而成為代替磁盤的一種理想工具。4. 主存儲(chǔ)器的性能指標(biāo)主要是 A._存儲(chǔ)容量_、B._存取時(shí)間_、存儲(chǔ)周期和存儲(chǔ)器帶寬。5. 條件轉(zhuǎn)移、無條件轉(zhuǎn)移、轉(zhuǎn)子程序、返主程序、中斷返回指

6、令都屬于 A._程序控制類_類指令,這類指令在指令格式中所表示的地址不是 B._操作數(shù)_的地址,而是C._嚇一條指令_的地址。6. 從操作數(shù)的物理位置來說,可將指令歸結(jié)為三種類型:存儲(chǔ)器-存儲(chǔ)器型,A._寄存器-寄存器型_,B._寄存器-存儲(chǔ)器型_。7. 運(yùn)算器的兩個(gè)主要功能是:A._算術(shù)運(yùn)算_,B._邏輯運(yùn)算_。8. PCI總線采用A._集中式_仲裁方式,每一個(gè)PCI設(shè)備都有獨(dú)立的總線請(qǐng)求和總線授權(quán)兩條信號(hào)線與B._中央仲裁器_相連。9. 直接內(nèi)存訪問(DMA方式中,DMA控制器從CPU完全接管對(duì)A._總線_的控制,數(shù)據(jù)交換不經(jīng)過CPU,而直接在內(nèi)存和B._I/O設(shè)備_之間進(jìn)行。三. 簡(jiǎn)答題

7、(每小題5分,共20分1.說明計(jì)算機(jī)系統(tǒng)的層次結(jié)構(gòu)。答:微程序機(jī)器級(jí),機(jī)器語言級(jí),操作系統(tǒng)級(jí),匯編語言級(jí),高級(jí)語言級(jí)。2.請(qǐng)說明指令周期、機(jī)器周期、時(shí)鐘周期之間的關(guān)系。答:指令周期是取出并執(zhí)行一條指令的時(shí)間,指令周期通常包括若干個(gè)CPU周期,CPU周期又稱為機(jī)器周期,每一個(gè)機(jī)器周期都包括若干個(gè)時(shí)鐘周期。3.請(qǐng)說明SRAM的組成結(jié)構(gòu),與SRAM相比,DRAM在電路組成上有什么不同之處?答:SRAM存儲(chǔ)器由存儲(chǔ)體,讀寫電路,地址譯碼電路,控制電路組成,DRAM還需要?jiǎng)討B(tài)刷新電路。4.請(qǐng)說明程序查詢方式與中斷方式各自的特點(diǎn)。答:程序查詢方式:CPU和I/O設(shè)備之間的數(shù)據(jù)傳輸完全靠計(jì)算機(jī)程序控制,優(yōu)點(diǎn)

8、是硬件結(jié)構(gòu)比較簡(jiǎn)單,缺點(diǎn)是CPU效率低。中斷方式:I/O設(shè)備主動(dòng)通知CPU,準(zhǔn)備輸入輸出的一種方法,節(jié)省了CPU時(shí)間,單硬件結(jié)構(gòu)相對(duì)復(fù)雜。四. 應(yīng)用題(每小題5分,共40分1.機(jī)器數(shù)字長為8位(含1位符號(hào)位,當(dāng)X= -127 (十進(jìn)制時(shí),其對(duì)應(yīng)的二進(jìn)制表示,(X原表示,(X反表示,(X補(bǔ)表示,(X移表示分別是多少?2.已知x=0.1011,y=-0.0101,求x+y=?,x-y=?3.用16k×8位的SRAM芯片構(gòu)成64K×16位的存儲(chǔ)器,要求畫出該存儲(chǔ)器的組成邏輯框圖。14*8 地址線*數(shù)據(jù)線 16*164.提高存儲(chǔ)器速度可采用哪些措施,請(qǐng)說出至少五種措施。答:1.采用

9、高速器件;2.采用cache;3.采用多體交叉存儲(chǔ)器;4.采用雙端口存儲(chǔ)器;5.加長存儲(chǔ)器的字長。5.若機(jī)器字長36位,采用三地址格式訪存指令,共完成54種操作,操作數(shù)可在1K地址范圍內(nèi)尋找,畫出該機(jī)器的指令格式。OP:操作碼6位D1:第一操作數(shù)地址:10位D2:第二操作數(shù)地址:10位D3:第三操作數(shù)地址:10位6.舉例說明存儲(chǔ)器堆棧的原理及入棧、出棧的過程。答:所謂堆棧寄存器,就是吧寄存器的一部分作為堆棧區(qū)。用SP表示堆棧指示器, MSP表示堆棧指示器指定的存儲(chǔ)器的單元,A表示通用寄存器。入棧操作可描述為(AMSP,(SP-1SP出棧操作可描述為(SP+1SP,(MSPA7.試畫出三總線系統(tǒng)

10、的結(jié)構(gòu)圖。8.若顯示工作方式采用分辨率為1024×768,顏色深度為3B,楨頻為72Hz,計(jì)算刷新存儲(chǔ)器帶寬應(yīng)是多少?解:刷存所需帶寬=分辨率×每個(gè)像素點(diǎn)顏色深度×刷新速率,故刷存帶寬為: 1024×768×3B×72/s=165888KB/s=162MB/s.期末試卷二一.選擇題(每空1分,共20分1.將有關(guān)數(shù)據(jù)加以分類、統(tǒng)計(jì)、分析,以取得有利用價(jià)值的信息,我們稱其為_。A. 數(shù)值計(jì)算B. 輔助設(shè)計(jì)C. 數(shù)據(jù)處理D. 實(shí)時(shí)控制2.目前的計(jì)算機(jī),從原理上講_。A.指令以二進(jìn)制形式存放,數(shù)據(jù)以十進(jìn)制形式存放B.指令以十進(jìn)制形式存放,數(shù)據(jù)

11、以二進(jìn)制形式存放C.指令和數(shù)據(jù)都以二進(jìn)制形式存放D.指令和數(shù)據(jù)都以十進(jìn)制形式存放3.根據(jù)國標(biāo)規(guī)定,每個(gè)漢字在計(jì)算機(jī)內(nèi)占用_存儲(chǔ)。A.一個(gè)字節(jié)B.二個(gè)字節(jié)C.三個(gè)字節(jié)D.四個(gè)字節(jié)4.下列數(shù)中最小的數(shù)為_。A.(1010012B.(528C.(2B16D.(44105.存儲(chǔ)器是計(jì)算機(jī)系統(tǒng)的記憶設(shè)備,主要用于_。A.存放程序B.存放軟件C.存放微程序D.存放程序和數(shù)據(jù)6.設(shè)X= 0.1011,則X補(bǔ)為_。7. 下列數(shù)中最大的數(shù)是_。A.(100101012B.(2278C.(9616D.(143108.計(jì)算機(jī)問世至今,新型機(jī)器不斷推陳出新,不管怎樣更新,依然保有“存儲(chǔ)程序”的概念,最早提出這種概念的

12、是_。A.巴貝奇B.馮. 諾依曼C.帕斯卡D.貝爾9.在CPU中,跟蹤后繼指令地指的寄存器是_。A.指令寄存器B.程序計(jì)數(shù)器C.地址寄存器D.狀態(tài)條件寄存器10. Pentium-3是一種_。A.64位處理器B.16位處理器C.準(zhǔn)16位處理器D.32位處理器11. 三種集中式總線控制中,_方式對(duì)電路故障最敏感。A.鏈?zhǔn)讲樵傿.計(jì)數(shù)器定時(shí)查詢C.獨(dú)立請(qǐng)求12. 外存儲(chǔ)器與內(nèi)存儲(chǔ)器相比,外存儲(chǔ)器_。A.速度快,容量大,成本高B.速度慢,容量大,成本低C.速度快,容量小,成本高D.速度慢,容量大,成本高13. 一個(gè)256K×8的存儲(chǔ)器,其地址線和數(shù)據(jù)線總和為_。A.16B.18C.26D.

13、2014. 堆棧尋址方式中,設(shè)A為累加器,SP為堆棧指示器,M SP為SP指示的棧頂單元。如果進(jìn)棧操作的動(dòng)作順序是(AM SP,(SP-1SP。那么出棧操作的動(dòng)作順序應(yīng)為_。A.(M SPA,(SP+1SPB.(SP+1SP,(M SPAC.(SP-1SP,(M SPAD.(M SPA,(SP-1SP15. 當(dāng)采用_對(duì)設(shè)備進(jìn)行編址情況下,不需要專門的I/O指令組。A.統(tǒng)一編址法B.單獨(dú)編址法C.兩者都是D.兩者都不是16. 下面有關(guān)“中斷”的敘述,_A_是不正確的。A.一旦有中斷請(qǐng)求出現(xiàn),CPU立即停止當(dāng)前指令的執(zhí)行,轉(zhuǎn)而去受理中斷請(qǐng)求B.CPU響應(yīng)中斷時(shí)暫停運(yùn)行當(dāng)前程序,自動(dòng)轉(zhuǎn)移到中斷服務(wù)程

14、序C.中斷方式一般適用于隨機(jī)出現(xiàn)的服務(wù)D.為了保證中斷服務(wù)程序執(zhí)行完畢以后,能正確返回到被中斷的斷點(diǎn)繼續(xù)執(zhí)行程序,必須進(jìn)行現(xiàn)場(chǎng)保存操作17.下面敘述中,_是正確的。A.總線一定要和接口相連B.接口一定要和總線相連C.通道可以替代接口D.總線始終由CPU控制和管理解析:通道是一種控制外部設(shè)備與內(nèi)存進(jìn)行信息交換的部件,通道可以代替接口。18.在下述指令中,I為間接尋址,_指令包含的CPU周期數(shù)最多。A.CLAB.ADD 30C.STA I 31D.JMP 2119.設(shè)寄存器位數(shù)為8位,機(jī)器數(shù)采用補(bǔ)碼形式(含一位符號(hào)位。對(duì)應(yīng)于十進(jìn)制數(shù)-27,寄存器內(nèi)為_。A.27HB.9BHC.E5HD.5AH20

15、.某存儲(chǔ)器芯片的存儲(chǔ)容量為8K×12位,則它的地址線為_。A.11B.12C.13D.14二. 填空題(每空1分,共20分1.計(jì)算機(jī)軟件一般分為兩大類:一類叫A._,另一類叫B._。操作系統(tǒng)屬于 C._ 類。2.一位十進(jìn)制數(shù),用BCD碼表示需A._4_位二進(jìn)制碼,用ASCII碼表示需B._7_位二進(jìn)制碼。3.主存儲(chǔ)器容量通常以KB表示,其中K=A._2的10_次方_;硬盤容量通常以GB表示,其中G=B._2的20次方_。指令系統(tǒng)計(jì)算機(jī)_。5.主存儲(chǔ)器的性能指標(biāo)主要是存儲(chǔ)容量、A._存取時(shí)間_、B._存儲(chǔ)周期_和C._存儲(chǔ)器帶寬_。面進(jìn)行擴(kuò)充才能滿足實(shí)際需求。8.存儲(chǔ)器和CPU連接時(shí),

16、要完成A._地址線_的連接;B._數(shù)據(jù)線_的連接和C._控制線_的連接,方能正常工作。號(hào),從而完成B._取指令_和執(zhí)行指令的控制。三. 簡(jiǎn)答題(每題5分,共20分1.指令和數(shù)據(jù)均存放在內(nèi)存中,計(jì)算機(jī)如何從時(shí)間和空間上區(qū)分它們是指令還是數(shù)據(jù)。答:時(shí)間上,取址周期取出的是指令,執(zhí)行周期取出的是數(shù)據(jù);空間上,從內(nèi)存讀出的指令流向指令寄存器,從內(nèi)存讀出的數(shù)據(jù)流向通用寄存器。2.什么是指令周期?什么是機(jī)器周期?什么是時(shí)鐘周期?三者之間的關(guān)系如何?答:指令周期是完成一條指令所需的時(shí)間,包括取指令,分析指令,執(zhí)行指令的全部時(shí)間。機(jī)器周期又叫CPU周期,是指指令執(zhí)行過程中的基準(zhǔn)時(shí)間,通常等于取指周期。時(shí)鐘周期

17、是時(shí)鐘頻率的倒數(shù),是處理操作的最基本單位。一個(gè)指令周期包含若干個(gè)機(jī)器周期,一個(gè)機(jī)器周期包含若干個(gè)時(shí)鐘周期。3.簡(jiǎn)要描述外設(shè)進(jìn)行DMA操作的過程及DMA方式的主要優(yōu)點(diǎn)。答:1.外設(shè)發(fā)出DMA請(qǐng)求;2.CPU響應(yīng)DMA請(qǐng)求,DMA控制器從CPU拿到總線控制權(quán);3.DMA控制器進(jìn)行數(shù)據(jù)傳輸;4.DMA向CPU報(bào)告操作結(jié)束。優(yōu)點(diǎn)是速度快。4.在寄存器寄存器型,寄存器存儲(chǔ)器型和存儲(chǔ)器存儲(chǔ)器型三類指令中,哪類指令的執(zhí)行時(shí)間最長?哪類指令的執(zhí)行時(shí)間最短?為什么?答:SS型最慢,RR型最快。訪問存儲(chǔ)器的時(shí)間一般比訪問寄存器的時(shí)間長。四. 應(yīng)用題(每題5分,共40分1.求十進(jìn)制數(shù)-113的原碼表示,反碼表示,補(bǔ)

18、碼表示和移碼表示(用8位二進(jìn)制表示,并設(shè)最高位為符號(hào)位,真值為7位。2.某機(jī)指令格式如圖所示: 15 10 9 8 7 0圖中X為尋址特征位,且X=0時(shí),不變址;X=1時(shí),用變址寄存器X1進(jìn)行變址;X=2時(shí),用變址寄存器X2進(jìn)行變址;X=3時(shí),相對(duì)尋址。設(shè)(PC=1234H,(X1=0037H,(X2=1122H,請(qǐng)確定下列指令的有效地址(均用十六進(jìn)制表示,H表示十六進(jìn)制(14420H (22244H (31322H (43521H (56723H答:(14420H=0100 0100 0010 0000 X=00 有效地址4420H(22240H=0010 0010 0100 0000 X=

19、10 有效地址=(X1+X=0037H+2244H=227BH(31322H=轉(zhuǎn)換成二進(jìn)制數(shù)、八進(jìn)制數(shù)、十六進(jìn)制數(shù)和BCD數(shù)。3.將十進(jìn)制數(shù)354584.浮點(diǎn)數(shù)格式如下:1位階符,6位階碼,1位數(shù)符,8位尾數(shù),請(qǐng)寫出浮點(diǎn)數(shù)所能表示的范圍(只考慮正數(shù)值。5.現(xiàn)有一64K×2位的存儲(chǔ)器芯片,欲設(shè)計(jì)具有同樣存儲(chǔ)容量的存儲(chǔ)器,應(yīng)如何安排地址線和數(shù)據(jù)線引腳的數(shù)目,使兩者之和最小。并說明有幾種解答。答:設(shè)地址線x根,數(shù)據(jù)線y根,則2x·y=64K×2若 y=1 x=17y=2 x=16y=4 x=15y=8 x=14因此,當(dāng)數(shù)據(jù)線為1或2時(shí),引腳之和為18共有2種解答6.異步

20、通信方式傳送ASCII碼,數(shù)據(jù)位8位,奇校驗(yàn)1位,停止位1位。計(jì)算當(dāng)波特率為4800時(shí),字符傳送的速率是多少?每個(gè)數(shù)據(jù)位的時(shí)間長度是多少?數(shù)據(jù)位的傳送速率是多少?答:每個(gè)字符格式包含十個(gè)位,因此字符傳送速率4800波特/10=480字符/秒每個(gè)數(shù)據(jù)位時(shí)間長度T=1/4800=0.208ms數(shù)據(jù)位傳送速率8×480=3840位/秒7.已知某8位機(jī)的主存采用半導(dǎo)體存儲(chǔ)器,地址碼為18位,采用4K×4位的SRAM芯片組成該機(jī)所允許的最大主存空間,并選用模塊條形式,問:(1若每個(gè)模塊條為32K×8位,共需幾個(gè)模塊條?答:(218×8/(32k×8=8,

21、故需8個(gè)模塊(2每個(gè)模塊條內(nèi)有多少片RAM芯片?答:(32k×8/(4k×4=16,故需16片芯片(3主存共需多少RAM芯片?CPU需使用幾根地址線來選擇各模塊?使用何種譯碼器?答:共需8×16=128片芯片為了選擇各模塊,需使用3:8譯碼器即3根地址線選擇模條。8.畫出中斷處理過程流程圖。期末試卷三一.選擇題(每小題1分,共20分1. 完整的計(jì)算機(jī)系統(tǒng)應(yīng)包括_。A. 運(yùn)算器、存儲(chǔ)器、控制器B. 外部設(shè)備和主機(jī)C. 主機(jī)和實(shí)用程序D. 配套的硬件設(shè)備和軟件系統(tǒng)2. 下列數(shù)中最小的數(shù)為_。A. (1010012B. (528C. (101001BCDD. (2331

22、63. 設(shè)X=-0.1011,則X補(bǔ)為_。A. 1.1011B. 1.0100C. 1.0101D. 1.10014. 機(jī)器數(shù)_中,零的表示形式是唯一的。A. 原碼B. 補(bǔ)碼C. 移碼D. 反碼5. 在計(jì)算機(jī)中,普遍采用的字符編碼是_。A. BCD碼B. 16進(jìn)制C. 格雷碼D. ASC碼6. 運(yùn)算器的主要功能是進(jìn)行_。A. 邏輯運(yùn)算B. 算術(shù)運(yùn)算C. 邏輯運(yùn)算和算術(shù)運(yùn)算D. 只作加法7. 存儲(chǔ)器是計(jì)算機(jī)系統(tǒng)中的記憶設(shè)備,它主要用來_。A. 存放數(shù)據(jù)B. 存放程序C. 存放數(shù)據(jù)和程序D. 存放微程序8. 某計(jì)算機(jī)的字長16位,它的存儲(chǔ)容量是64KB,若按字編址,那么它的尋址范圍是_。A. 64

23、KB.32KC. 64KBD. 32KB9. 用32位字長(其中1位符號(hào)位表示定點(diǎn)小數(shù)時(shí),所能表示的數(shù)值范圍是_。A. 0N|1-2-32B. 0N|1-2-31C. 0N|1-2-30D. 0N|1-2-2910.用于對(duì)某個(gè)寄存器中操作數(shù)的尋址方式稱為_尋址。A. 直接B. 間接C. 寄存器直接D. 寄存器間接11.程序控制類指令的功能是_。A. 進(jìn)行算術(shù)運(yùn)算和邏輯運(yùn)算B. 進(jìn)行主存和CPU之間的數(shù)據(jù)傳送C. 進(jìn)行CPU和I/O設(shè)備之間的數(shù)據(jù)傳送D. 改變程序執(zhí)行的順序12.中央處理器(CPU是指_。A. 運(yùn)算器B. 控制器C. 運(yùn)算器、控制器和cacheD. 運(yùn)算器、控制器和主存儲(chǔ)器13.

24、計(jì)算機(jī)使用總線結(jié)構(gòu)的主要優(yōu)點(diǎn)是便于實(shí)現(xiàn)積木化,同時(shí)_。A. 減少了信息傳輸量B. 提高了信息傳輸?shù)乃俣菴. 減少了信息傳輸線的條數(shù)14.在集中式總線仲裁中,_方式對(duì)電路故障最敏感。A. 鏈?zhǔn)讲樵傿. 計(jì)數(shù)器定時(shí)查詢C. 獨(dú)立請(qǐng)求15.在微型機(jī)系統(tǒng)中,外圍設(shè)備通過_與主板的系統(tǒng)總線相連接。A. 適配器B. 設(shè)備控制器C. 計(jì)數(shù)器D. 寄存器A. 單面雙密度B. 雙面雙密度C. 雙面高密度D. 雙面單密度17.為了便于實(shí)現(xiàn)多級(jí)中斷,保存現(xiàn)場(chǎng)信息最有效的方式是采用_。A. 通用寄存器B. 堆棧C. 存儲(chǔ)器D. 外存18.周期挪用方式多用于_方式的輸入輸出中。A. DMAB. 中斷C. 程序傳送D.

25、通道19.MO型光盤和PC型光盤都是_型光盤。A. 只讀B. 一次C. 重寫20.并行I/O標(biāo)準(zhǔn)接口SCSI中,一個(gè)主適配器可以連接_臺(tái)具有SCSI接口的設(shè)備。A. 6B. 715C. 8D. 10二. 填空題(每小題1分,共20分于一般電子設(shè)備的本質(zhì)所在。B._地址碼_字段組成。帶寬_。B._CISC_機(jī)器。8.計(jì)算機(jī)系統(tǒng)中,根據(jù)應(yīng)用條件和硬件資源不同,數(shù)據(jù)傳輸方式可采用:A._并行性能_上存在較大差別。三.簡(jiǎn)答題(每小題5分,共20分1.說明計(jì)數(shù)器定時(shí)查詢工作原理。答:總線上的任一設(shè)備要求使用總線時(shí),通過BR先發(fā)出總線請(qǐng)求,總線控制器收到信號(hào)以后,在總線未被使用的情況下,讓計(jì)數(shù)器開始計(jì)數(shù),

26、通過設(shè)備地址線,向個(gè)設(shè)備發(fā)出一組地址信號(hào)。每個(gè)設(shè)備接口都有一個(gè)設(shè)備地址判別電路,當(dāng)?shù)刂肪€上的計(jì)數(shù)值與總線請(qǐng)求的設(shè)備相一致時(shí),獲得總線使用權(quán),此時(shí)中止計(jì)數(shù)查詢。2.什么是刷新存儲(chǔ)器?其存儲(chǔ)容量與什么因素有關(guān)?3.外圍設(shè)備的I/O控制方式分哪幾類?各具什么特點(diǎn)?答:1.程序查詢方式:CPU操作與外設(shè)的操作能夠同步,硬件結(jié)構(gòu)簡(jiǎn)單2.程序中斷方式:一般適用于隨機(jī)出現(xiàn)的服務(wù),且提出要求應(yīng)立即進(jìn)行,節(jié)省了CPU時(shí)間,單硬件結(jié)構(gòu)相對(duì)復(fù)雜。3.DMA方式:數(shù)據(jù)傳輸速率高,傳輸速率僅受內(nèi)存訪問時(shí)間限制。需要更多的硬件,適用于內(nèi)存與高速外設(shè)進(jìn)行大批量數(shù)據(jù)傳輸。4.通道方式:可以實(shí)現(xiàn)對(duì)外設(shè)的統(tǒng)一管理,和外設(shè)與內(nèi)存之

27、間的數(shù)據(jù)傳輸,大大提高了CPU的工作效率。5.外圍處理機(jī)方式:通道方式的進(jìn)一步發(fā)展,基本上獨(dú)立于主機(jī)工作,結(jié)果更接近一般處理機(jī)。4.什么是指令周期?什么是機(jī)器周期?什么是時(shí)鐘周期?三者有什么關(guān)系?四.應(yīng)用題(每小題5分,共40分1. 已知:X=0.1011,Y=-0.0101,求X/2補(bǔ),X/4補(bǔ)-X補(bǔ),Y/2補(bǔ),Y/4補(bǔ),-Y補(bǔ)2.機(jī)器數(shù)字長8位(含1位符號(hào)位,若機(jī)器數(shù)為81(十六進(jìn)制,當(dāng)它分別表示原碼、補(bǔ)碼、反碼和移碼時(shí),等價(jià)的十進(jìn)制數(shù)分別是多少?3.用16K×16位的SRAM芯片構(gòu)成64K×32位的存儲(chǔ)器。要求畫出該存儲(chǔ)器的組成邏輯框圖。4.指令格式如下所示,其中OP

28、為操作碼,試分析指令格式特點(diǎn):15 10 7 4 3 0 5.CPU結(jié)構(gòu)如圖所示,其中一個(gè)累加寄存器AC,一個(gè)狀態(tài)條件寄存器和其它四個(gè)寄存器,各部分之間的連線表示數(shù)據(jù)通路,箭頭表示信息傳送方向。(1 標(biāo)明圖中四個(gè)寄存器的名稱。(2 簡(jiǎn)述指令從主存取到控制器的數(shù)據(jù)通路。(3 數(shù)據(jù)在運(yùn)算器和主存之間進(jìn)行存/取訪問的數(shù)據(jù)通路。 圖C3.16.總線的一次信息傳送過程大致分哪幾個(gè)階段?若采用同步定時(shí)協(xié)議,畫出讀數(shù)據(jù)的同步時(shí)序圖。7.舉出三種中斷向量產(chǎn)生的方法。8.CD-ROM光盤的外緣有5mm的范圍因記錄數(shù)據(jù)困難,一般不使用,故標(biāo)準(zhǔn)的播放時(shí)間為60分鐘。請(qǐng)計(jì)算模式2情況下光盤存儲(chǔ)容量是多少?期末試卷四一

29、、填空題,每空一分,本題共15分1.若x補(bǔ)=11101100(單符號(hào)位,則x /2補(bǔ)=_,x補(bǔ)的模為_。2.動(dòng)態(tài)存儲(chǔ)器的刷新是按_(填行或列進(jìn)行;若存儲(chǔ)單體的容量為64K,采用雙譯碼且地址線平均送到兩個(gè)譯碼器中,則刷新地址計(jì)數(shù)器的模為_2的八次方_。3.設(shè)指令中形式地址為D,基址寄存器為BX,則基址尋址方式時(shí),有效地址E=_ (BX+D_。4.若被傳送的數(shù)據(jù)為11011011,假設(shè)采用偶校驗(yàn)技術(shù),則校驗(yàn)位C =_0_。偶校驗(yàn):當(dāng)實(shí)際數(shù)據(jù)中“1”的個(gè)數(shù)為偶數(shù)的時(shí)候,這個(gè)校驗(yàn)位就是“0”,否則這個(gè)校驗(yàn)位就是“1”,這樣就可以保證傳送數(shù)據(jù)滿足偶校驗(yàn)的要求。在接收方收到數(shù)據(jù)時(shí),將按照偶校驗(yàn)的要求檢測(cè)數(shù)

30、據(jù)中“1”的個(gè)數(shù),如果是偶數(shù)個(gè)“1”,表示傳送正確,否則表示傳送錯(cuò)誤。5.“地址線單雙向傳輸”這句話描述了總線的_功能和電氣_特性。6.馮偌依曼計(jì)算機(jī)的基本原理包括_存儲(chǔ)程序_和_程序控制_。7.磁盤的平均存取時(shí)間由_尋道_時(shí)間和平均等待時(shí)間組成,對(duì)于7200轉(zhuǎn)的磁盤而言,其平均等到時(shí)間約為_4_ms(取整數(shù)。8、在微指令格式設(shè)計(jì)過程中,有8個(gè)互斥型的微命令被分配到一組,當(dāng)該組采用編碼方法表示時(shí),微指令格式的相關(guān)字段至少需要_4_位。9.設(shè)計(jì)一個(gè)64位全并行的ALU需要_5_片先行進(jìn)位部件74182。10.片選信號(hào)為101時(shí),選定一個(gè)128K 8位的存儲(chǔ)芯片,則該芯片的所在存儲(chǔ)單元空間的首地址

31、為0A000H ,末地址為 0BFFFFH 。二、名詞解釋,每題2分,共10分1、中斷是一種I/O方式,是指外部發(fā)生異常后暫時(shí)停止CPU執(zhí)行的程序,并在保護(hù)斷點(diǎn)后執(zhí)行處理異常程序,執(zhí)行完畢有返回原程序的過程。2、組相聯(lián)映射是一種主存與cache之間數(shù)據(jù)映射的方法,該方法中,主存與cache都分組,且cache組內(nèi)還分行,數(shù)據(jù)塊所在主存的組合cache的組之間按照直接映射的方式進(jìn)行,cache的組確定之后,主存的該數(shù)據(jù)塊可以被映射到該組的任一行。3、指令系統(tǒng)任何計(jì)算機(jī)所包含的全部指令的集合,指令系統(tǒng)與硬件結(jié)構(gòu)和性能緊密相關(guān)。4、規(guī)格化5、水平型微指令一次能定義并執(zhí)行多個(gè)微操作的微指令成為水平型微

32、指令,一般有操作控制字段,判別測(cè)試字段,直接地址字段組成,相對(duì)于垂直型微指令而言具有靈活,并行操作能力強(qiáng)等優(yōu)點(diǎn)。三、簡(jiǎn)答與論述題,本題共34分l. 簡(jiǎn)要說明采用層次結(jié)構(gòu)存儲(chǔ)系統(tǒng)的目的和原理;目前存儲(chǔ)系統(tǒng)分哪幾個(gè)層次?它們?cè)诖鎯?chǔ)系統(tǒng)中所起的作用分別是什么?(8分層次型結(jié)構(gòu)存儲(chǔ)系統(tǒng)的目的:滿足執(zhí)行程序?qū)Ω咚俣?大容量存儲(chǔ)空間的需要。原理:局部性原理目前分成cache-主存-輔存三個(gè)層次目前前者解決主存速度慢的問題。后者解決主存容量小的問題2.什么是總線?總線的仲裁方式解決什么問題?簡(jiǎn)述常見的控制方式及其特點(diǎn)。(8分鏈?zhǔn)讲樵?系統(tǒng)容易擴(kuò)展,速度慢,優(yōu)先級(jí)固定,單點(diǎn)故障明顯。計(jì)數(shù)器定時(shí)查詢:優(yōu)先級(jí)靈活

33、,沒有單點(diǎn)故障,但速度慢獨(dú)立請(qǐng)求方式:優(yōu)先級(jí)靈活,響應(yīng)速度快,沒有單點(diǎn)故障,但連線復(fù)雜3.什么是尋址方式?計(jì)算機(jī)系統(tǒng)為什么需要采用多種尋址方式?畫出間接尋址方式的尋址示意圖。(8分尋找操作數(shù)據(jù)或指令地址的方式為了解決指令中操作數(shù)字段位數(shù)不夠,從而限制尋址范圍和操作數(shù)大小設(shè)置多種尋址方式也為程序設(shè)計(jì)提供了一定的靈活性4.簡(jiǎn)述微程序控制器的設(shè)計(jì)思想。(10分在分析特定的CPU結(jié)構(gòu)和相關(guān)硬件環(huán)境的基礎(chǔ)上,仿照程序設(shè)計(jì)的方法,畫出在特定硬件環(huán)境下每條指令的指令周期流程圖,吧完成每條指令所需要的操作控制信號(hào)進(jìn)行優(yōu)化和時(shí)間同步編寫成微指令,然后存放到一個(gè)制度存貯器中,每條機(jī)器指令對(duì)應(yīng)一段微程序,當(dāng)機(jī)器執(zhí)行

34、程序時(shí)依次讀出每條指令所對(duì)應(yīng)的微指令,執(zhí)行每條微指令中對(duì)應(yīng)的微操作,從而完成指令的功能,重復(fù)這一過程,直到該程序所有的指令完成。微程序控制器的設(shè)計(jì)采用了存儲(chǔ)技術(shù)和程序設(shè)計(jì)技術(shù),使復(fù)雜的控制邏輯得到簡(jiǎn)化。四、判斷正誤并改正你認(rèn)為錯(cuò)誤的命題(只能修改畫線部分(1*5 = 5分1、Cache對(duì)系統(tǒng)程序員透明( 0 2、浮點(diǎn)數(shù)的精確度由階碼的位數(shù)決定 ( 1 3、控存中存放解釋指令執(zhí)行的微程序和數(shù)據(jù) ( 1 控存中存放解釋指令執(zhí)行的微程序4、指令操作碼字段的位數(shù)決定了指令系統(tǒng)中指令的數(shù)量 ( 0 5、多操作數(shù)指令可以是單字長指令 ( 0 五、計(jì)算題 ,本題共21分1、設(shè)X= 27×(29/3

35、2,Y = 25×(5/8,階碼為3位,尾數(shù)為5位(均不包含符號(hào)位,用變形補(bǔ)碼計(jì)算X+Y,要求按照計(jì)算機(jī)中浮點(diǎn)數(shù)的運(yùn)算方法寫出詳細(xì)運(yùn)算步驟。(8分2、設(shè)x=-0.01011,y=0.01011,用變形補(bǔ)碼計(jì)算2x- y (5分3、已知X= +0.1101 Y=+0.1011 用補(bǔ)碼一位乘法求X Y ,要求寫出詳細(xì)過程(8分六、已知CPU結(jié)構(gòu)如下圖所示,其中包括一個(gè)累加器AC、一個(gè)狀態(tài)寄存器和其他幾個(gè)寄存器。各部分之間的連線表示數(shù)據(jù)通路,箭頭表示信息傳遞方向。試完成以下工作:寫出圖中四個(gè)寄存器A、B、C、D的名稱和作用;簡(jiǎn)述完成指令A(yù)DD Y的數(shù)據(jù)通路(Y為存儲(chǔ)單元地址,本指令功能為(

36、AC+(Y(AC。(15分 期末試卷五一.選擇題(每小題1分,共20分1. 對(duì)計(jì)算機(jī)的產(chǎn)生有重要影響的是_B_。A.牛頓維納圖靈B.萊布尼茲布爾圖靈C.巴貝奇維納麥克斯韋D.萊布尼茲布爾克雷2. 定點(diǎn)16位字長的字,采用2的補(bǔ)碼形式表示時(shí),一個(gè)字所能表示的整數(shù)范圍是_A_。A.-215 215-1B.-215-1215-1C.-215+1215D.-2152153. 下列數(shù)中最小的數(shù)是_。A.(1010012B.(528C.(2B16D.(44104. 已知X<0且X原 = X0.X1X2Xn,則X補(bǔ)可通過_求得。A.各位求反,末位加1B.求補(bǔ)C.除X0外各位求反末位加1D.X反-15.

37、 運(yùn)算器雖有許多部件組成,但核心部件是_。A.數(shù)據(jù)總線B.算術(shù)邏輯運(yùn)算單元C.多路開關(guān)D.累加寄存器6. EPROM是指_。A.讀寫存儲(chǔ)器B.只讀存儲(chǔ)器C.可編程的只讀存儲(chǔ)起器D.光擦除可編程的只讀存儲(chǔ)器7. 某計(jì)算機(jī)字長32位,其存儲(chǔ)容量為4MB,若按半字編址,它的尋址范圍是_C_。A.0 4MBB.0 2MBC.0 2MD.0 1M8. 雙端口存儲(chǔ)器所以能高速進(jìn)行讀寫,是因?yàn)椴捎胈。A.高速芯片B.兩套相互獨(dú)立的讀寫電路C.流水技術(shù)D.新型器件9. 單地址指令中為了完成兩個(gè)數(shù)的算術(shù)運(yùn)算,除地址碼指明的一個(gè)操作數(shù)外,另一個(gè)數(shù)常需采用_C_。A.堆棧尋址方式B.立即尋址方式C.隱含尋址方式D.

38、間接尋址方式10. 指令周期是指_。A.CPU從主存取出一條指令的時(shí)間B.CPU執(zhí)行一條指令的時(shí)間C.CPU從主存取出一條指令加上執(zhí)行這條指令的時(shí)間D.時(shí)鐘周期時(shí)間11. 同步控制是_。A.只適用于CPU控制的方式B.只適用于外圍設(shè)備控制的方式C.由統(tǒng)一時(shí)序信號(hào)控制的方式D.所有指令控制時(shí)間都相同的方式12. 從信息流的傳送效率來看,_工作效率最低。A.三總線系統(tǒng)B.單總線系統(tǒng)C.雙總線系統(tǒng)D.多總線系統(tǒng)13. 一個(gè)256K×8的DRAM芯片,其地址線和數(shù)據(jù)線總和為A.16B.18C.26D.3014. 算術(shù)右移指令執(zhí)行的操作是_。A.符號(hào)位填0,并順次右移1位,最低位移至進(jìn)位標(biāo)志位

39、B.符號(hào)位不變,并順次右移1位,最低位移至進(jìn)位標(biāo)志位C.進(jìn)位標(biāo)志位移至符號(hào)位,順次右移1位,最低位移至進(jìn)位標(biāo)志位D.符號(hào)位填1,并順次右移1位,最低位移至進(jìn)位標(biāo)志位15. 微程序控制器中,機(jī)器指令與微指令的關(guān)系是_。A.每一條機(jī)器指令由一段微指令編成的微程序來解釋執(zhí)行B.每一條機(jī)器指令由一條微指令來執(zhí)行C.一段機(jī)器指令組成的程序可由一條微指令來執(zhí)行D.一條微指令由若干條機(jī)器指令組成16. 以下描述中基本概念不正確的是_B_。A.PCI總線是層次總線B.PCI總線采用異步時(shí)序協(xié)議和分布式仲裁策略C.Futurebus+總線能支持64位地址D.Futurebus+總線適合于高成本的較大規(guī)模計(jì)算機(jī)系

40、統(tǒng)17. 計(jì)算機(jī)的外圍設(shè)備是指_D_。A.輸入/輸出設(shè)備B.外存儲(chǔ)器C.遠(yuǎn)程通信設(shè)備D.除了CPU和內(nèi)存以外的其它設(shè)備18. CRT的顏色數(shù)為256色,則刷新存儲(chǔ)器每個(gè)單元的字長是_。A.256位B.16位C.8位D.7位19. 通道對(duì)CPU的請(qǐng)求形式是_B_。A.自陷B.中斷C.通道命令D.跳轉(zhuǎn)指令20. 中斷向量地址是_。A.子程序入口地址B.中斷服務(wù)例行程序入口地址C.中斷服務(wù)例行程序入口地址的指示器D.中斷返回地址二.填空題(每空1分,共20分1. 按IEEE754標(biāo)準(zhǔn),一個(gè)浮點(diǎn)數(shù)由 A._符號(hào)位_、B._階碼_、C._尾數(shù)_三個(gè)域組成。2. 閃速存儲(chǔ)器能提供高性能、低功耗、高可靠性以

41、及A._能力,因此作為B._用于便攜式電腦中。3. 尋址方式按操作數(shù)的物理位置不同,多使用A._RR_型和 B._RS_型,前者比后者執(zhí)行速度快。4. 堆棧是一種特殊的 A._數(shù)據(jù)_尋址方式,它采用 B._先進(jìn)后出_原理。按構(gòu)造不同,分為寄存器堆棧和C._存儲(chǔ)器_堆棧。5. 當(dāng)今的CPU芯片除了包括定點(diǎn)運(yùn)算器和控制器外,還包括 A._cache_、B._浮點(diǎn)_運(yùn)算器和C._存儲(chǔ)_管理等部件。6. 奔騰CPU中L2級(jí)cache的內(nèi)容是A._主存_的子集,而B._控制權(quán)_內(nèi)容又是L2級(jí)cache的子集。7. 為了解決多個(gè)A._主設(shè)備_同時(shí)競(jìng)爭(zhēng)總線 B._控制權(quán)_,必須具有 C._總線仲裁_部件。8

42、. 并行I/O接口A._SCSI_和串行I/O接口B._IEEE1394_是兩個(gè)目前最具權(quán)威性和發(fā)展前景的標(biāo)準(zhǔn)接口。三.簡(jiǎn)答題(每題5分,共20分1. 什么是閃速存儲(chǔ)器?它有哪些特點(diǎn)?答:閃速存儲(chǔ)器是高密度,非易失性的讀寫半導(dǎo)體存儲(chǔ)器。從原理上看,它屬于ROM,但是他可以隨機(jī)讀寫信息;從功能上看,他相當(dāng)于RAM。因而他是一種全新的存儲(chǔ)器技術(shù)特點(diǎn):1.非易失性;2.高密度;3.可直接執(zhí)行;4.固態(tài)性能2.說明總線結(jié)構(gòu)對(duì)計(jì)算機(jī)系統(tǒng)性能的影響。答:1.存儲(chǔ)容量單總線系統(tǒng),最大內(nèi)存容量收計(jì)算機(jī)字長影響;雙總線系統(tǒng),最大內(nèi)存容量不熟外圍設(shè)備影響2.指令系統(tǒng)單總線系統(tǒng)訪問主存和外部設(shè)備用的是同一套指令系統(tǒng)

43、;雙總線系統(tǒng)必須有專門的I/O指令系統(tǒng)3.吞吐量總線數(shù)量越多,吞吐量越大3. 什么是CISC?CISC指令系統(tǒng)的特點(diǎn)是什么?答;復(fù)雜指令系統(tǒng)計(jì)算機(jī)特點(diǎn);指令系統(tǒng)龐大復(fù)雜,指令數(shù)目多大兩三百條尋址方式多,指令格式多指令字長不固定各種指令執(zhí)行頻率相差是很大各種指令執(zhí)行時(shí)間相差很大大多采用微程序控制器4. 指令和數(shù)據(jù)均存放在內(nèi)存中,CPU如何從時(shí)間和空間上區(qū)分它們是指令還是數(shù)據(jù)?答;從內(nèi)存流向指令寄存器的是指令,從內(nèi)存流向運(yùn)算器的是數(shù)據(jù)四.應(yīng)用題(每題5分,共40分1. 設(shè)X補(bǔ) = X0.X1X2Xn,求證: X/2補(bǔ) = X0.X0X1X2Xn。2. 某加法器進(jìn)位鏈小組信號(hào)為C4C3C2C1,低位

44、來的進(jìn)位信號(hào)為C0,請(qǐng)按串行進(jìn)位方式寫出C4C3C2C1的邏輯表達(dá)式。3. 存儲(chǔ)器容量為32字,字長64位,模塊數(shù)m = 8,用交叉方式進(jìn)行組織。存儲(chǔ)周期T =200ns, 數(shù)據(jù)總線寬度為64位,總線傳輸周期 = 50ns。問該存儲(chǔ)器的帶寬是多少?4. 指令格式結(jié)構(gòu)如下所示,試分析指令格式特點(diǎn)。 5. 用時(shí)空?qǐng)D法證明流水CPU比非流水CPU具有更高的吞吐率。6. 某總線在一個(gè)總線周期中并行傳送4個(gè)字節(jié)的數(shù)據(jù),假設(shè)一個(gè)總線周期等于一個(gè)時(shí)鐘周期,總線時(shí)鐘頻率為33MHz,求總線帶寬是多少?7. 一個(gè)基本的DMA控制器應(yīng)包括哪些邏輯構(gòu)件?8. 某刷新存儲(chǔ)器所需的帶寬為160MB/S。實(shí)際工作時(shí),顯示

45、適配器的幾個(gè)功能部分要爭(zhēng)用刷存的帶寬。假定總帶寬的50%用于刷新屏幕,保留50%帶寬用于其他非刷新功能。問刷存總帶寬應(yīng)為多少?為達(dá)到這樣的刷存帶寬,應(yīng)采取何種技術(shù)措施?期末試卷六一.選擇題(每小題1分,共20分1. 我國在_1959_年研制成功了第一臺(tái)電子數(shù)字計(jì)算機(jī),第一臺(tái)晶體管數(shù)字計(jì)算機(jī)于_1965_年完成。A. 1946,1958B. 1950,1968C. 1958,1961D. 1959,19652. 目前大多數(shù)集成電路生產(chǎn)中,所采用的基本材料為_A_。A. 單晶硅B. 非晶硅C. 銻化鉬D. 硫化鎘3. 下列數(shù)中最大的數(shù)是_。A. (1001100012B. (2278C. (981

46、6D. (152104. _D_表示法主要用于表示浮點(diǎn)數(shù)中的階碼。A. 原碼B. 補(bǔ)碼C. 反碼D. 移碼5. 用32位字長(其中1位符號(hào)位表示定點(diǎn)小數(shù)時(shí),所能表示的數(shù)值范圍是_。A. 0N|1-2-32B. 0N|1-2-31C. 0N|1-2-30D. 0N|1-2-296. 定點(diǎn)運(yùn)算器用來進(jìn)行_。A. 十進(jìn)制數(shù)加法運(yùn)算B. 定點(diǎn)數(shù)運(yùn)算C. 浮點(diǎn)數(shù)運(yùn)算D. 即進(jìn)行定點(diǎn)數(shù)運(yùn)算也進(jìn)行浮點(diǎn)數(shù)運(yùn)算7. 某SRAM芯片,其存儲(chǔ)容量為64K×16位,該芯片的地址線和數(shù)據(jù)線數(shù)目為_。A. 64,16B. 16,64C. 64,8D. 16,168. 閃速存儲(chǔ)器稱為_。A. 光盤B. 固態(tài)盤C.

47、 硬盤D. 軟盤9. 二地址指令中,操作數(shù)的物理位置不可能安排在_A_。A. 棧頂和次棧頂B. 兩個(gè)主存單元C. 一個(gè)主存和一個(gè)寄存器D. 兩個(gè)寄存器解析:RS SS 從操作數(shù)的物理位置來說,可把二地址指令可歸結(jié)為三種類型:寄存器-寄存器(RR型指令:需要多個(gè)通用寄存器或個(gè)別專用寄存器,從寄存器中取操作數(shù),把操作結(jié)果放到另一寄存器中。機(jī)器執(zhí)行這種指令的速度很快,不需要訪問內(nèi)存。寄存器-存儲(chǔ)器(RS型指令:執(zhí)行此類指令,既要訪問內(nèi)存單元,又要訪問寄存器。存儲(chǔ)器-存儲(chǔ)器(SS型指令:參與操作的數(shù)都放在內(nèi)存里,從內(nèi)存某單元中取操作數(shù),操作結(jié)果存放至內(nèi)存另一單元中。因此機(jī)器執(zhí)行這種指令需要多次訪問內(nèi)存

48、。RR 型執(zhí)行速度最快。10. 堆棧尋址方式中,設(shè)A為累加寄存器,SP為堆棧指示器,Msp為SP指示器的棧頂單元,如果操作的動(dòng)作是:(AMsp,(SP-1SP,那么出棧操作的動(dòng)作為:A. (MspA,(SP+1SPB. (SP+1SP,(MspAC. (SP-1SP,(MspAD. (MspA,(SP-1SP11. 中央處理器(CPU是包含_。A. 運(yùn)算器B. 控制器C. 運(yùn)算器. 控制器和cacheD. 運(yùn)算器、控制器和主存儲(chǔ)器12. 指令寄存器的作用是_B_。A. 保存當(dāng)前指令的地址B. 保存當(dāng)前正在執(zhí)行的指令C. 保存下一條指令D. 保存上一條指令13. 下面描述的RISC機(jī)器基本概念中

49、正確的表達(dá)是_B_。A. RISC機(jī)器不一定是流水CPUB. RISC機(jī)器一定是流水CPUC. RISC機(jī)器有復(fù)雜的指令系統(tǒng)D. CPU配備很少的通用寄存器14. 在_的微型計(jì)算機(jī)中,外設(shè)可以和主存儲(chǔ)器單元統(tǒng)一編址,因此可以不使用I/O指令。A. 單總線B. 雙總線C. 三總線D. 多總線15. 描述當(dāng)代流行總線結(jié)構(gòu)中基本概念不正確的句子是_。A. 當(dāng)代流行總線結(jié)構(gòu)是標(biāo)準(zhǔn)總線B. 當(dāng)代總線結(jié)構(gòu)中,CPU和它私有的cache一起作為一個(gè)模塊與總線相連C. 系統(tǒng)中只允許有一個(gè)這樣的模塊D. PCI總線體系中有三種橋,它們都是PCI 設(shè)備16. 磁盤驅(qū)動(dòng)器向盤片磁層記錄時(shí)采用_B_方式寫入。A. 并

50、行B. 串行C. 并串行D. 串并行17. 一臺(tái)計(jì)算機(jī)對(duì)n個(gè)數(shù)據(jù)源進(jìn)行分時(shí)采集,送入主存,然后分時(shí)處理。采集數(shù)據(jù)時(shí)最好方案是使用_D_。A. 堆棧緩沖區(qū)B. 一個(gè)指針的緩沖區(qū)C. 兩個(gè)指針的單緩沖區(qū)D. n個(gè)指針的n個(gè)緩沖區(qū)18. 為了便于實(shí)現(xiàn)多級(jí)中斷,保存現(xiàn)場(chǎng)信息最有效的方法是采用_。A. 通用寄存器B. 堆棧C. 存儲(chǔ)器D. 外存19. 下述I/O控制方式中,_主要由程序?qū)崿F(xiàn)。A. PPU(外圍處理機(jī)B. 中斷方式C. DMA 方式D. 通道方式20. 在下述指令中,_指令包含的周期數(shù)最多。A. RR型B. RS型C. SS型D. 零地址指令二.填空題(每空1分,共20分1. 計(jì)算機(jī)軟件一

51、般分為兩大類:一類叫A._,另一類叫B._。操作系統(tǒng)屬于C._類。2. 一位十進(jìn)制數(shù),用BCD碼表示需要A._4_位二進(jìn)制碼,用ASC碼表示需要B._7_位二進(jìn)制碼。3. 虛擬存儲(chǔ)器指的是A._主存-外存_層次,它給用戶提供了一個(gè)比實(shí)際B._主存_空間大的多C._虛擬地址_空間。4. 不同機(jī)器有不同的A._指令系統(tǒng)_,RISC指令系統(tǒng)是B._精簡(jiǎn)_指令系統(tǒng)的改進(jìn)。_相關(guān),為此需要采用相應(yīng)的技術(shù)對(duì)策,才能保證流水暢通而不斷流。6. 總線同步定時(shí)協(xié)議中,事件出現(xiàn)在總線的時(shí)刻由A._總線時(shí)鐘_信號(hào)確定,總線周期的長度是B._固定_的。C._數(shù)據(jù)塊_。三.簡(jiǎn)答題(每小題5分,共20分1. 主存儲(chǔ)器的性能指標(biāo)有哪些?含義是什么?答:存儲(chǔ)容量:存儲(chǔ)器可以容納的存儲(chǔ)單元總數(shù)存取時(shí)間:啟動(dòng)一次存儲(chǔ)器操作到完成該操作所經(jīng)歷的時(shí)間存儲(chǔ)周期:連續(xù)完成兩次存儲(chǔ)器操作所間隔的最小時(shí)間存儲(chǔ)器帶寬:存儲(chǔ)器在單位時(shí)間內(nèi)數(shù)據(jù)傳輸速率2.集中式仲裁有哪幾種方式?答:3.在計(jì)算機(jī)中,CPU管理外圍設(shè)備有幾種方式?答;。通道方式,外圍處理機(jī)方式4.簡(jiǎn)要說明通用I/O標(biāo)準(zhǔn)接口SCSI的性能特點(diǎn)。答

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論