數(shù)字電子技術(shù)基礎(chǔ)畢業(yè)前補(bǔ)考試卷_第1頁
數(shù)字電子技術(shù)基礎(chǔ)畢業(yè)前補(bǔ)考試卷_第2頁
數(shù)字電子技術(shù)基礎(chǔ)畢業(yè)前補(bǔ)考試卷_第3頁
數(shù)字電子技術(shù)基礎(chǔ)畢業(yè)前補(bǔ)考試卷_第4頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、數(shù)字電子技術(shù)基礎(chǔ)畢業(yè)前補(bǔ)考試卷 姓名: 學(xué)號(hào): 一、填空題(共計(jì)18分)7A. 75 D = B= H =( )BCD為使F= A,則B應(yīng)為何值(高電平或低電平)? A= A= A= 試寫出下列圖中各門電路的輸出分別是什么狀態(tài)(高電平、低電平)?(其中(A)(B)為TTL門電路,而(C)為CMOS門電路) (A) (B) (C)Y1= Y2= Y3= 二、試用卡諾圖化簡法將下列函數(shù)化為最簡“與或”表達(dá)式。(共計(jì)8分) Y(A,B,C,D)=(m3,m5,m6,m7,m10),給定約束條件為m0+m1+m2+m4+m8=0三、分析下圖電路的邏輯功能,要求:寫出輸出Y的邏輯函數(shù)式,列出真值表,并說

2、明電路邏輯功能的特點(diǎn)。(共計(jì)10分)四、已知邏輯函數(shù)的真值表(如表題一),試寫出其對(duì)應(yīng)的最簡 與或式。 題一真值表 (共計(jì)8分) A B C D Y0 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 1 0 0 01001100011111五、試用雙四選一數(shù)據(jù)選擇器74LS153 實(shí)現(xiàn)“三人表決多數(shù)通過電路”邏輯。(14分) 六、試畫出用與非門和反相器來實(shí)現(xiàn)函數(shù)Y=AB+BC+AC的邏輯圖。(共計(jì)6分)七、從結(jié)構(gòu)RS觸發(fā)器各輸入端的電壓波形如下圖所示,試分別畫出RS觸發(fā)器輸出端Q及Q的波形。(共計(jì)8分)九、分析下列所示時(shí)序電路圖,寫出電路的驅(qū)動(dòng)方程、狀態(tài)方程和輸出方程,畫出電路的狀態(tài)轉(zhuǎn)換圖,描述電路的邏輯功能并說明該電路能否自啟動(dòng)。(共計(jì)18分)十、如下圖(A)所示的施密特觸發(fā)器電路中,已知R1=5K,R2=15K。其中G1和G2為CMOS反相器,已知VDD=15V。(共計(jì)10分)試計(jì)算電路的正向閾值電壓VT+、負(fù)向閾值電壓VT-和

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論