數(shù)字電子技術(shù)復(fù)習(xí)題_第1頁
數(shù)字電子技術(shù)復(fù)習(xí)題_第2頁
數(shù)字電子技術(shù)復(fù)習(xí)題_第3頁
數(shù)字電子技術(shù)復(fù)習(xí)題_第4頁
數(shù)字電子技術(shù)復(fù)習(xí)題_第5頁
已閱讀5頁,還剩9頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、數(shù)字電子技術(shù)綜合復(fù)習(xí)資料一、單項選擇題1 .在以下各圖中,同或邏輯Z對應(yīng)的邏輯圖是A.&Z>B.>1ZZZC11ZR=1-Z2 .邏輯表達(dá)式A(B+C)=AB+AC的對偶式是.A.ABC(AB)(AC)B.A+BC=(A+B)(A+C)C.AB+AC=A(B+C)D.ABC(AB)(AC)3 .如果要采用奇校驗方式傳送一個七位二進(jìn)制代碼0011010,那么其校驗位為.A.0B.1C.00110101D.其它4 .三態(tài)門有一使能限制端,當(dāng)使能端為無效電平時,正確的選項是.A.輸出端為高阻態(tài)B.輸出端為高電平C.輸出端為低電平D.輸出與輸入間有正常的邏輯關(guān)系5 .用四選一數(shù)據(jù)選

2、擇器實現(xiàn)函數(shù)Y=A1A0AjA0,應(yīng)使.A.Do=D2=0,D1=D3=1B.Do=D2=1,D1=D3=0C.D°=D1=0,D2=D3=1D.D°=D1=1,D2=D3=06 .有一個與非門構(gòu)成的根本RS觸發(fā)器,欲使其輸出狀態(tài)保持原態(tài)不變,其輸入信號應(yīng)為.A.S=R=OB.S=0R=1C.S=1R=0D.S=R=17 .假設(shè)用JK觸發(fā)器來實現(xiàn)狀態(tài)方程為Qn1AQnAB那么J、K端的驅(qū)動方程為.A.J=AB,K=ABB.J=AB,K=ABC.J=AB,K=ABD.J=AB,K=AB8 .一個8421BCD碼十進(jìn)制計數(shù)器,設(shè)其初態(tài)Q3Q2Q1Q0=0011,輸入的時鐘脈沖頻

3、率f=1kHz試問在100ms時間后,計數(shù)器的狀態(tài)為.A.0010;B.0011;C.0111D.01109 .欲將容量為1KX4的RAM擴(kuò)展為4KX4,那么需要限制各片選端的輔助譯碼器的輸出端數(shù)為.A.1B.2C.4D.810 .一個8位A/D轉(zhuǎn)換器,假設(shè)所轉(zhuǎn)換的最大模擬電壓為5V,當(dāng)輸入2V電壓時,其輸出的數(shù)字量為A.00111001B,01100110C.10011001D,0101001011 .一個7位二進(jìn)制加法計數(shù)器,如果輸入脈沖頻率f=256kHz,試求此計數(shù)器最高位觸發(fā)器輸出脈沖頻率為A.32kHz;B.2kHz;C.128kHzD.256kHz12 .用n個觸發(fā)器構(gòu)成計數(shù)器,

4、可得到的最大計數(shù)長度(模值)為.A.nB.2nC.n2D.2n13 .由555定時器構(gòu)成的施密特觸發(fā)器如下圖,該電路的回差電壓為IV.55V84一63B.C.5/314.設(shè)F=AB+CD,那么它的反函數(shù)是A.F=a+bCDb.F=ABc+dC.F=AB?CD.以上都不正確15.能使邏輯函數(shù)F=A后B®C®D均為1的輸入變量組合是A.1101,0001,0100,1000B.1100,1110,1010,1011C.1110,0110,0111,1111D.1111,1001,1010,0000二、單項選擇題,請將正確答案的題號填入相應(yīng)的橫線上.1.F=A(AB)的值是A.B

5、.AC.D.AOB2.A.ABCb.ABCc.A?B?CD.ABC3.設(shè)s1s0為四選一數(shù)據(jù)選擇器的地址輸入端,X0X3為數(shù)據(jù)輸入端,丫為數(shù)據(jù)輸出端,那么Y=A.1S0X0+S1s0X1+S1S0X2+S1S0X3B.1S0X3+S1s0X2+S1S0X1+S1S0X0C.1s0X0+S1S0X1+S1S0X2+S1S0X3D.1soX+S1s0x+s1S0x+s1s0x04.如果要采用奇校驗方式傳送一個七位二進(jìn)制代碼0011010,那么其校驗位為B.1C.00110101D.其它在圖示的TTL門電路中,要求實現(xiàn)以下規(guī)定的邏輯功能時,其連接沒有錯誤的選項是ABCDL2ABL3ABC+vccL2

6、6.F1=ABCABCABCAB,F2=ABB(AC),它們之間的關(guān)系是a.F1=F2B.F廣F2C.F1=F2D.F1F2時,F=1oD.111+12V1Rc1kq+6VRbVoUi-K50kQ7、邏輯函數(shù)F=A+BC(A+B),當(dāng)ABC的取值為A.000B,011C.1018.如下圖電路中硅三極管的輸出電壓為VoA.12B.6C.6.7D,0.39.如下圖電路均為TTL電路,假設(shè)電路參數(shù)合理,那么可以正常工作的是10.現(xiàn)在要用一個四位二進(jìn)制加法器實現(xiàn)余三碼到8421BCD碼的轉(zhuǎn)換,將A3A2A1Ao端與余三碼相連接,CI接“0,那么在B3VCC可Rb/D.B2BiB0端加上二進(jìn)制數(shù)便可.A

7、.1100B,1101C,0011D,101111.下面邏輯式中,正確的選項是.A.A(A+B)=BB.A(A+B)=AC.A(A+B)=ABD.A(A+B)=A+B12 .對于TTL與非門閑置輸入端的處理,不可以.A.接電源B.通過電阻3kQ接電源C.接地D.與有用輸入端并聯(lián)13 .邏輯狀態(tài)表如下所示,能實現(xiàn)該功能的邏輯部件是.A.十進(jìn)制譯碼器B.二進(jìn)制譯碼器C.二進(jìn)制編碼器D.十進(jìn)制編碼器輸入輸出BAY0丫1丫2丫300100001010010001011000114.一位8421BCD碼譯碼器的數(shù)據(jù)輸入線與譯碼器輸出線組合是A.4:16B.1:10C.4:10D.2:415.以下表達(dá)式對

8、應(yīng)的電路不存在競爭冒險的是a.LABBCbL(BC)(BA)cLABBCACdLACAbAC三、填空題1o1、(62)10=()22、十進(jìn)制數(shù)-13的反碼為.3、函數(shù)F=AB+AC+BC+CD+D的最簡與或式為.4、三態(tài)門(TS門)的輸出狀態(tài)除了高電平或低電平兩種狀態(tài)外,還有第三狀態(tài)是5、對25個信號進(jìn)行編碼,那么轉(zhuǎn)換成的二進(jìn)制代碼至少應(yīng)有一位.6、圖示電路中,三極管工作在飽和狀態(tài),其CE間的輸出電壓約等于Vo7、時序電路中所有觸發(fā)器的狀態(tài)變化是在同一時鐘脈沖限制下同時發(fā)生,這種時序電路稱為.8、在組合邏輯電路中,假設(shè)出現(xiàn)F=A-A,那么有可能產(chǎn)生型冒險.9、由555定時器構(gòu)成的單穩(wěn)態(tài)電路中,

9、給定外圍的定時元器件R=1KQ,C=0.1uF,那么暫穩(wěn)態(tài)的持續(xù)時間是毫秒.10、8位A/D轉(zhuǎn)換器,假設(shè)所轉(zhuǎn)換的最大模擬電壓為5V,當(dāng)輸入2V電壓時,其輸出的數(shù)字量為.11、25=()2.12、(43)10=()8421°13、最小項ABCD的相鄰項有個.145、編碼器有10個輸入,那么輸出應(yīng)有位.、16、欲將1kHZ的脈沖信號分頻為100HZ,應(yīng)選用進(jìn)制計數(shù)器.ZZ獐、假設(shè)需要每輸入240個脈沖分頻器能輸出一個脈沖,那么由二進(jìn)制加計數(shù)器構(gòu)成的分頻器至少需要個觸發(fā)器.鬼、一個16KB的RAM,具有根地址線.19、由555定時器構(gòu)成的施密特觸發(fā)器如下圖,該電路的回差電壓為VoF+(AB

10、),欲使F=1,那么A、B取值為Y5V84630uoui22544V20、2210=21、(9)補碼=()o22、n個變量可以構(gòu)成個最小項23、假設(shè)偶數(shù)個1相異或,其結(jié)果為.n124、D觸發(fā)器的次態(tài)萬程是Q=四、填空題21、十進(jìn)制數(shù)(14)10的8421BCD編碼為.2、邏輯代數(shù)1+1+1=.3、L=AC+BC,其與非一與非表達(dá)式為.4、三態(tài)門的三個狀態(tài)分別是1、0、.5、某二進(jìn)制代碼是11011,假設(shè)參加一位偶校驗碼,那么該校驗位是.6、對于JK觸發(fā)器,假設(shè)K=J,那么可完成觸發(fā)器的功能.7、給定周期為1ms的脈沖信號,將其分頻為50Hz的信號,那么應(yīng)選用進(jìn)制計數(shù)器.8、不考慮溢出,欲將一個

11、存放在移位存放器中的二進(jìn)制數(shù)除以8,需要個移位脈沖.9、一個16KB的RAM,具有根地址線.10、555定時器可以構(gòu)成多種脈沖電路,其中可以用于定時的電路是.11、(43)10=()2-12、將邏輯函數(shù)F=Em(0,2,3,4,6,7,10,11,14,15),化簡為最簡與或式結(jié)果為.13、三態(tài)門的輸出狀態(tài)除了高電平或低電平兩種狀態(tài)外,還有第三狀態(tài)是.14、假設(shè)用二進(jìn)制代碼對48個字符進(jìn)行編碼,那么至少需要位二進(jìn)制.n115、JK觸發(fā)器的次態(tài)萬程是Q=o16、假設(shè)奇數(shù)個1相同或,其結(jié)果為.17、欲將32768HZ的脈沖信號分頻為1024HZ,應(yīng)選用進(jìn)制計數(shù)器.18、一個16KB的RAM,具有根

12、數(shù)據(jù)線.19、采用74138級聯(lián)來構(gòu)成一個4-16線譯碼器,那么需要片74138.20、在組合邏輯電路中,假設(shè)出現(xiàn)F=A+A,那么有可能產(chǎn)生型冒險.n121、D觸發(fā)器的次態(tài)萬程是Q=.22、不考慮溢出的情況,欲將一個存放在移位存放器中的二進(jìn)制數(shù)乘以16,需要個移位脈沖.23、有一個電路需要每輸入240個脈沖分頻器能輸出一個脈沖,那么由二進(jìn)制加法計數(shù)器構(gòu)成的分頻器至少需要個觸發(fā)器.24、假設(shè)要求DAC電路的分辨率到達(dá)千分之一,那么至少應(yīng)選用位二進(jìn)制代碼輸入的轉(zhuǎn)換器.25、一片存儲容量為32Kx8的只讀存儲器ROM,應(yīng)該具有根地址線.五、分析計算題1、一個邏輯函數(shù)F=Wm(2,6,7).(1)寫出

13、其反函數(shù)Fi的最小項標(biāo)準(zhǔn)表達(dá)式;(2)用代數(shù)法將Fi化簡為最簡或與表達(dá)式2、八路數(shù)據(jù)選擇器構(gòu)成的電路如下圖,A2、A1、A為地址碼,DoD7為數(shù)據(jù)輸入,寫出該電路所實現(xiàn)的函數(shù)F的最簡邏輯表達(dá)式.3、用卡諾圖法化簡邏輯函數(shù)r并將最簡式變換為與非一與非的形式.4、分析圖示邏輯電路.寫出邏輯函數(shù)Y;列出真值表;說明該電路的邏輯功能DoDiD2D3SiSo5、分析電路的模為何值,并畫出有效循環(huán)狀態(tài)圖.100016、分析圖示電路的邏輯功能.7、如下圖由數(shù)據(jù)選擇器構(gòu)成的電路寫出電路輸出Z的表達(dá)式;2求出Z的最簡與或表達(dá)式.A一AiYBACAoDoDiDzDjD4DzDtD?0lt;-J一一一MiiDD8、

14、化簡邏輯函數(shù)Fa、bc、Dm2,3,67,8,9,12,13為最簡與或式,將最簡式變換為與非形式9、試分析如下圖邏輯電路,分別寫出L1和L2的最簡與或式.六、邏輯電路設(shè)計題1、試用譯碼器74138和適當(dāng)?shù)拈T電路實現(xiàn)邏輯函數(shù):L=AB+BC+CAY0Y1Y2Y3Y4Y5Y6Y72、用譯碼器74LS138實現(xiàn)FABC74138譯碼器A2A1A0S1S2S3Y0Y1Y2Y3Y4Y5丫6Y774LS138譯碼A2A1A0S1S2s33、集成4位同步二進(jìn)制加法計數(shù)器74LS161的功能表如下所示.試用74LS161設(shè)計一個模值為13的計數(shù)器.要求:1采用反應(yīng)清零法;2外加門電路要少;3寫出簡要設(shè)計步驟;

15、4在給定的邏輯圖的根底上完成連線和設(shè)計.Q0Q1Q2PT74LS161CpD0D1D2CRLdD3四位二進(jìn)制計數(shù)器注:CPCrLDPTD0D1D2D3X0xXXXXXXt10XXD0D1D2D3X1101XXXXX11X0XXXX1111XXXXCq=Q3Q2Q1Q0TQ0Q1Q2Q30000D0D1D2D3保持保持C0=0計數(shù)4、有一火災(zāi)報警系統(tǒng),設(shè)有煙感A、溫感B和紫外光感C三種不同類型的火災(zāi)探測器.為了預(yù)防誤報警,只有當(dāng)其中兩種或以上的探測器探測出火災(zāi)信號時,報警系統(tǒng)方發(fā)出報警信號.試用或非門實現(xiàn)產(chǎn)生報警信號的邏輯電路.七、分析計算題1、如下圖為PLD實現(xiàn)的邏輯函數(shù),請寫出輸出端的邏輯表

16、達(dá)式.PLD電路圖2、一個由3:8線譯碼器構(gòu)成的邏輯電路如下圖,寫出邏輯函數(shù)F1,F2的最簡邏輯表達(dá)式.3、4位同步二進(jìn)制計數(shù)器74LS161的構(gòu)成如下所示計數(shù)電路:試分析計數(shù)器的模值,并畫出其有效的狀態(tài)循環(huán)圖.4、化簡邏輯函數(shù)F(ab、C、D)(4,5,13,14,15)(8,9,10,11,12),將最簡式變換為與非的形式5、74LS90構(gòu)成如下所示計數(shù)電路,試分析計數(shù)器的模值,并畫出其有效的狀態(tài)循環(huán)圖Z2LQ0CP1Q1Q2Q3CP.S9474LS90(1)6、卡諾圖化簡F(A,B,C,D)=Em(3,5,7,8,9,10,11)+Ed(0,1,2,13,14,15)7、試分析如下圖計數(shù)

17、電路的模值,并寫出其有效的狀態(tài)循環(huán)碼.八、邏輯電路設(shè)計題.1、2、3、4、5、6、74161TCPDoD2PQ0Q3C1DiCRLDD3用8選1MUX設(shè)計一個邏輯電路,實現(xiàn)邏輯函數(shù)F=E1,2,4,7.請用4位同步二進(jìn)制計數(shù)器74LS161采用置零法設(shè)計一個模值為并畫出其有效的狀態(tài)循環(huán)圖.Q0QiQ2PQ3C9的計數(shù)器,T>CPD741610D1D2CRD3T5請分別用八選一數(shù)據(jù)選擇器實現(xiàn)邏輯函數(shù)FABCMUXDo1di請用4位同步二進(jìn)制計數(shù)器加;曬1采用置零法設(shè)計一個模值為D37的計數(shù)器,并畫出其有效的狀態(tài)循環(huán)圖.試用所示FiF2D4D5D6D7QoQiQ2Q3C74LS161CREN

18、S2SiSoDoLDDiD2D33線-8線譯碼器74LS138,ABCA(B(AC)(A請設(shè)計一個多數(shù)表決電路.要求實現(xiàn):C)C)A、YoY1Y2Y3Y4Y5Y6Y774LS138譯碼A2A1A0SiS2s3B、C三人中只要有兩個或兩個以上的人同意采用“1表示,那么決議就能通過采用“1表示.但C還有決定權(quán),即只要C同意,即使其他人不同意也能通過.參考答案:一、單項選擇題DBAAADBBBBBDCBA、單項選擇題1、A2、A3、A46、A7、B8、C10、B11、B12、C13、B14、C15、C三、填空題11、1111102、10010、14、高阻5、56、0.3V7、同步時序邏輯電路8、19

19、1.110、66H11、1100112、010000111314、1015、416、1017、818、1419、220、1011021、1011122、2n23、024四、填空題21、000101002、13、ACBC4、高阻6、D7、208、39、1410、單穩(wěn)態(tài)觸發(fā)器11、10101112、CAD13、高阻14、615、jQn+KQn16、117、3218、819、220、021、D22、423、824、1025、15五、分析計算題1、(1)F=2m(0,1,3,4,5)(2)答案略2、F=2m(0,4,5)3、ABD4、4選1MUX5、M=76、FAABBABAB(AB)ABAB本電路實現(xiàn)同或邏輯功能.7、解(1)z=ABCDo+ABC+%+ABC+ABC+D3上在卷.,+!)“££"+&quo

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論