硬件設(shè)計(jì)術(shù)語簡稱_第1頁
硬件設(shè)計(jì)術(shù)語簡稱_第2頁
已閱讀5頁,還剩5頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、硬件設(shè)計(jì)中一些術(shù)語的簡稱1.什么是BOM5. 什么是MOSNMOSPMOSCMOS6. 什么是OCOD7. 什么是線或邏輯與線與邏輯8什么是推挽結(jié)構(gòu)9. 什么是MCURISC、CISC、DSP10. 什么是FPGA和ASIC11. FPGA與CPLD的異同點(diǎn)1. 什么是BOMBOM(BillOfMaterial),是制造業(yè)管理的重點(diǎn)之一,簡單的定義就是“記載產(chǎn)品組成所需使用材料的表”。以一個(gè)新產(chǎn)品的誕生來看:首先是創(chuàng)意與可行*研究的初期過程,接下來的過程就是初步的工程技術(shù)分析與原型產(chǎn)品的設(shè)計(jì),等到原型產(chǎn)品比較穩(wěn)定后,經(jīng)過自制或外購分析(MakeorBuyAnalysisandDecision)

2、后就會產(chǎn)生第一版的工程料表(EBOM,EngineeringBOM)。到正式量產(chǎn)之前,第一版的生產(chǎn)料表(PBOM,ProductionBOM)必須要先完成,以便企業(yè)內(nèi)的相關(guān)部門有所遵循。在此之后,就進(jìn)入了正常的例行維護(hù)階段。2. 什么是LDO(低壓降)穩(wěn)壓器?LDO是一種線*穩(wěn)壓器。線*穩(wěn)壓器使用在其線*區(qū)域內(nèi)運(yùn)行的晶體管或FET,從應(yīng)用的輸入電壓中減去超額的電壓,產(chǎn)生經(jīng)過調(diào)節(jié)的輸出電壓。所謂壓降電壓,是指穩(wěn)壓器將輸出電壓維持在其額定值上下100mV之內(nèi)所需的輸入電壓與輸出電壓差額的最小值。正輸出電壓的LDO(低壓降)穩(wěn)壓器通常使用功率晶體管(也稱為傳遞設(shè)備)作為PNP。這種晶體管允許飽和,所

3、以穩(wěn)壓器可以有一個(gè)非常低的壓降電壓,通常為200mV左右;與之相比,使用NPN復(fù)合電源晶體管的傳統(tǒng)線*穩(wěn)壓器的壓降為2V左右。負(fù)輸出LDO使用NPN作為它的傳遞設(shè)備,其運(yùn)行模式與正輸出LDO的PNP設(shè)備類似。更新的發(fā)展使用CMOS功率晶體管,它能夠提供最低的壓降電壓。使用CMOS通過穩(wěn)壓器的唯一電壓壓降是電源設(shè)備負(fù)載電流的ON電阻造成的。如果負(fù)載較小,這種方式產(chǎn)生的壓降只有幾十毫伏。3. 什么是ESR電容的等效串聯(lián)電阻,越低的話Q值越小4. 什么是TTLTransistor-TransistorLogic晶體管-晶體管邏輯電路(雙極*型電路,指包含電子和空*兩種極*的載流子)5. 什么是MOS

4、NMOSPMOSCMOSMOS(Metal-OxideSemiconductor金屬-氧化物半導(dǎo)體場效應(yīng)管,單極*)有增強(qiáng)型和耗盡型兩種,主要是以下三類P溝道增強(qiáng)型管構(gòu)成的PMO電路N溝道增強(qiáng)型管構(gòu)成的NMO電路PMOS和NMO構(gòu)成的CMOS互#MOS,ComplementaryMetal-Oxide-SemiconductorTransistor互補(bǔ)型金屬氧化物半導(dǎo)體)電6. 什么是OCOD集電極開路門(集電極開路0C或源極開路0D)open-drain是漏極開路輸出的意思,相當(dāng)于集電極開路(open-collector)輸出,即ttl中的集電極開路(oc)輸出。一般用于線或、線與,也有的用

5、于電流驅(qū)動。open-drain是對mos管而言,open-collector是對雙極型管而言,在用法上沒啥區(qū)別。開漏形式的電路有以下幾個(gè)特點(diǎn):a. 禾【J用外部電路的驅(qū)動能力,減少IC內(nèi)部的驅(qū)動。或驅(qū)動比芯片電源電壓高的負(fù)載.b. 可以將多個(gè)開漏輸出的Pin,連接到一條線上。通過一只上拉電阻,在不增加任何器件的情況下,形成“與邏輯”關(guān)系。這也是l2C,SMBus等總線判斷總線占用狀態(tài)的原理。如果作為輸出必須接上拉電阻。接容負(fù)載時(shí),下降延是芯片內(nèi)的晶體管,是有源驅(qū)動,速度較快;上升延是無源的外接電阻,速度慢。如果要求速度高電阻選擇要小,功耗會大。所以負(fù)載電阻的選擇要兼顧功耗和速度。C.可以利用

6、改變上拉電源的電壓,改變傳輸電平。例如加上上拉電阻就可以提供TTL/CMOSfe平輸出等。d.開漏Pin不連接外部的上拉電阻,則只能輸出低電平。一般來說,開漏是用來連接不同電平的器件,匹配電平用的。正常的CMO輸出級是上、下兩個(gè)管子,把上面的管子去掉就是OPEN-DRAIN。這種輸出的主要目的有兩個(gè):電平轉(zhuǎn)換和線與。由于漏級開路,所以后級電路必須接一上拉電阻,上拉電阻的電源電壓就可以決定輸出電平。這樣你就可以進(jìn)行任意電平的轉(zhuǎn)換了。線與功能主要用于有多個(gè)電路對同一信號進(jìn)行拉低*作的場合,如果本電路不想拉低,就輸出高電平,因?yàn)镺PEN-DRAI上面的管子被拿掉,高電平是靠外接的上拉電阻實(shí)現(xiàn)的。(而

7、正常的CMO輸出級,如果出現(xiàn)一個(gè)輸出為高另外一個(gè)為低時(shí),等于電源短路。)OPEN-DRAI提供了靈活的輸出方式,但是也有其弱點(diǎn),就是帶來上升沿的延時(shí)。因?yàn)樯仙厥峭ㄟ^外接上拉無源電阻對負(fù)載充電,所以當(dāng)電阻選擇小時(shí)延時(shí)就小,但功耗大;反之延時(shí)大功耗小。所以如果對延時(shí)有要求,則建議用下降沿輸出。7. 什么是線或邏輯與線與邏輯?在一個(gè)結(jié)點(diǎn)(線)上,連接一個(gè)上拉電阻到電源VCC或VDD和n個(gè)NPN或NMOS晶體管的集電極C或漏極D,這些晶體管的發(fā)射極E或源極S都接到地線上,只要有一個(gè)晶體管飽和,這個(gè)結(jié)點(diǎn)(線)就被拉到地線電平上因?yàn)檫@些晶體管的基極注入電流(NPN)或柵極加上高電平(NMOS),晶體管就

8、會飽和,所以這些基極或柵極對這個(gè)結(jié)點(diǎn)(線)的關(guān)系是或非NOR邏輯.如果這個(gè)結(jié)點(diǎn)后面加一個(gè)反相器,就是或OR邏輯.如果用下拉電阻和PNP或PMOS管就可以構(gòu)成與非NAND邏輯,或用負(fù)邏輯關(guān)系轉(zhuǎn)換與/或邏輯這些晶體管常常是一些邏輯電路的集電極開路0C或源極開路0D輸出端.這種邏輯通常稱為線與/線或邏輯,當(dāng)你看到一些芯片的0C或0D輸出端連在一起,而有一個(gè)上拉電阻時(shí),這就是線或/線與了,但有時(shí)上拉電阻做在芯片的輸入端內(nèi)順便提示如果不是0C或0D芯片的輸出端是不可以連在一起的,總線BUS上的雙向輸出端連在一起是有管理的,同時(shí)只能有一個(gè)作輸出,而其他是高阻態(tài)只能輸入.8什么是推挽結(jié)構(gòu)一般是指兩個(gè)三極管分

9、別受兩互補(bǔ)信號的控制,總是在一個(gè)三極管導(dǎo)通的時(shí)候另一個(gè)截止要實(shí)現(xiàn)線與需要用OC(opencollector)門電路.如果輸出級的有兩個(gè)三極管,始終處于一個(gè)導(dǎo)通、一個(gè)截止的狀態(tài),也就是兩個(gè)*管推挽相連,這樣的電路結(jié)構(gòu)稱為推拉式電路或圖騰柱(Totem-pole)輸出電路(可惜,圖無法貼上)。當(dāng)輸出低電平時(shí),也就是下級負(fù)載門輸入低電平時(shí),輸出端的電流將是下級門灌入T4;當(dāng)輸出高電平時(shí),也就是下級負(fù)載門輸入高電平時(shí),輸出端的電流將是下級門從本級電源經(jīng)T3、D1拉出。這樣一來,輸出高低電平時(shí),T3一路和T4一路將交替工作,從而減低了功耗,提高了每個(gè)管的承受能力。又由于不論走哪一路,管子導(dǎo)通電阻都很小,

10、使RC常數(shù)很小,轉(zhuǎn)變速度很快。因此,推拉式輸出級既提高電路的負(fù)載能力,又提高開關(guān)速度。供你參考。是兩個(gè)參數(shù)相同的三極管或MOSFET以推挽方式存在于電路中,各負(fù)責(zé)正負(fù)半周的波形放大任務(wù),電路工作時(shí),兩只對稱的功率開關(guān)管每次只有一個(gè)導(dǎo)通,所以導(dǎo)通損耗小效率高。輸出既可以向負(fù)載灌電流,也可以從負(fù)載抽取電流。推挽電路是兩不同極*晶體管輸出電路無輸出變壓器(有OTLOCL等)。是兩個(gè)參數(shù)相同的三極管或MOSFET以退晚方式存在於電路中,各負(fù)責(zé)正負(fù)半周的波形放大任務(wù)9. 什么是MCURISC、CISC、DSPMCU(MicroControllerUnit),又稱單片微型計(jì)算機(jī)(SingleChipMic

11、rocomputer),簡稱單片機(jī),是指隨著大規(guī)模集成電路的出現(xiàn)及其發(fā)展,將計(jì)算機(jī)的CPURAMROM定時(shí)數(shù)器和多種I/O接口集成在一片芯片上,形成芯片級的計(jì)算機(jī)。MCU按其存儲器類型可分為MASK掩模)ROMOTP一次*可編程)ROMFLASFROM等類型。MASHROM的MC價(jià)格便宜,但程序在出廠時(shí)已經(jīng)固化,適合程序固定不變的應(yīng)用場合;FALSHROM勺MCUg序可以反復(fù)擦寫,靈活*很強(qiáng),但價(jià)格較高,適合對價(jià)格不敏感的應(yīng)用場合或做開發(fā)用途;OTPRO啲MCU格介于前兩者之間,同時(shí)又擁有一次*可編程能力,適合既要求一定靈活*,又要求低成本的應(yīng)用場合,尤其是功能不斷翻新、需要迅速量產(chǎn)的電子產(chǎn)品

12、。RISC,精簡指令集計(jì)算機(jī),指的是CPU指令集的一種。RISC指令集的每條指令簡單,執(zhí)行的動作更少,但整體的時(shí)鐘速度可以很高,通常可以提高CPU*能。CISC,復(fù)雜指令集計(jì)算機(jī),指的是另一種CPU指令集。CISC指令集的每條指令復(fù)雜,功能豐富,相對于RISC指令集,執(zhí)行同一個(gè)功能所需的指令更少,而執(zhí)行每條指令的時(shí)間會更長。DSP(digitalsingnalprocessor)是一種獨(dú)特的微處理器,是以數(shù)字信號來處理大量信息的器件。其工作原理是接收模擬信號,轉(zhuǎn)換為0或1的數(shù)字信號,再對數(shù)字信號進(jìn)行修改、刪除、強(qiáng)化,并在其他系統(tǒng)芯片中把數(shù)字?jǐn)?shù)據(jù)解譯回模擬數(shù)據(jù)或?qū)嶋H環(huán)境格式。DSP芯片,也稱數(shù)字

13、信號處理器,是一種特別適合于進(jìn)行數(shù)字信號處理運(yùn)算的微處理器具,其主機(jī)應(yīng)用是實(shí)時(shí)快速地實(shí)現(xiàn)各種數(shù)字信號處理算法。根據(jù)數(shù)字信號處理的要求,DSP芯片一般具有如下主要特點(diǎn):(1) 在一個(gè)指令周期內(nèi)可完成一次乘法和一次加法;(2) 程序和數(shù)據(jù)空間分開,可以同時(shí)訪問指令和數(shù)據(jù);(3) 片內(nèi)具有快速RAM通??赏ㄟ^獨(dú)立的數(shù)據(jù)總線在兩塊中同時(shí)訪問;(4) 具有低開銷或無開銷循環(huán)及跳轉(zhuǎn)的硬件支持(5) 快速的中斷處理和硬件I/O支持;(6) 具有在單周期內(nèi)*作的多個(gè)硬件地址產(chǎn)生器;(7) 可以并行執(zhí)行多個(gè)*作;(8) 支持流水線*作,使取指、譯*和執(zhí)行等*作可以重疊執(zhí)行。當(dāng)然,與通用微處理器相比,DSP芯片的其他通用功能相對較弱些。10. 什么是FPGA和ASICFPGA是可編程ASIC。ASIC:專用集成電路,它是面向?qū)iT用途的電路,專門為一個(gè)用戶設(shè)計(jì)和制造的。根據(jù)一個(gè)用戶的特定要求,能以低研制成本,短、交貨周期供貨的全定制,半定制集成電路

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論