電工電子基本知識(共11頁)_第1頁
電工電子基本知識(共11頁)_第2頁
電工電子基本知識(共11頁)_第3頁
電工電子基本知識(共11頁)_第4頁
電工電子基本知識(共11頁)_第5頁
已閱讀5頁,還剩10頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、目錄 TOC o 1-3 h z u HYPERLINK l _Toc387345696 1 同步計(jì)數(shù)器&異步異步計(jì)數(shù)器 PAGEREF _Toc387345696 h 2 HYPERLINK l _Toc387345697 2 關(guān)于BM3109 PAGEREF _Toc387345697 h 2 HYPERLINK l _Toc387345698 3 DSP PAGEREF _Toc387345698 h 2 HYPERLINK l _Toc387345699 4 IC PAGEREF _Toc387345699 h 2 HYPERLINK l _Toc387345700 5 PCI協(xié)議 P

2、AGEREF _Toc387345700 h 2 HYPERLINK l _Toc387345701 6 CPU PAGEREF _Toc387345701 h 2 HYPERLINK l _Toc387345702 7 GPIO PAGEREF _Toc387345702 h 2 HYPERLINK l _Toc387345703 8 Watchdog PAGEREF _Toc387345703 h 3 HYPERLINK l _Toc387345704 9 DB9 PAGEREF _Toc387345704 h 3 HYPERLINK l _Toc387345705 10 模擬開關(guān) PAG

3、EREF _Toc387345705 h 3 HYPERLINK l _Toc387345706 11 封裝 PAGEREF _Toc387345706 h 3 HYPERLINK l _Toc387345707 12 I2C總線 PAGEREF _Toc387345707 h 3 HYPERLINK l _Toc387345708 13 DSU PAGEREF _Toc387345708 h 4 HYPERLINK l _Toc387345709 14 收發(fā)器 PAGEREF _Toc387345709 h 4 HYPERLINK l _Toc387345710 15 天線 PAGEREF

4、_Toc387345710 h 4 HYPERLINK l _Toc387345711 16 IMU PAGEREF _Toc387345711 h 4 HYPERLINK l _Toc387345712 17 邊界掃描 PAGEREF _Toc387345712 h 4 HYPERLINK l _Toc387345713 18 CPLD PAGEREF _Toc387345713 h 5 HYPERLINK l _Toc387345714 CPLD與FPGA的區(qū)別 PAGEREF _Toc387345714 h 5 HYPERLINK l _Toc387345715 19 TCP/IP PA

5、GEREF _Toc387345715 h 6 HYPERLINK l _Toc387345716 20 IP核 PAGEREF _Toc387345716 h 6 HYPERLINK l _Toc387345717 21 集成開發(fā)環(huán)境 PAGEREF _Toc387345717 h 6 HYPERLINK l _Toc387345718 22 晶振 PAGEREF _Toc387345718 h 7 HYPERLINK l _Toc387345719 23 中斷 PAGEREF _Toc387345719 h 7 HYPERLINK l _Toc387345720 24 寄存器 PAGERE

6、F _Toc387345720 h 7 HYPERLINK l _Toc387345721 25 串口 PAGEREF _Toc387345721 h 7 HYPERLINK l _Toc387345722 26 波特率 調(diào)制速率 比特率 PAGEREF _Toc387345722 h 8 HYPERLINK l _Toc387345723 27 中斷 PAGEREF _Toc387345723 h 9 HYPERLINK l _Toc387345724 RS-422 PAGEREF _Toc387345724 h 91 同步(tngb)計(jì)數(shù)器&異步異步計(jì)數(shù)器在同步(tngb)計(jì)數(shù)器中,各個觸

7、發(fā)器受統(tǒng)一(tngy)的時鐘脈沖控制,所有觸發(fā)器的狀態(tài)是同步的,而在異步計(jì)數(shù)器中,有的觸發(fā)器直接受輸入計(jì)數(shù)脈沖的控制,有的則是把其他觸發(fā)器的輸出做時鐘脈沖,因此所有觸發(fā)器狀態(tài)的改變是異步的。2 關(guān)于BM3109BM3109是SOC(system on chip 片上系統(tǒng))和FPGA(Field-Programmable Gate Array 現(xiàn)場可編程門列)。3 DSP 數(shù)字信號處理 digital signal processor4 IC 集成電路 integrated circuit5 PCI協(xié)議外設(shè)互聯(lián)標(biāo)準(zhǔn) 實(shí)際應(yīng)用中簡稱為PCI(Peripheral Component Interco

8、nnect),是一種連接電子計(jì)算機(jī)主板和外部設(shè)備的總線標(biāo)準(zhǔn)。一般PCI設(shè)備可分為以下兩種形式:直接布放在主板上的集成電路,在 PCI 規(guī)范中稱作“平面設(shè)備”(planar device);或者安裝在插槽上的擴(kuò)展卡。6 CPU 中央處理器(CPU,Central Processing Unit)是一塊超大規(guī)模的集成電路,是一臺計(jì)算機(jī)的運(yùn)算核心和控制核心。主要包括運(yùn)算器(ALU,Arithmetic and Logic Unit)和控制器(CU,Control Unit)兩大部件。此外,還包括若干個寄存器和高速緩沖存儲器及實(shí)現(xiàn)它們之間聯(lián)系的數(shù)據(jù)、控制及狀態(tài)的總線。它與內(nèi)部存儲器和輸入/輸出設(shè)備合稱

9、為電子計(jì)算機(jī)三大核心部件。7 GPIOGeneral Purpose Input Output (通用輸入/輸出)簡稱為GPIO,或總線擴(kuò)展器,利用工業(yè)標(biāo)準(zhǔn)I2C、SMBus或SPI接口簡化了I/O口的擴(kuò)展。當(dāng)微控制器或芯片組沒有足夠的I/O端口,或當(dāng)系統(tǒng)需要采用遠(yuǎn)端串行通信或控制時,GPIO產(chǎn)品能夠提供額外的控制和監(jiān)視功能。8 Watchdog在由單片機(jī)構(gòu)成的微型計(jì)算機(jī)系統(tǒng)中,由于單片機(jī)的工作常常會受到來自外界電磁場的干擾(gnro),造成程序的跑飛,而陷入死循環(huán),程序的正常運(yùn)行被打斷,由單片機(jī)控制的系統(tǒng)無法繼續(xù)工作,會造成整個系統(tǒng)的陷入停滯狀態(tài),發(fā)生不可預(yù)料的后果,所以出于對單片機(jī)運(yùn)行狀態(tài)

10、進(jìn)行實(shí)時監(jiān)測的考慮,便產(chǎn)生了一種專門用于監(jiān)測單片機(jī)程序運(yùn)行狀態(tài)的芯片,俗稱看門狗。9 DB9D型數(shù)據(jù)接口(ji ku)連接器,用于連接電子設(shè)備(比如:計(jì)算機(jī)與外設(shè))的接口標(biāo)準(zhǔn)。因形狀類似于英文字母D,故得名D型接口(ji ku)。按照接口數(shù)量細(xì)分為A型(15針),B型(25針),C型(37針),D型(50針),E型(9針)。因此常見的計(jì)算機(jī)并口即為DB25針的連接器。而串口則應(yīng)為DE9針連接器。由于早期的計(jì)算機(jī)的串口與并口都是使用DB25針連接器,而人們則習(xí)慣把字母B與D合在一起記了下來,當(dāng)作D型接口的共同名字,以至于后來計(jì)算機(jī)串口改用9針接口以后,人們更多的使用DB9而不是DE9來稱呼9針的

11、接口。這一習(xí)慣進(jìn)一步推廣的結(jié)果就是如今人們使用DBxx來代表D型接口,數(shù)字xx則為接口的針數(shù)。電腦上常見的DB接口有:串行 HYPERLINK /view/1296283.htm t _blank 通信接口RS232 9針 -DB9顯示器 VGA 15針 - DB15并行打印機(jī) LPT 25孔 -DB2510 模擬開關(guān) 英文名Analog switches;主要是完成信號鏈路中的信號切換功能。采用MOS管的開關(guān)方式實(shí)現(xiàn)了對信號鏈路關(guān)斷或者打開;由于其功能類似于開關(guān),而用模擬器件的特性實(shí)現(xiàn),成為模擬開關(guān)。11 封裝 1、在程序上,隱藏對象的屬性和實(shí)現(xiàn)細(xì)節(jié),僅對外公開接口,控制在程序中屬性的讀和修

12、改的訪問級別;將抽象得到的數(shù)據(jù)和行為(或功能)相結(jié)合,形成一個有機(jī)的整體,也就是將數(shù)據(jù)與操作數(shù)據(jù)的源代碼進(jìn)行有機(jī)的結(jié)合,形成“類”,其中數(shù)據(jù)和函數(shù)都是類的成員。2、在電子上,指把硅片上的電路管腳,用導(dǎo)線接引到外部接頭處,以便與其它器件連接。封裝形式是指安裝半導(dǎo)體集成電路芯片用的外殼。12 I2C總線(zn xin) I2C(InterIntegrated Circuit)總線(zn xin)是由PHILIPS公司開發(fā)的兩線式串行總線,用于連接微控制器及其外圍設(shè)備。是微電子通信控制領(lǐng)域廣泛(gungfn)采用的一種總線標(biāo)準(zhǔn)。它是同步通信的一種特殊形式,具有接口線少,控制方式簡單,器件封裝形式小,

13、通信速率較高等優(yōu)點(diǎn)。13 DSUDSU (Data Service Unit)數(shù)據(jù)服務(wù)單元 數(shù)據(jù)服務(wù)單元:指的是用于數(shù)字傳輸中的一種設(shè)備,它能夠把DTE(Data terminal equipment (DTE) 數(shù)據(jù)傳輸中一端或另一端的設(shè)備,PC即或終端。)設(shè)備上的物理層接口適配到T1或者E1等通信設(shè)施上 。數(shù)據(jù)業(yè)務(wù)單元也負(fù)責(zé)信號計(jì)時等功能,它通常與CSU(信道業(yè)務(wù)單元)一起提及,稱作CSU/DSU。14 收發(fā)器收發(fā)器是信號轉(zhuǎn)換的一種裝置,通常是指光纖收發(fā)器。 光纖收發(fā)器的出現(xiàn),將雙絞線電信號和光信號進(jìn)行相互轉(zhuǎn)換,確保了數(shù)據(jù)包在兩個網(wǎng)絡(luò)間順暢傳輸,同時它將網(wǎng)絡(luò)的傳輸距離極限從銅線的100米擴(kuò)

14、展到100公里(單模光纖)。15 天線天線(英語:antenna)是一種變換器,它把傳輸線上傳播的導(dǎo)行波,變換成在無界媒介(通常是自由空間)中傳播的電磁波,或者進(jìn)行相反的變換。在無線電設(shè)備中用來發(fā)射或接收電磁波的部件。無線電通信、廣播、電視、雷達(dá)、導(dǎo)航、電子對抗、遙感、射電天文等工程系統(tǒng),凡是利用電磁波來傳遞信息的,都依靠天線來進(jìn)行工作。此外,在用電磁波傳送能量方面,非信號的能量輻射也需要天線。一般天線都具有可逆性,即同一副天線既可用作發(fā)射天線,也可用作接收天線。同一天線作為發(fā)射或接收的基本特性參數(shù)是相同的。這就是天線的互易定理。16 IMUInertial Measurement Unit

15、慣性測量單元17 邊界(binji)掃描邊掃描(somio)測試是在20世紀(jì)(shj)80年代中期為解決PCB物理訪問問題的JTAG接口發(fā)展起來的,這樣的問題是新的封裝技術(shù)導(dǎo)致電路板裝配日益擁擠所產(chǎn)生的。邊界掃描在芯片級層次上嵌入測試電路,以形成全面的電路板級測試協(xié)議。利用邊界掃描自1990年以來的行業(yè)標(biāo)準(zhǔn)IEEE 1149.1您甚至能夠?qū)ψ顝?fù)雜的裝配進(jìn)行測試、調(diào)試和在系統(tǒng)設(shè)備編程,并且診斷出硬件問題。邊界掃描的優(yōu)先:通過提供對掃描鏈的IO的訪問,可以消除或極大地減少對電路板上物理測試點(diǎn)的需要,這就會顯著節(jié)約成本,因?yàn)殡娐钒宀季指唵?、測試夾具更廉價、電路中的測試系統(tǒng)耗時更少、標(biāo)準(zhǔn)接口的使用增

16、加、上市時間更快。除了可以進(jìn)行電路板測試之外,邊界掃描允許在PCB貼片之后,在電路板上對幾乎所有類型的CPLD和閃存進(jìn)行編程,無論尺寸或封裝類型如何。在系統(tǒng)編程可通過降低設(shè)備處理、簡化庫存管理和在電路板生產(chǎn)線上集成編程步驟來節(jié)約成本并提高產(chǎn)量。邊界掃描原理:IEEE 1149.1 標(biāo)準(zhǔn)規(guī)定了一個四線串行接口(第五條線是可選的),該接口稱作測試訪問端口(TAP),用于訪問復(fù)雜的集成電路(IC),例如微處理器、DSP、ASIC和CPLD。除了TAP之外,混合IC也包含移位寄存器和狀態(tài)機(jī),以執(zhí)行邊界掃描功能。在TDI(測試數(shù)據(jù)輸入)引線上輸入到芯片中的數(shù)據(jù)存儲在指令寄存器中或一個數(shù)據(jù)寄存器中。串行數(shù)

17、據(jù)從TDO(測試數(shù)據(jù)輸出)引線上離開芯片。邊界掃描邏輯由TCK(測試時鐘)上的信號計(jì)時,而且TMS(測試模式選擇)信號驅(qū)動TAP控制器的狀態(tài)。TRST(測試重置)是可選項(xiàng)。在PCB上可串行互連多個可兼容掃描功能的IC,形成一個或多個掃描鏈,每一個鏈都由其自己的TAP。每一個掃描鏈提供電氣訪問,從串行TAP接口到作為鏈的一部分的每一個IC上的每一個引線。在正常的操作過程中,IC執(zhí)行其預(yù)定功能,就好像邊界掃描電路不存在。但是,當(dāng)為了進(jìn)行測試或在系統(tǒng)編程而激活設(shè)備的掃描邏輯時,數(shù)據(jù)可以傳送到IC中,并且使用串行接口從IC中讀取出來。這樣數(shù)據(jù)可以用來激活設(shè)備核心,將信號從設(shè)備引線發(fā)送到PCB上,讀出P

18、CB的輸入引線并讀出設(shè)備輸出。18 CPLDCPLD(Complex Programmable Logic Device)復(fù)雜可編程邏輯器件,是從PAL和GAL器件發(fā)展出來的器件,相對而言規(guī)模大,結(jié)構(gòu)復(fù)雜,屬于大規(guī)模集成電路范圍。是一種用戶根據(jù)各自需要而自行構(gòu)造邏輯功能的數(shù)字集成電路。其基本設(shè)計(jì)方法是借助集成開發(fā)軟件平臺,用原理圖、硬件描述語言等方法,生成相應(yīng)的目標(biāo)文件,通過下載電纜(“在系統(tǒng)”編程)將代碼傳送到目標(biāo)芯片中,實(shí)現(xiàn)設(shè)計(jì)的數(shù)字系統(tǒng)。CPLD與FPGA的區(qū)別(qbi)FPGA與CPLD的辨別(binbi)和分類主要是根據(jù)其結(jié)構(gòu)特點(diǎn)和工作原理。通常的分類方法是:將以乘積(chngj)項(xiàng)

19、結(jié)構(gòu)方式構(gòu)成邏輯行為的器件稱為CPLD,如Lattice的ispLSI系列、Xilinx的XC9500系列、Altera的MAX7000S系列和Lattice(原Vantis)的Mach系列等。將以查表法結(jié)構(gòu)方式構(gòu)成邏輯行為的器件稱為FPGA,如Xilinx的SPARTAN系列、Altera的FLEX10K或ACEX1K系列等。盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點(diǎn),但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點(diǎn):CPLD更適合完成各種算法和組合邏輯,F(xiàn)PGA更適合于完成時序邏輯。換句話說,F(xiàn)PGA更適合于觸發(fā)器豐富的結(jié)構(gòu),而CPLD更適合于觸發(fā)器有限而乘積項(xiàng)豐富的

20、結(jié)構(gòu)。CPLD的連續(xù)式布線結(jié)構(gòu)決定了它的時序延遲是均勻的和可預(yù)測的,而FPGA的分段式布線結(jié)構(gòu)決定了其延遲的不可預(yù)測性。在編程上FPGA比CPLD具有更大的靈活性。CPLD通過修改具有固定內(nèi)連電路的邏輯功能來編程,F(xiàn)PGA主要通過改變內(nèi)部連線的布線來編程;FP GA可在邏輯門下編程,而CPLD是在邏輯塊下編程。FPGA的集成度比CPLD高,具有更復(fù)雜的布線結(jié)構(gòu)和邏輯實(shí)現(xiàn)。CPLD比FPGA使用起來更方便。CPLD的編程采用E2PROM或FASTFLASH技術(shù),無需外部存儲器芯片,使用簡單。而FPGA的編程信息需存放在外部存儲器上,使用方法復(fù)雜。CPLD的速度比FPGA快,并且具有較大的時間可預(yù)

21、測性。這是由于FPGA是門級編程,并且CLB之間采用分布式互聯(lián),而CPLD是邏輯塊級編程,并且其邏輯塊之間的互聯(lián)是集總式的。在編程方式上,CPLD主要是基于E2PROM或FLASH存儲器編程,編程次數(shù)可達(dá)1萬次,優(yōu)點(diǎn)是系統(tǒng)斷電時編程信息也不丟失。cpld又可分為在編程器上編程和在系統(tǒng)編程兩類。FPGA大部分是基于SRAM編程,編程信息在系統(tǒng)斷電時丟失,每次上電時,需從器件外部將編程數(shù)據(jù)重新寫入SRAM中。其優(yōu)點(diǎn)是可以編程任意次,可在工作中快速編程,從而實(shí)現(xiàn)板級和系統(tǒng)級的動態(tài)配置。CPLD保密性好,F(xiàn)PGA保密性差。一般情況下,CPLD的功耗要比FPGA大,且集成度越高越明顯。19 TCP/IP

22、Transmission Control Protocol/Internet Protocol的簡寫(jinxi),中譯名為傳輸控制協(xié)議/因特網(wǎng)互聯(lián)協(xié)議(xiy),又名網(wǎng)絡(luò)通訊協(xié)議,是Internet最基本(jbn)的協(xié)議、Internet國際互聯(lián)網(wǎng)絡(luò)的基礎(chǔ),由網(wǎng)絡(luò)層的IP協(xié)議和傳輸層的TCP協(xié)議組成。TCP/IP 定義了電子設(shè)備如何連入因特網(wǎng),以及數(shù)據(jù)如何在它們之間傳輸?shù)臉?biāo)準(zhǔn)。協(xié)議采用了4層的層級結(jié)構(gòu),每一層都呼叫它的下一層所提供的協(xié)議來完成自己的需求。通俗而言:TCP負(fù)責(zé)發(fā)現(xiàn)傳輸?shù)膯栴},一有問題就發(fā)出信號,要求重新傳輸,直到所有數(shù)據(jù)安全正確地傳輸?shù)侥康牡?。而IP是給因特網(wǎng)的每一臺電腦規(guī)定一

23、個地址。20 IP核IP(Intelligent Property)核是具有知識產(chǎn)權(quán)核的集成電路芯核總稱,是經(jīng)過反復(fù)驗(yàn)證過的、具有特定功能的宏模塊,與芯片制造工藝無關(guān),可以移植到不同的半導(dǎo)體工藝中。到了SOC階段,IP核設(shè)計(jì)已成為ASIC電路設(shè)計(jì)公司和FPGA提供商的重要任務(wù),也是其實(shí)力體現(xiàn)。對于FPGA開發(fā)軟件,其提供的IP核越豐富,用戶的設(shè)計(jì)就越方便,其市場占用率就越高。目前,IP核已經(jīng)變成系統(tǒng)設(shè)計(jì)的基本單元,并作為獨(dú)立設(shè)計(jì)成果被交換、轉(zhuǎn)讓和銷售。從IP核的提供方式上,通常將其分為軟核、硬核和固核這3類。從完成IP核所花費(fèi)的成本來講,硬核代價最大;從使用靈活性來講,軟核的可復(fù)用使用性最高。

24、21 集成開發(fā)環(huán)境集成開發(fā)環(huán)境(IDE,Integrated Development Environment )是用于提供程序開發(fā)環(huán)境的應(yīng)用程序,一般包括代碼編輯器、編譯器、調(diào)試器和圖形用戶界面工具。集成了代碼編寫功能、分析功能、編譯功能、調(diào)試功能等一體化的開發(fā)軟件服務(wù)套。所有具備這一特性的軟件或者軟件套(組)都可以叫集成開發(fā)環(huán)境。如微軟的Visual Studio系列,Borland的C+ Builder、Delphi系列等。該程序可以獨(dú)立運(yùn)行,也可以和其它程序并用。IDE多被用于開發(fā)HTML應(yīng)用軟件。例如,許多人在設(shè)計(jì)網(wǎng)站時使用IDE(如HomeSite、DreamWeaver等),因?yàn)楹?/p>

25、多項(xiàng)任務(wù)會自動生成。22 晶振器件,它的基本構(gòu)成大致是:從一塊石英晶體上按一定方位角切下薄片(簡稱為晶片,石英晶體諧振器,簡稱為石英晶體或晶體、晶振1;而在封裝內(nèi)部添加IC組成振蕩電路的晶體元件稱為晶體振蕩器。其產(chǎn)品一般用金屬外殼封裝,也有用玻璃殼、陶瓷或塑料封裝的。23 中斷(zhngdun)中斷(zhngdun):指當(dāng)出現(xiàn)需要時,CPU暫時停止當(dāng)前程序的執(zhí)行轉(zhuǎn)而執(zhí)行處理新情況的程序和執(zhí)行過程。即在程序運(yùn)行過程中,系統(tǒng)(xtng)出現(xiàn)了一個必須由CPU立即處理的情況,此時,CPU暫時中止程序的執(zhí)行轉(zhuǎn)而處理這個新的情況的過程就叫做中斷。24 寄存器寄存器是中央處理器內(nèi)的組成部分。寄存器是有限存

26、貯容量的高速存貯部件,它們可用來暫存指令、數(shù)據(jù)和地址。在中央處理器的控制部件中,包含的寄存器有指令寄存器(IR)和程序計(jì)數(shù)器(PC)。在中央處理器的算術(shù)及邏輯部件中,包含的寄存器有累加器(ACC)。寄存器通常都用來意指由一個指令之輸出或輸入可以直接索引到的暫存器群組。更適當(dāng)?shù)氖欠Q他們?yōu)椤凹軜?gòu)寄存器”。25 串口串行接口簡稱串口,也稱串行通信接口(通常指COM接口),是采用串行通信方式的擴(kuò)展接口。串行接口 (Serial Interface) 是指數(shù)據(jù)一位一位地順序傳送,其特點(diǎn)是通信線路簡單,只要一對傳輸線就可以實(shí)現(xiàn)雙向通信(可以直接利用電話線作為傳輸線),從而大大降低了成本,特別適用于遠(yuǎn)距離通

27、信,但傳送速度較慢。串行接口一條信息的各位數(shù)據(jù)被逐位按順序傳送的通訊方式稱為串行通訊。串行通訊的特點(diǎn)是:數(shù)據(jù)位的傳送,按位順序進(jìn)行,最少只需一根傳輸線即可完成;成本低但傳送速度慢。串行通訊的距離可以從幾米到幾千米;根據(jù)信息的傳送方向,串行通訊可以進(jìn)一步分為單工、半雙工和全雙工三種。串口通信的兩種最基本的方式:同步串行通信方式和異步串行通信方式。同步串行是指SPI(Serial Peripheral interface)的縮寫,顧名思義就是串行外圍設(shè)備接口。SPI總線系統(tǒng)是一種同步串行外設(shè)接口,它可以使MCU與各種外圍設(shè)備以串行方式進(jìn)行通信以交換信息,TRM450是SPI接口。異步串行是指UAR

28、T(Universal Asynchronous Receiver/Transmitter),通用異步接收/發(fā)送。UART是一個并行輸入成為串行輸出的芯片,通常集成在主板上。UART包含TTL電平的串口和RS232電平的串口。 TTL電平是3.3V的,而RS232是負(fù)邏輯電平,它定義+5+12V為低電平,而-12-5V為高電平,MDS2710、MDS SD4、EL805等是RS232接口,EL806有TTL接口。串行接口按電氣標(biāo)準(zhǔn)(biozhn)及協(xié)議來分包括(boku)RS-232-C、RS-422、RS485等。RS-232-C、RS-422與RS-485標(biāo)準(zhǔn)只對接口的電氣特性做出規(guī)定(g

29、udng),不涉及接插件、電纜或協(xié)議。RS-232也稱標(biāo)準(zhǔn)串口,最常用的一種串行通訊接口。它是在1970年由美國電子工業(yè)協(xié)會(EIA)聯(lián)合貝爾系統(tǒng)、調(diào)制解調(diào)器廠家及計(jì)算機(jī)終端生產(chǎn)廠家共同制定的用于串行通訊的標(biāo)準(zhǔn)。它的全名是“數(shù)據(jù)終端設(shè)備(DTE)和數(shù)據(jù)通訊設(shè)備(DCE)之間串行二進(jìn)制數(shù)據(jù)交換接口技術(shù)標(biāo)準(zhǔn)”。傳統(tǒng)的RS-232-C接口標(biāo)準(zhǔn)有22根線,采用標(biāo)準(zhǔn)25芯D型插頭座(DB25),后來使用簡化為9芯D型插座(DB9),現(xiàn)在應(yīng)用中25芯插頭座已很少采用。RS-232采取不平衡傳輸方式,即所謂單端通訊。由于其發(fā)送電平與接收電平的差僅為2V至3V左右,所以其共模抑制能力差,再加上雙絞線上的分布電

30、容,其傳送距離最大為約15米,最高速率為20kb/s。RS-232是為點(diǎn)對點(diǎn)(即只用一對收、發(fā)設(shè)備)通訊而設(shè)計(jì)的,其驅(qū)動器負(fù)載為37k。所以RS-232適合本地設(shè)備之間的通信。26 波特率 調(diào)制速率 比特率在電子通信領(lǐng)域,波特率(Baud rate)即碼元速率(調(diào)制速率,指的是信號被調(diào)制以后在單位時間內(nèi)的變化,即單位時間內(nèi)載波參數(shù)變化的次數(shù),一般調(diào)制速率大于波特率,比如曼側(cè)斯特編碼)。它是對符號傳輸速率的一種度量,1波特即指每秒傳輸1二進(jìn)制代碼的位數(shù)。 單位“波特”本身就已經(jīng)是代表每秒的調(diào)制數(shù),以“波特每秒”(Baud per second)為單位是一種常見的錯誤。調(diào)制速率,指的是信號被調(diào)制以

31、后在單位時間內(nèi)的變化,即單位時間內(nèi)載波參數(shù)變化的次數(shù)。它是對符號傳輸速率的一種度量,1波特即指每秒傳輸1個符號。波特率(Baud rate)一般小于等于調(diào)制速率。模擬線路信號的速率,以波形每秒的振蕩數(shù)來衡量。如果數(shù)據(jù)不壓縮,波特率等于每秒鐘傳輸?shù)臄?shù)據(jù)位數(shù),如果數(shù)據(jù)進(jìn)行了壓縮,那么每秒鐘傳輸?shù)臄?shù)據(jù)位數(shù)通常大于調(diào)制速率,使得交換使用波特和比特/秒偶爾會產(chǎn)生錯誤。在信息傳輸通道中,攜帶數(shù)據(jù)信息的信號單元叫碼元,每秒鐘通過信道傳輸?shù)拇a元數(shù)稱為碼元傳輸速率,簡稱波特率。波特率是指數(shù)據(jù)信號對載波的調(diào)制速率,它用單位時間內(nèi)載波調(diào)制狀態(tài)改變的次數(shù)來表示(也就是每秒調(diào)制的符號數(shù)),其單位是波特(Baud,symbol/s)。波特率是傳輸通道頻寬的指標(biāo)。每秒鐘通過(tnggu)信道傳輸?shù)男畔⒘糠Q為(chn wi)位傳輸速率,也就是(jish)每秒鐘傳送的二進(jìn)制位數(shù),簡稱比特率。比特率表示有效數(shù)據(jù)的傳輸速率,用b/s 、bit/s、比特/秒,讀作:比特每秒。波特率與比特率的關(guān)系:比特率=波特率*單個調(diào)制狀態(tài)對應(yīng)的二進(jìn)制位數(shù)例如假設(shè)數(shù)據(jù)傳送速率為120符號/秒(symbol/s)(也就是波特率為120Baud),又假設(shè)每一個符號為8位(bit),則其傳送的比特率為(120symbol/s) * (8bit/symbol)=960bps.比特率在數(shù)字信道中,比特率是數(shù)字信號的傳輸速率,它用單

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論