寄存 器描述及其VHDL語言現(xiàn)象_第1頁
寄存 器描述及其VHDL語言現(xiàn)象_第2頁
寄存 器描述及其VHDL語言現(xiàn)象_第3頁
寄存 器描述及其VHDL語言現(xiàn)象_第4頁
寄存 器描述及其VHDL語言現(xiàn)象_第5頁
已閱讀5頁,還剩12頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、寄存器描述及其VHDL語言現(xiàn)象EDA 技術(shù)實(shí)用教程 寄存器描述及其VHDL語言現(xiàn)象 1.1 D觸發(fā)器的VHDL描述 【例4-6】LIBRARY IEEE ;USE IEEE.STD_LOGIC_1164.ALL ; ENTITY DFF1 IS PORT (CLK : IN STD_LOGIC ; D : IN STD_LOGIC ; Q : OUT STD_LOGIC ); END ; ARCHITECTURE bhv OF DFF1 IS SIGNAL Q1 : STD_LOGIC ; -類似于在芯片內(nèi)部定義一個(gè)數(shù)據(jù)的暫存節(jié)點(diǎn) BEGIN PROCESS (CLK,Q1) BEGIN IF

2、 CLKEVENT AND CLK = 1 THEN Q1 = D ; END IF; END PROCESS ;Q = Q1 ; -將內(nèi)部的暫存數(shù)據(jù)向端口輸出(雙橫線-是注釋符號) END bhv; 圖4-4 D觸發(fā)器圖4-4 D觸發(fā)器 寄存器描述及其VHDL語言現(xiàn)象 1.2 VHDL描述的語言現(xiàn)象說明 圖4-4 D觸發(fā)器1. 標(biāo)準(zhǔn)邏輯位數(shù)據(jù)類型STD_LOGIC BIT數(shù)據(jù)類型定義: TYPE BIT IS(0,1); -只有兩種取值 STD_LOGIC數(shù)據(jù)類型定義: TYPE STD_LOGIC IS (U,X,0,1,Z,W,L,H,-); 寄存器描述及其VHDL語言現(xiàn)象 1.2 VH

3、DL描述的語言現(xiàn)象說明 圖4-4 D觸發(fā)器2. 設(shè)計(jì)庫和標(biāo)準(zhǔn)程序包 LIBRARY WORK ;LIBRARY STD ; USE STD.STANDARD.ALL ; 使用庫和程序包的一般定義表式是:LIBRARY ;USE .ALL ; 寄存器描述及其VHDL語言現(xiàn)象 1.2 VHDL描述的語言現(xiàn)象說明 圖4-4 D觸發(fā)器3. 信號定義和數(shù)據(jù)對象 “CLKEVENT AND CLK=1” “SIGNAL Q1:STD_LOGIC;” 4. 上升沿檢測表式和信號屬性函數(shù)EVENT EVENT 5. 不完整條件語句與時(shí)序電路 【例4-7】ENTITY COMP_BAD IS PORT( a1,

4、b1 : IN BIT; q1 : OUT BIT ); END ; ARCHITECTURE one OF COMP_BAD IS BEGIN PROCESS (a1,b1) BEGIN IF a1 b1 THEN q1 = 1 ;ELSIF a1 b1 THEN q1 b1 THEN q1 = 1 ; ELSE q1 = 0 ; END IF; . 1.3 實(shí)現(xiàn)時(shí)序電路的VHDL不同表述 寄存器描述及其VHDL語言現(xiàn)象 【例4-9】.PROCESS (CLK) BEGINIF CLKEVENT AND (CLK=1) AND (CLKLAST_VALUE=0) THEN Q = D ; -

5、確保CLK的變化是一次上升沿的跳變 END IF; END PROCESS ; 1.3 實(shí)現(xiàn)時(shí)序電路的VHDL不同表述 寄存器描述及其VHDL語言現(xiàn)象 【例4-10】.PROCESS (CLK) BEGINIF CLK=1 AND CLKLAST_VALUE=0 -同例3-9 THEN Q = D ; END IF; END PROCESS ; 【例4-11】LIBRARY IEEE ;USE IEEE.STD_LOGIC_1164.ALL ;ENTITY DFF3 IS PORT (CLK,D : IN STD_LOGIC ; Q : OUT STD_LOGIC ); END ; ARCHI

6、TECTURE bhv OF DFF3 IS SIGNAL Q1 : STD_LOGIC; BEGIN PROCESS (CLK) BEGIN IF rising_edge(CLK) - 必須打開STD_LOGIC_1164程序包 THEN Q1 = D ; END IF; END PROCESS ; Q = Q1 ; -在此,賦值語句可以放在進(jìn)程外,作為并行賦值語句 END ; 1.3 實(shí)現(xiàn)時(shí)序電路的VHDL不同表述 寄存器描述及其VHDL語言現(xiàn)象 【例4-12】.PROCESS BEGIN wait until CLK = 1 ; -利用wait語句 Q = D ;END PROCESS;

7、 1.3 實(shí)現(xiàn)時(shí)序電路的VHDL不同表述 【例4-13】.PROCESS (CLK) BEGIN IF CLK = 1 THEN Q = D ; -利用進(jìn)程的啟動(dòng)特性產(chǎn)生對CLK的邊沿檢測 END IF; END PROCESS ; 圖4-7 例4-13的時(shí)序波形 1.3 實(shí)現(xiàn)時(shí)序電路的VHDL不同表述 【例4-14】.PROCESS (CLK,D) BEGIN IF CLK = 1 -電平觸發(fā)型寄存器 THEN Q = D ; END IF; END PROCESS ; 圖4-8 例4-14的時(shí)序波形 1.4 異步時(shí)序電路設(shè)計(jì) 【例4-15】 . ARCHITECTURE bhv OF MULTI_DFF IS SIGNAL Q1,Q2 : STD_LOGIC; BEGINPRO1: PROCESS (CLK) BEGIN IF CLKEVENT AND CLK=1 THEN Q1 = NOT (Q2 OR A); END IF; END PROCESS ;PRO2: PROCESS (Q1) BEGIN IF Q1EVENT AND Q1=1

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論