計(jì)算機(jī)組成原理A選擇題_第1頁
計(jì)算機(jī)組成原理A選擇題_第2頁
計(jì)算機(jī)組成原理A選擇題_第3頁
計(jì)算機(jī)組成原理A選擇題_第4頁
計(jì)算機(jī)組成原理A選擇題_第5頁
已閱讀5頁,還剩4頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、0”,那么它的輸出值(D取決于正邏輯還是負(fù)邏輯)ASCII編碼。B.是7位的編碼C.共有128個(gè)字符B變址尋址方式中,操作數(shù)的有效地址等于(變址寄存器,內(nèi)容加上形式地址)。B補(bǔ)碼加減法是指(C操作數(shù)用補(bǔ)碼表示,連同符號位直接相加減,減某數(shù)用加負(fù)某數(shù)的補(bǔ)碼代替,結(jié)果的符號在運(yùn)算中形成)CCPU通過指令訪問Cache所用的程序地址叫做(A)。A.邏輯地址CCPU通過指令訪問主存所用的程序地址叫做(A)oA.邏輯地址CCPU正在處理優(yōu)先級低的一個(gè)中斷的過程中又可以響應(yīng)更高優(yōu)先級中斷的解決中斷優(yōu)先級別問題的辦法被稱為(A)。A.中斷嵌套CCPU中通用寄存器(C)。C.可以存儲數(shù)據(jù)和地址CPU輸出數(shù)據(jù)的

2、速度遠(yuǎn)遠(yuǎn)高于打印機(jī)的打印速度,為解決這一矛盾,可采用(緩沖技術(shù))。CPUS過指令訪問主存所用的程序地址叫做(邏輯地址)。CPU正在處理優(yōu)先級低的一個(gè)中斷的過程中又可以響應(yīng)更高優(yōu)先級中斷的解決中斷優(yōu)先級別問題的辦法被稱為(中斷嵌套)。CPU中的通用寄存器(可以存放數(shù)據(jù)和地址)C采用虛擬存儲器的目的是為了B.給用戶提供比主存容量大得多的邏輯編程空間C采用虛擬存儲器的目的是為了(給用戶提供比主存容量大得多的邏輯編程空間)。C采用虛擬存儲器的主要目的是(B擴(kuò)大主存儲器的存儲空間,并能進(jìn)行自動(dòng)管理和調(diào)度)C常用的虛擬存儲系統(tǒng)由(A主存-輔存)兩級存儲器組成,其中輔存是大容量的磁表面存儲器。C程序的執(zhí)行過

3、程中,Cache與主存的地址映像是由()。D.硬件自動(dòng)完成的C程序計(jì)數(shù)器PC的位數(shù)取決于(存儲器的容量),指令寄存器IR的位數(shù)取決于(指令字長)。C程序計(jì)數(shù)器PC的位數(shù)取決于,指令寄存器IR的位數(shù)取決于。(B.存儲器的容量,指令字長C程序計(jì)數(shù)器PC屬于()。B.控制器C程序控制類指令的功能是(D改變程序執(zhí)行順序)C串行運(yùn)算器是一種最簡單的運(yùn)算器,其運(yùn)算規(guī)律是:按時(shí)間先后次序(C由低位到高位先行進(jìn)位運(yùn)算)C存儲單元是指(C存放一個(gè)字節(jié)的所有存儲元集合)c存儲器是計(jì)算機(jī)系統(tǒng)中的記T設(shè)備,它主要用來(c存放數(shù)據(jù)和程序)c存取周期是指存儲器進(jìn)行一次完整的讀寫操作所需要的全部時(shí)間。C長度相同但格式不同的

4、2種浮點(diǎn)數(shù),假設(shè)前者階碼短、尾數(shù)長,后者階碼長、尾數(shù)短,其他規(guī)定均相同,則它們可表示的數(shù)的范圍和精度為(C)。C.后者可表示的數(shù)的范圍大但精度低C長度相同但格式不同的2種浮點(diǎn)數(shù),假設(shè)前者階碼長、尾數(shù)短,后者階碼短、尾數(shù)長,其他規(guī)定均相同,則它們可表示的數(shù)的范圍和精度為(前者可表示的數(shù)的范圍大但精度低,后者可表示的數(shù)的范圍小但精度高)。D當(dāng)采用(直接存儲器訪問方式)輸入數(shù)據(jù)時(shí),除非CPU等待否則無法傳送數(shù)據(jù)給計(jì)算機(jī)。D當(dāng)采用(程序查詢方式)輸入數(shù)據(jù)時(shí),除非CPU等待否則無法傳送數(shù)據(jù)給計(jì)算機(jī)。D當(dāng)碼距d=4時(shí),海明校驗(yàn)碼具有。A.檢錯(cuò)能力B.糾錯(cuò)能力F.能發(fā)現(xiàn)2位錯(cuò),并糾正2位錯(cuò)D當(dāng)在采用(B)輸

5、入數(shù)據(jù)時(shí),除非CPU等待否則無法傳送數(shù)據(jù)給計(jì)算機(jī)。B.程序查詢方式D定點(diǎn)數(shù)補(bǔ)碼加法具有兩個(gè)特點(diǎn):一是符號位(B);B.與數(shù)值位一起參與運(yùn)算D定點(diǎn)數(shù)補(bǔ)碼加法具有兩個(gè)特點(diǎn):一是符號位(與數(shù)值位一起參與運(yùn)算);二是相加后最高位上的進(jìn)位(要舍去)D定點(diǎn)數(shù)補(bǔ)碼減法可以直接用加法器完成,此時(shí),符號位參與運(yùn)算;并把補(bǔ)碼形式的減數(shù)諸位求反發(fā)送至加法器,再向最低位給出進(jìn)位信號。(B與數(shù)值位一起參與運(yùn)算)D定點(diǎn)運(yùn)算器是用來進(jìn)行(定點(diǎn)運(yùn)算)。D堆棧尋址的原則是(后進(jìn)先出)。D對磁盤進(jìn)行格式化,在一個(gè)記錄面上要將磁盤劃分為若干,在這基礎(chǔ)上,又要將劃分為若干。(A)A.磁道,磁道,扇區(qū)D對于階碼和尾數(shù)都用補(bǔ)碼表示的浮點(diǎn)

6、數(shù),判斷運(yùn)算結(jié)果是否為規(guī)格化,錯(cuò)誤的方法是選擇一項(xiàng)或多項(xiàng):A.階符和數(shù)符相同B.階符和數(shù)符相異C.數(shù)符與尾數(shù)小數(shù)點(diǎn)后第一位數(shù)字相同D對主存儲器的基本操作包括。A.讀出信息B.寫入信息D在定點(diǎn)二進(jìn)制運(yùn)算器中,減法運(yùn)算一般通過(D)來實(shí)現(xiàn)。D.補(bǔ)碼運(yùn)算的二進(jìn)制加法器EPRO睡指(可擦可編程的只讀存儲器)F馮諾依曼機(jī)工作方式的基本特點(diǎn)是(B按地址訪問并順序執(zhí)行指令)F浮點(diǎn)數(shù)范圍和精度取決于A.階碼的位數(shù)和尾數(shù)的位數(shù)G關(guān)于操作數(shù)的來源和去處,表述不正確的是(D第四個(gè)來源和去處是外存儲器)H和輔助存儲器相比,主存儲器的特點(diǎn)是容量小,速度快,成本高H和外存儲器相比,內(nèi)存儲器的特點(diǎn)是(容量小,速度快,成本高

7、)H匯編語言要經(jīng)過(C匯編程序)的翻譯才能在計(jì)算機(jī)中執(zhí)行。H匯編語言要經(jīng)過(編譯程序)的翻譯才能在計(jì)算機(jī)中執(zhí)行。J加法器采用并行進(jìn)位的目的是(B)。B快速傳遞進(jìn)位信號J機(jī)器數(shù)中,零的表示形式不唯一的是A.原碼C.移碼D.反碼J基址尋址方式中,操作數(shù)的有效地址等于(A)oA.基址寄存器內(nèi)容加上形式地址 TOC o 1-5 h z J基址尋址方式中,操作數(shù)的有效地址等于(基址寄存器內(nèi)容加上形式地址)。J計(jì)算機(jī)的總線接口中,串行總線的特點(diǎn)是成本低線數(shù)少_。傳輸距離長J計(jì)算機(jī)科技文獻(xiàn)中,英文縮寫CAI代表(B計(jì)算機(jī)輔助教學(xué))J計(jì)算機(jī)系統(tǒng)的輸入輸出接口是(B主機(jī)與外圍設(shè)備)之間的交接界面。J計(jì)算機(jī)系統(tǒng)中

8、的存儲器系統(tǒng)是指(D、主存儲器和外存儲器)J計(jì)算機(jī)系統(tǒng)中的存儲器系統(tǒng)是指,沒有外部存儲器的計(jì)算機(jī)監(jiān)控程序可以存放在中D.主存儲器和外存儲器,ROMJ計(jì)算機(jī)硬件能直接識另麻口運(yùn)行的只能是(機(jī)器語言)程序。J寄存器間接尋址方式中,操作數(shù)在(主存單元)中J加法器采用并行進(jìn)位的目的是。B.快速傳遞進(jìn)位信號J間接尋址是指。指令中間接給出操作數(shù)地址K控制器的功能是。向計(jì)算機(jī)各部件提供控制信號L立即尋址是指(B)oB.指令中直接給出操作數(shù)L兩個(gè)補(bǔ)碼數(shù)相加,只有在時(shí)有可能產(chǎn)生溢出,在時(shí)一定不會(huì)產(chǎn)生溢出。(A ) A.符號位相同,符號位不同L兩個(gè)補(bǔ)碼數(shù)相加,只有在(符號位相同)時(shí)有可能產(chǎn)生溢出,在(符號位不同)

9、時(shí)一定不會(huì)產(chǎn)生溢出。.L兩個(gè)補(bǔ)碼數(shù)相加,只有在(最高位/符號位相同)時(shí)會(huì)有可能產(chǎn)生溢出,在(最高位/符號位不同)時(shí)(一定不會(huì)產(chǎn)生溢出)。L兩個(gè)補(bǔ)碼數(shù)相加,只有在最高位相同時(shí)會(huì)有可能產(chǎn)生溢出,在最高位不同時(shí)(C)0C.一定不會(huì)產(chǎn)生溢出L兩個(gè)補(bǔ)碼數(shù)相減,在符號相同時(shí)不會(huì)產(chǎn)生溢出,符號不同時(shí)(A)產(chǎn)生溢出。A.有可能L兩個(gè)補(bǔ)碼數(shù)相減,只有在時(shí)有可能產(chǎn)生溢出,在時(shí)一定不會(huì)產(chǎn)生溢出。(B符號位不同,符號位相同L兩個(gè)補(bǔ)碼數(shù)相減,只有在符號位不同時(shí)會(huì)有可能產(chǎn)生溢出,在符號位相同時(shí)(一定不會(huì)產(chǎn)生溢出)L邏輯運(yùn)算中的“邏輯加”是指.或運(yùn)算M沒有外存儲器的計(jì)算機(jī)監(jiān)控程序可以放在(BROM)M每一條指令執(zhí)行時(shí)通常有

10、讀取指令、執(zhí)行指令、分析指令等幾個(gè)步驟,他們的執(zhí)行順序應(yīng)該是(B)oB.讀取指令、分析指令、執(zhí)行指令M某SRAMK片,其容量為1KX8位,加上電源端和接地端,該芯片引出線的最少數(shù)目應(yīng)為20。M某存儲器容量為32Kx16位,則()。C.地址線為15根,數(shù)據(jù)線為16根M某機(jī)字長32位,采用定點(diǎn)整數(shù)表示,符號位為1位,尾數(shù)為31位,則原碼表示法可表示的最大正整數(shù)為,最小負(fù)整數(shù)為。(+(231-1),-(231-1)M某機(jī)字長16位,采用補(bǔ)碼定點(diǎn)小數(shù)表示,符號位為1位,數(shù)值位為15位,則可表示的最大正小數(shù)為一,最小負(fù)小數(shù)為。+(1-2-15),-1M某機(jī)字長16位,采用定點(diǎn)小數(shù)表示,符號位為1位,尾數(shù)

11、為15位,則可表示的最大正小數(shù)為,最小負(fù)小數(shù)為。+(1-2-15)-(1-2-15)M某機(jī)字長16位,采用定點(diǎn)整數(shù)表示,符號位為1位,尾數(shù)為15位,則可表示的最大正整數(shù)為,最小負(fù)整數(shù)為_。(A)A.+(215-1),-(215-1)M某機(jī)字長32位,采用定點(diǎn)小數(shù)表示,符號位為1位,尾數(shù)為31位,則原碼表示法可表示的最大正小數(shù)為,最小負(fù)小數(shù)為。(+(1231),一(1231)M某機(jī)字長32位,采用定點(diǎn)整數(shù)表示,符號位為1位,尾數(shù)為31位,則可表示的最大正整數(shù)為,最小負(fù)整數(shù)為_。(A)A.+(231-1),-(231-1)M某機(jī)字長32位,采用原碼定點(diǎn)小數(shù)表示,符號位為1位,數(shù)值位為31位,則可表

12、示的最大正小數(shù)為,最小負(fù)小數(shù)為。+(1-2-n),-(1-2-n)M某機(jī)字長32位;其中1位符號位,31位表示尾數(shù)。若用定點(diǎn)整數(shù)表示,則最大正整數(shù)為(十(231-1),最小負(fù)整數(shù)為(一(2311)。若用定點(diǎn)小數(shù)表小,則最大正小數(shù)為(十(1231)+1),最小負(fù)小數(shù)為(一(1一231)=1)。M某計(jì)算機(jī)的字長是16位,它的存儲容量是64KB,若按字編址,那么它的尋址范圍應(yīng)該是(032K TOC o 1-5 h z M某計(jì)算機(jī)的字長是8位,它的存儲容量是64KB,若按字編址,那么它的尋址范圍應(yīng)該是(B.064KM某寄存器中的值有時(shí)是地址,因此只有計(jì)算機(jī)的(A譯碼器)才能識別它M某微型機(jī)系統(tǒng),其操作

13、系統(tǒng)保存在軟磁盤上,其內(nèi)存儲器應(yīng)該采用(CRAM和ROMM某一RAM5片,其容量為512X8位,除去電源端和接地端外,該芯片引出線的最小數(shù)目應(yīng)為(D19)N若浮點(diǎn)數(shù)用補(bǔ)碼表示,則判斷運(yùn)算結(jié)果是否為規(guī)格化數(shù)的方法是(C數(shù)符與尾數(shù)小數(shù)點(diǎn)后第一位數(shù)字相異為規(guī)格化數(shù))N若主存每個(gè)存儲單元存8位數(shù)據(jù),則(其地址線與8無關(guān))。N若主存每個(gè)存儲單元為16位,則(其地址線與16無關(guān))。PPUSH指令,按操作數(shù)的個(gè)數(shù)是分屬于(A),使用的尋址方式是(E)和(G)。A.單操作數(shù)E.寄存器尋址方式G.堆棧尋址方式Q迄今為止,計(jì)算機(jī)中的所有信息仍以二進(jìn)制方式表示的原因是,計(jì)算機(jī)硬件能直接執(zhí)行的只有。(C)C.物理器件

14、性能所致,機(jī)器語言Q請從下面表示浮點(diǎn)運(yùn)算器的描述中選出描述正確的句子是。A.浮點(diǎn)運(yùn)算器可用兩個(gè)定點(diǎn)運(yùn)算器部件來實(shí)現(xiàn)C.階碼部件只進(jìn)行階碼相加、相減和比較操作RRAM芯片串聯(lián)的目的是,并聯(lián)的目的是。(B)B.增加存儲單元數(shù)量,增加存儲器字長RAMK片串聯(lián)的目的是(增加存儲單元數(shù)量),并聯(lián)的目的是(增加存儲器字長)。RAM片串聯(lián)時(shí)的片選信號是一一,并聯(lián)時(shí)的片選信號是。()A.串聯(lián),并聯(lián)R若一RAMK片,其容量1024X8位,除電源端和接地端外,連同片選和讀/寫信號,該芯片引出腳的最小數(shù)目應(yīng)為(B)。B.20C.17R若主存每個(gè)存儲單元存8位數(shù)據(jù),則(B)oB.其地址線與8位無關(guān)R若主存每個(gè)存儲器單

15、元為16位,則(B)oB.其地址(線)與16無關(guān)S輸入輸出指令的功能是C.進(jìn)彳fCPU和I/O設(shè)備之間的數(shù)據(jù)傳送S數(shù)據(jù)傳送過程中,數(shù)據(jù)由串行變并行或由并行變串行,這種轉(zhuǎn)換是由接口電路中的(移位寄存器)實(shí)現(xiàn)的。S數(shù)控機(jī)床是計(jì)算機(jī)在(實(shí)時(shí)控制)方面的應(yīng)用S隨著CPU1度的不斷提升,程序查詢方式很少被采用的原因是CPU與外設(shè)并行工作。T停電后存儲的信息將會(huì)丟失。A.靜態(tài)存儲器B.動(dòng)態(tài)存儲器C.高速緩沖存儲器W院整的計(jì)算機(jī)系統(tǒng)應(yīng)包括(D、配套硬件設(shè)備和軟件系統(tǒng))W微程序控制器中,機(jī)器指令與微指令的關(guān)系是(每一條機(jī)器指令由一段用微指令編成的微程序來解釋執(zhí)行)。W為了便于檢查加減法運(yùn)算是否發(fā)生溢出,定點(diǎn)運(yùn)

16、算器采用雙符號位的數(shù)值表示,在寄存器和主存中是采用(B)的數(shù)值表示。B.單符號位W為了便于檢查加減運(yùn)算是否發(fā)生溢出,定點(diǎn)運(yùn)算器采用雙符號位的數(shù)值表示,在寄存器和主存中是采用(單符號位)的數(shù)值表示。X下列部件(設(shè)備)中,存取速度最快的是CPU的寄存器X下列數(shù)中最大的數(shù)是()BCD)X下列數(shù)中最大的數(shù)是(56)8)X下列數(shù)中最大的數(shù)是(C)D. (5A)16X下列數(shù)中最大的數(shù)是(D)D. (235)16X下列數(shù)中最大的數(shù)是(D)D. (2C)16X下列數(shù)中最大的數(shù)是(2C)X下列數(shù)中最小的數(shù)是(42)8 )最大的是()BCD)X下列數(shù)中最小的數(shù)是(C)C. (00101000)BCDX下列數(shù)中最小

17、的數(shù)是(C)C. (00101001)BCDX下列數(shù)中最小的數(shù)是(D )D. (25)10X下列數(shù)中最小的數(shù)為(C ( 101001 ) BCD )X下列說法正確的是D.只有帶符號數(shù)的運(yùn)算才有可能產(chǎn)生溢出X下列說法中(B)是正確的。B.半導(dǎo)體RO娓非易失性的,斷電后仍然能保持記憶X下列正確的是。A.取指令操作是控制器固有的功能,不需要根據(jù)指令要求進(jìn)行B.指令長度相同的情況下,所有取指令的操作都是相同的C.單總線CPU中,一條指令讀取后PC的值是下一條指令的地址X相對補(bǔ)碼而言,移碼。D.1表示正號,0表示負(fù)號X相對尋址方式中,求有效地址使用(D)加上偏移量。D.程序計(jì)數(shù)器內(nèi)容X相對尋址方式中,求

18、有效地址使用(程序計(jì)數(shù)器內(nèi)容)加上偏移量。X相對尋址方式中,若指令中地址碼為X,則操作數(shù)地址為(PC)+X.X相對指令流水線方案和多指令周期方案,單指令方案的資源利用率和性能價(jià)格比(A)。A.最低X虛擬存儲器管理系統(tǒng)的基礎(chǔ)是程序的局部性原理,因此虛存的目的是為了給每個(gè)用戶提供比主存容量(大得多的邏輯)編程空間。X虛擬存儲器管理系統(tǒng)的基礎(chǔ)是局部性原理,因此虛存的目的是為了給每個(gè)用戶提供比主存容量(B)編程空間。B.大得多的邏輯Y1946年研制成功的第一臺計(jì)算機(jī)稱為,1949年研制成功的第一臺程序內(nèi)存的計(jì)算機(jī)稱為。(B)B.ENIAC,EDSACC.ENIAC,MARKI丫已知兇原=010100,

19、X反=A.010100丫已知X原=110100,X補(bǔ)=D.101100丫已知X原=110100,X移=B.001100丫硬連線控制器中,使用(程序計(jì)數(shù)器)來區(qū)別指令不同的執(zhí)行步驟。丫用于對某個(gè)寄存器中操作數(shù)的尋址方式稱為(C寄存器直接)尋址。丫運(yùn)算器的主要功能是進(jìn)行(邏輯運(yùn)算和算術(shù)運(yùn)算)。丫運(yùn)算器由ALU完成運(yùn)算后,除了運(yùn)算結(jié)果外,下面所列(結(jié)果是否為零)不是運(yùn)算器給出的結(jié)果特征信息。.Y運(yùn)算器由ALU完成運(yùn)算后,除了運(yùn)算結(jié)果外,下面所列(時(shí)鐘信號)不是運(yùn)算器給出的結(jié)果特征信息。丫運(yùn)算器由許多部件組成,但核心部分是(B)。B.算術(shù)邏輯運(yùn)算單元Y運(yùn)算型指令的尋址方式與轉(zhuǎn)移型指令的尋址不同點(diǎn)在于(

20、A前者取操作數(shù),后者決定程序的轉(zhuǎn)移地址)Z在CPU和主存之間加入Cache的目的是(D)。D.解決CPU和主存之間的速度匹配Z在CPUT主存之間加入Cache,能夠(解決CPU和主存之間的速度匹配問題)Z在CPUT主存之間加入Cache,能夠提高CPU問存儲器的速度,一般情況下Cache的容量命中率,因此Cache容量。(C)C.越大,越高,只要幾百K就可達(dá)90%以上Z在CPUT主存之間加入Cache,能夠提高CPU問存儲器的速率,一般情況下Cache的容量越大命中率越高_(dá),因此Cache容量_(只要幾十或幾百K就可達(dá)90%以上)_.Z在CPU中跟蹤指令后繼地址寄存器是(B程序計(jì)數(shù)器)Z在采用

21、DMAT式的I/O系統(tǒng)中,其基本思想是在(B主存與外圍設(shè)備)之間建立直接的數(shù)據(jù)通路。Z在采用DMAT式高速傳輸數(shù)據(jù)時(shí),數(shù)據(jù)傳送是(在DMA空制器本身發(fā)出的控制信號控制下完成的)。Z在采用DMAT式高速傳送數(shù)據(jù)時(shí),數(shù)據(jù)傳送是通過計(jì)算機(jī)的(D數(shù)據(jù)總線)傳輸?shù)摹?Z在磁盤和磁帶這兩種磁表面存儲器中,存取時(shí)間與存儲單元的物理位置有關(guān)。按存取方式為(C磁盤是隨機(jī)半順序存取,磁帶是順序存?。㈱在單級中斷系統(tǒng)中,CPU一旦響應(yīng)中斷,則立即關(guān)閉(C中斷屏蔽)標(biāo)志,以防止中斷服務(wù)結(jié)束前同級的其他中斷源產(chǎn)生另一次中斷進(jìn)行干擾。Z在定點(diǎn)二進(jìn)制運(yùn)算器中,加法運(yùn)算一般通過Z在定點(diǎn)二進(jìn)制運(yùn)算器中,減法運(yùn)算一般通過Z在定點(diǎn)

22、數(shù)運(yùn)算中產(chǎn)生溢出的原因是 (C )(D ) 來實(shí)現(xiàn)。D.補(bǔ)碼運(yùn)算的二進(jìn)制加法器( 補(bǔ)碼運(yùn)算的二進(jìn)制加法器)來實(shí)現(xiàn)。C.運(yùn)算的結(jié)果的操作數(shù)超出了機(jī)器表示范圍Z在定點(diǎn)運(yùn)算器用來進(jìn)行(B)。B.定點(diǎn)運(yùn)算Z在定點(diǎn)運(yùn)算器中,必須要有溢出判斷電路,它一般用(異或門)來實(shí)現(xiàn)Z在機(jī)器數(shù)(B補(bǔ)碼)中,零的表示方式是唯一的Z在定點(diǎn)運(yùn)算器中,無論采用雙符號位還是采用單符號位,都必須要有溢出判斷電路,它一般用(異或門)來實(shí)現(xiàn)Z在獨(dú)立編址方式下,存儲單元和I/O設(shè)備是靠(不同的地址和指令代碼)來區(qū)分的。.Z在獨(dú)立編址方式下,存儲單元和I/O設(shè)備是靠(不同的指令或不同的控制信號)來區(qū)分的。Z在計(jì)算機(jī)I/O系統(tǒng)中,在用DM

23、AT式傳送數(shù)據(jù)時(shí),DMA空制器應(yīng)控制(以上都是)。.Z在計(jì)算機(jī)總線結(jié)構(gòu)的單機(jī)系統(tǒng)中,三總線結(jié)構(gòu)的計(jì)算機(jī)的總線系統(tǒng)有(B)組成。B.數(shù)據(jù)總線、地址總線和控制總線Z在控制器中,必須有一個(gè)部件,能提供指令在內(nèi)存中的地址,服務(wù)于讀取指令,并接收下條將被執(zhí)行的指令的地址,這個(gè)部件是PCZ在控制器中,部件(C)用于接收并保存從內(nèi)存讀出的指令內(nèi)容,在執(zhí)行本條指令的過程中提供本條指令的主要信息。C.指令寄存器IRZ在控制器中,部件(D)能提供指令在內(nèi)存中的地址,服務(wù)于讀取指令,并接收下條將被執(zhí)行的指令的地址。D.程序計(jì)數(shù)器PCZ在控制器中,部件(D)用于存放下一條指令的地址。D.程序計(jì)數(shù)器PCZ在控制器中,部件(程序計(jì)數(shù)器PC)能提供指令在內(nèi)存中的地址,服務(wù)于讀取指令,并接收下條將被執(zhí)行的指令的地址。Z在控制器中,部件(指令寄存器IR)用于接收并保存從內(nèi)存讀出的指令內(nèi)容,在執(zhí)行本條指令的過程中提供本條指令的主要信息。Z在控制器中,部件(程序計(jì)數(shù)器PC)用于存放下一條指令的地址。Z在數(shù)據(jù)傳送過程中,數(shù)據(jù)由串行變并行或由并行變串行,這種轉(zhuǎn)換是由接口電路中的(移位寄存器)實(shí)現(xiàn)的57.周期挪用方式常用于(直接存儲器訪問方式)的輸入輸出中Z在數(shù)據(jù)傳送過程中,數(shù)據(jù)由串行變并行或由并行變串行,這種轉(zhuǎn)換是由接口電路中的(移位寄存器)實(shí)現(xiàn)的。Z

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論