創(chuàng)龍c6748平臺tl6748fi-evm開發(fā)板規(guī)格書_第1頁
創(chuàng)龍c6748平臺tl6748fi-evm開發(fā)板規(guī)格書_第2頁
創(chuàng)龍c6748平臺tl6748fi-evm開發(fā)板規(guī)格書_第3頁
創(chuàng)龍c6748平臺tl6748fi-evm開發(fā)板規(guī)格書_第4頁
創(chuàng)龍c6748平臺tl6748fi-evm開發(fā)板規(guī)格書_第5頁
已閱讀5頁,還剩24頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、HistoryDraft No.修改附錄AA4版,替換封面、產(chǎn)品圖、硬件資源圖、機械尺A2公司官網(wǎng)HistoryDraft No.修改附錄AA4版,替換封面、產(chǎn)品圖、硬件資源圖、機械尺A2公司官網(wǎng) 技:2 典型運用領(lǐng)4 軟硬件參7 產(chǎn)品認10 開發(fā)板套12 增值服幫公司官網(wǎng)2 典型運用領(lǐng)4 軟硬件參7 產(chǎn)品認10 開發(fā)板套12 增值服幫公司官網(wǎng):附錄A 開發(fā)例11 技術(shù)支9 產(chǎn)品訂購型8 機械尺寸6 電氣特5 開發(fā)資3 通信原1 開發(fā)板簡1 開發(fā)板簡TI TMS320C6748 定點/DSP C674x + Xilinx Spartan-6 FPGA 處理器; TMS320C6748FPGAu

2、PPEMIFA1 開發(fā)板簡TI TMS320C6748 定點/DSP C674x + Xilinx Spartan-6 FPGA 處理器; TMS320C6748FPGAuPPEMIFAI2C228MByte/s; 456MHz EMIFA、uPP、USB2.0FPGA兼容XilinxSpartan-6升級能力強55mm*33mm,極小的DSP+ARM 雙B2B連接器,占用空間小,穩(wěn)定性強,易插拔,防反插; 支機、SYS/BIOS操作系統(tǒng)1 公司官網(wǎng) 技:2 圖 公司官網(wǎng)2 圖 公司官網(wǎng) 技:由廣州創(chuàng)龍設(shè)計的TL6748FI-EVM 是一款DSP+FPGA 高處理開發(fā)板,適等TMS320C67

3、48 uPP、EMIFA 了需求獨特、靈活、功能強大的DSP+FPGA 高處理系統(tǒng)2 典型運用領(lǐng)多路高處理系由廣州創(chuàng)龍設(shè)計的TL6748FI-EVM 是一款DSP+FPGA 高處理開發(fā)板,適等TMS320C6748 uPP、EMIFA 了需求獨特、靈活、功能強大的DSP+FPGA 高處理系統(tǒng)2 典型運用領(lǐng)多路高處理系數(shù)據(jù)處3 通信原公司官網(wǎng):圖 5 圖 框前端由Xilinx Spartan-6 5 圖 框前端由Xilinx Spartan-6 XC6SLX9/16/25/45 65MSPS。AD數(shù)據(jù)通過uPP EMIFA TMS320C6748 的DSP公司官網(wǎng) 技:AD 數(shù)據(jù)被TMS320C

4、6748 處理之后,數(shù)據(jù)對比和分析、網(wǎng)絡(luò)轉(zhuǎn)發(fā)、SATA 硬TMS320C6748 FPGAFPGA DA175MSPS(1) 前端部分由Xilinx Spartan-6 XC6SLX9/16/25/45 FPGAAD AD 數(shù)據(jù)被TMS320C6748 處理之后,數(shù)據(jù)對比和分析、網(wǎng)絡(luò)轉(zhuǎn)發(fā)、SATA 硬TMS320C6748 FPGAFPGA DA175MSPS(1) 前端部分由Xilinx Spartan-6 XC6SLX9/16/25/45 FPGAAD AD 數(shù)據(jù)進行預(yù)濾波處理,AD 65MSPSDACDA 175MSPS(2) 高速數(shù)據(jù)傳輸部分由uPP、EMIFA、SPI 和I2C 通信

5、總。大規(guī)模吞吐量的D DA uPP DSP FPGA 之間進行高速穩(wěn)定傳輸;DSP FA 總線對FPGA 進行并行邏輯控制和進行中等規(guī)模吞吐量,同時可通過I2C FPGA (3) 高速數(shù)據(jù)處理部分由DSP 核和算法。可實現(xiàn)對AD 和DA 數(shù)據(jù)進行時域頻域、幅值等信號參數(shù)進行實時變換處理(FFT 變換、FIR 濾波等(4) D AD DA 和4 軟硬件參硬件框7 公司官網(wǎng)技:8 圖 公司官網(wǎng)8 圖 公司官網(wǎng)技:1 公司官網(wǎng) 技: 128/256/512MByteNAND1 公司官網(wǎng) 技: 128/256/512MByteNAND B2B2x50pin公座B2B,2x50pin 母座B2B0.5m

6、m2xIDC3簡易牛角座(2x25pin規(guī)格)2.54mmuPP、EMIFA、VPIF、GPIO 1x系統(tǒng)復(fù)位按鍵,1x 1x供電指示燈,4x1xIRevBJTAG 1xLCD BOOT1x5bit1xSD 1xRC1220RTC 1x7pinSATA 1xRJ45以太網(wǎng)口,10/100M圖 表 公司官網(wǎng) 技:XilinxSpartan-6XC6SLX9/16/25/451x6x3x64pin公座B2B,1xUSB(僅作供電功能使用64表 公司官網(wǎng) 技:XilinxSpartan-6XC6SLX9/16/25/451x6x3x64pin公座B2B,1xUSB(僅作供電功能使用644x1x 1x

7、I2C(On1x1x1x6x 12bit2 1xUSB2.0OTG 4xUSB1.1HOST USBHUB 1x3.5mmLINEIN 音頻輸入接口,1x3.5mmMICIN 1x3.5mmLINEOUT 1x 2xRS232 串口,1xRS485串口(RS485 UART1 復(fù)用1x1x5V2A DC-005 5.5mmXilinxSpartan-6Spartan-6系列是Xilinx 應(yīng)用廣泛、性價比極高的,共有324個管腳,提IOLX9、LX16、LX25、LX45CPUXilinxSpartan-6Spartan-6系列是Xilinx 應(yīng)用廣泛、性價比極高的,共有324個管腳,提IOL

8、X9、LX16、LX25、LX45CPUpin pin 高速 ADCAD9238 ADI 12bit A/D Vp-p 2Vp-p 可選,AD9238 3 20MSPS、40MSPS 65MSPS。不僅可提供與單 A/DA/D轉(zhuǎn)換器相比,AD9238pin to pin AD92383180mW330mW600mWA/D轉(zhuǎn)換器一 64 LQFP 封裝(9mm*9mm),高速 DACAD9706ADI 12bit175MSPS D/A 轉(zhuǎn)換器,輸出電流范1mA5mA,廣泛應(yīng)用于通信、工控、醫(yī)療、電力等高速數(shù)據(jù)輸出應(yīng)用場合。AD9704/AD9705/AD9706/AD9707175MSPSD/A

9、4 po pin 8/10/12/14 行了優(yōu)化,同時保持出色的動態(tài)性能,具有靈活的電源電壓范圍(1.7V3.6V)公司官網(wǎng) 技:12bit1 2.2mWAD9748/AD9740/AD9742/AD9744 系列D/A 轉(zhuǎn)換器與以上系列D/A 轉(zhuǎn)換器也是po pin 兼容(LFCSP_VQ 封裝),專門針對通信系統(tǒng)的發(fā)射信號路徑進行了優(yōu)化。用戶可根參表 5 開發(fā)Spartan-6 端提卡原理圖Datasheet;提供系統(tǒng)燒寫鏡像、源代碼和完整2.2mWAD9748/AD9740/AD9742/AD9744 系列D/A 轉(zhuǎn)換器與以上系列D/A 轉(zhuǎn)換器也是po pin 兼容(LFCSP_VQ 封

10、裝),專門針對通信系統(tǒng)的發(fā)射信號路徑進行了優(yōu)化。用戶可根參表 5 開發(fā)Spartan-6 端提卡原理圖Datasheet;提供系統(tǒng)燒寫鏡像、源代碼和完整開發(fā)包Xilinx Spartan-6 FPGA TI OMAP-L138 提供開TMS320C6748 端(1) (2) Demo (3) C6748 FPGA A基于DSP 端DSPSYS/BIOS開發(fā)例程PRU 的匯編開發(fā)例程FPGA 公司官網(wǎng) 技:DSP支 CCS ISE 6 電氣板工作表 功耗測表 板時,在外接5V電壓情況下 6 電氣板工作表 功耗測表 板時,在外接5V電壓情況下 7 產(chǎn)品公司官網(wǎng) 技:/-/11 8 機械尺寸表 公司

11、官網(wǎng):11 8 機械尺寸表 公司官網(wǎng):PCB 8 4 3 13 公司官網(wǎng) 技13 公司官網(wǎng) 技:圖 9 產(chǎn)品訂購型表 表 備注:標(biāo)配SOM-TL6748-4-1GN1GD-I和TL-HSAD-LX16-I,其他型號請與相關(guān)銷公司官網(wǎng):FPGASpartan-69 產(chǎn)品訂購型表 表 備注:標(biāo)配SOM-TL6748-4-1GN1GD-I和TL-HSAD-LX16-I,其他型號請與相關(guān)銷公司官網(wǎng):FPGASpartan-6Spartan-6CPU NAND否否是圖 型號參數(shù)解圖 圖 10 開發(fā)板套公司官網(wǎng)型號參數(shù)解圖 圖 10 開發(fā)板套公司官網(wǎng): 11 技術(shù)協(xié)助底板設(shè)計和測試,減少硬件設(shè)提供長期12

12、 增值公司官網(wǎng) 技: 板5V2A7 寸LCD SD SD RS232 11 技術(shù)協(xié)助底板設(shè)計和測試,減少硬件設(shè)提供長期12 增值公司官網(wǎng) 技: 板5V2A7 寸LCD SD SD RS232USBRS232 MiniOTG 2.54-50PSMA 3 3 1 1 1 1 1 1 1 1 1 2 1 1 技術(shù)培公司官網(wǎng) 技技術(shù)培公司官網(wǎng) 技:幫技創(chuàng)龍官網(wǎng)技線上商城XilinxSpartan-6TI 中 HYPERLINK http:/w/ 幫技創(chuàng)龍官網(wǎng)技線上商城XilinxSpartan-6TI 中 HYPERLINK http:/w/ TI 英TI 官網(wǎng)TI公司官網(wǎng)技:A 開發(fā)例表 公司官網(wǎng)技

13、:DSP 端的 機開發(fā)例程GPIO輸出(LED燈GPIO輸入(按鍵中斷EDMA A 開發(fā)例表 公司官網(wǎng)技:DSP 端的 機開發(fā)例程GPIO輸出(LED燈GPIO輸入(按鍵中斷EDMA 32-bit模式/4-bit分頻定時器/UART1 UART2EDMARS485IICEEPROM SPIFLASH SPIFLASH 4DAC 模塊(SPI 總線4DAC 模塊(SPI總線不公司官網(wǎng) 技:RTC LCD VGA4.3 7 SDSATAUSBOTG從方式(USBBULK管道通信USBOTG公司官網(wǎng) 技:RTC LCD VGA4.3 7 SDSATAUSBOTG從方式(USBBULK管道通信USBO

14、TG從方式(虛USBOTG從方式(USB虛擬串口USBOTG主方式(USB鍵盤USBOTG主方式(USB鼠標(biāo)USBOTG主方式(U盤內(nèi)容查看Web Socket LineOut音頻輸出(EMDA方式LineOut音頻輸出(中斷方式LineOut音頻輸出(查詢方式LineOut音頻輸出(導(dǎo)入文件方式音頻輸入(EMDA方式MicIn音頻輸入(中斷方式MicIn音頻輸入(查詢方式MicIn音頻輸入(保存文件方式MicIn音頻輸入(波形輸入方式LineIn音頻輸入(EMDA方式:R復(fù)雙通道輸入LCD顯示測復(fù)輸入LCD顯示測復(fù)輸入VGA顯示測CANuPPuPPFPGA EDMA3EDMA3EMIFAFP

15、GA100KHz采樣AD85688 AD EMIFA8 EMIFA8 EMIFA6 EMIFA6 EDMA200k10kEMIFA8 EMIFA8 NANDFLASHVPIF頭LineIn音頻輸入(波形輸入方式Line:R復(fù)雙通道輸入LCD顯示測復(fù)輸入LCD顯示測復(fù)輸入VGA顯示測CANuPPuPPFPGA EDMA3EDMA3EMIFAFPGA100KHz采樣AD85688 AD EMIFA8 EMIFA8 EMIFA6 EMIFA6 EDMA200k10kEMIFA8 EMIFA8 NANDFLASHVPIF頭LineIn音頻輸入(波形輸入方式LineIn音頻輸入(保存文件方式LineIn

16、音頻輸入(查詢方式LineIn音頻輸入(中斷方式:基于CodecEngine 的數(shù)RGB242有限EMIFEDMALED 雙路顯3 UART2FIFOSPI0SDCPU:基于CodecEngine 的數(shù)RGB242有限EMIFEDMALED 雙路顯3 UART2FIFOSPI0SDCPU:表 硬件中斷(HWI 掛鉤函數(shù)硬件中斷(HWI 設(shè)組件DSPSYS/BIOS G711A G711AAACLCEncodeAACAACHEv2Decode :表 硬件中斷(HWI 掛鉤函數(shù)硬件中斷(HWI 設(shè)組件DSPSYS/BIOS G711A G711AAACLCEncodeAACAACHEv2Decod

17、e :WebTFTP net TCP發(fā)送/UDP TCP TCP TCP_C WAV 音(SD卡MP3 音(SD 卡MicInLineInUART2UART2UART1SDFAT SDRAW 硬件中斷(HWI觸發(fā)任務(wù)硬件中斷(HWI發(fā)中斷硬件中斷(HWI中斷嵌套:WebTFTP net TCP發(fā)送/UDP TCP TCP TCP_C WAV 音(SD卡MP3 音(SD 卡MicInLineInUART2UART2UART1SDFAT SDRAW 硬件中斷(HWI觸發(fā)任務(wù)硬件中斷(HWI發(fā)中斷硬件中斷(HWI中斷嵌套:表 PRUuPP PRU 觸發(fā)PRU 觸發(fā)PRUDAC PRU 控制GPIO

18、PRU 控制GPIO PRU DSPFPGA AD 模uPPCPUSYS/BIOSSYS/BIOSSYS/BIOSSYS/BIOSEDMA3RawIP頭 Web服務(wù)器Web服務(wù)器(使用RMII接口:表 PRUuPP PRU 觸發(fā)PRU 觸發(fā)PRUDAC PRU 控制GPIO PRU 控制GPIO PRU DSPFPGA AD 模uPPCPUSYS/BIOSSYS/BIOSSYS/BIOSSYS/BIOSEDMA3RawIP頭 Web服務(wù)器Web服務(wù)器(使用RMII接口表 表 公司官網(wǎng) 技:FPGALED IIC uPPuPP接收測試(DSP接收uPPGPIO輸出(標(biāo)準(zhǔn)匯編GPIO輸出(線性匯編GPIO輸出 C+C

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論