cadence布線前線長約束仿真_第1頁
cadence布線前線長約束仿真_第2頁
cadence布線前線長約束仿真_第3頁
cadence布線前線長約束仿真_第4頁
cadence布線前線長約束仿真_第5頁
已閱讀5頁,還剩14頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、打開電路板,然后設(shè)置的仿真模型。打開電路板,然后設(shè)置的仿真模型。在在設(shè)計(jì)里面約束很重要,我覺得比較重要和常用就是線長約束,等長約束,還有那個(gè)差分約束。打開電路板,然后設(shè)置的仿真模型。打開電路板,然后設(shè)置的仿真模型。在在設(shè)計(jì)里面約束很重要,我覺得比較重要和常用就是線長約束,等長約束,還有那個(gè)差分約束。先看看線長約束,其實(shí)線長約束如何設(shè)置我不多說了,網(wǎng)上有于博士的視頻教程,你也可以購買于博士寫的那本書來讀讀,那里面說的很清楚,可以說是手把手了。-于博士說,這個(gè)需要信號(hào)仿-于博士說,這個(gè)需要信號(hào)仿當(dāng)然了從到的數(shù)據(jù)線是越短越好,但是你是板,不可能靠的很近,肯定有個(gè)最小距離的,當(dāng)然了最大距離也是有限制的

2、,主要就是最大距離,如果你確定了最大線長,那么最小線長也確定了。假設(shè)說明一下,你現(xiàn)在確定了最大線長是,跟信號(hào)見最大延時(shí)時(shí)間是,可以允許的延時(shí)時(shí)間,條線的延時(shí)時(shí)間小于,不會(huì)影響數(shù)據(jù)準(zhǔn)確性,而且我們知道板上的信號(hào)傳輸距離和時(shí)間關(guān)系是:h這是個(gè)經(jīng)驗(yàn)值。轉(zhuǎn)換成線長數(shù)據(jù)就是。那就是說,最小線長是,=就2?!TomiTo3面看于啟HeU7/;2:述Fl本地EUIiIl,U7.2PCBI個(gè)融cbk軟Project:D:-./PCBXSlStft/Mijiisystes.FileViewEdit色己七ArLalyzfeHelpUElSLENGTH2600.000mil3600汗SetTopolugyConst

3、raints可以了,這樣的走線,使得和中間的數(shù)據(jù)信號(hào)在延時(shí)方面沒有問題。下面具體說明一下,看圖操作。ReadyMasParallelWiinqUser-DefinedSwit.ch-Se111erPOelayImpedance離和時(shí)間關(guān)系是:h這是個(gè)經(jīng)驗(yàn)值。轉(zhuǎn)換成線長數(shù)據(jù)就是。那就是說,最小線長是,=就2?!TomiTo3面看于啟HeU7/;2:述Fl本地EUIiIl,U7.2PCBI個(gè)融cbk軟Project:D:-./PCBXSlStft/Mijiisystes.FileViewEdit色己七ArLalyzfeHelpUElSLENGTH2600.000mil3600汗SetTopolug

4、yConstraints可以了,這樣的走線,使得和中間的數(shù)據(jù)信號(hào)在延時(shí)方面沒有問題。下面具體說明一下,看圖操作。ReadyMasParallelWiinqUser-DefinedSwit.ch-Se111erPOelayImpedancearaet鼻rskX亡厲eut亡m亡門人EuEuii:色kUoinmarLclEromRule-TypeMin-DelayMsk-DegCIRCUITRelPropDe1awVaaeTalueCountMS4.106血16.4MILTO?RuleEditingRuleType:U6.K102600.000mil600.000milFrom:NameUsageA

5、LLDRVRS/R6VRSDRIVER/RECEIVERLONGEST-SHORTEST喙:.1UNSPEC-看怎么.樣得到這樣的最大線長數(shù)據(jù)。FEC?U6.K1810U這點(diǎn)很重要,不然里面有些菜單的功能沒有US.購10:LengthvApplyCancelAMSSimulatorFCBEditorUtilitiesTutori:1eWJtlsl2NewinRelease15.7CadenceSwitchReleaseIleeigrLEntryAMSSimulatorFCBEditorUtilitiesTutori:1eWJtlsl2NewinRelease15.7CadenceSwitchR

6、eleaseIleeigrLEntryCISIleeietlEntryHIlLIle5ietlEntryKDLJbilesChe匚kn-LaycutPlusEmartEuuCaliLraLiMaryExplorerMudel工:ntEgrityOtlIineHocujtimiLtationREAUMEFCRgner:=lTlectM:dTLager位置:D:ACadenceFB_15.REAUMEFCRgner:=lTlectM:dTLagerSigXplorerSiF卸戸CoimActivityMgrSyfi.tem辰chFt盤iUnin5tallCadenceSFB15.7在在設(shè)計(jì)里面約束

7、很重要,我覺得比較重要和常用就是線長約束,等長約束,還有那個(gè)差分約束。AllegroPCBSIGXL:DSPsyste.brdProject:D:/PCB工程文件/unroirted在在設(shè)計(jì)里面約束很重要,我覺得比較重要和常用就是線長約束,等長約束,還有那個(gè)差分約束。FileEditViewDisplaygeitupLogicFlaceRouteAjL:=LlyzeToolsHelp;:Mi;汽仝q狄氏珂氓氓凈點(diǎn)薯i區(qū)I#S在在設(shè)計(jì)里面約束很重要,我覺得比較重要和常用就是線長約束,等長約束,還有那個(gè)差分約束。Fl2昭-P我們ED10ED9ED8ED7ED6ED5ED4ED3日BUS1.nrtT

8、ftED3皿03T.ED?-eED?De,ED?EiED?Bo.ED?ED?ED?D?Cr.:IMe,ED?一ED1助EeD1D;ED1-ED1El,我.-File:EditOtjectsColujTinViAniilyzt:生iditToolsWindowHelp-AlljegroPCBSI:GXL?DSPsyste.brdProject:.D:.-/PCBalSZSZf/uiirojitcdFileEdi+ViewDisplayLogicFlaceRouteToolsHelp也:ateri:=lLe.1車linesHotes.UserPreferences.FileEditObjeelsC

9、clijjTinViewAnyzeAudi世m(xù)tFrcipei-ties.FrcipertyDefiniti(m.DefirLeLi毗e.DATA_BUS_M1-已ElectricalConstraintSetE菲SignalIntegrity田聊Timing申再Routing聊Wiring聊Impeddnee曲Min/Ma:PropagationDelays聊TotdlEtchLength聊DifferentialPair聒RelativePrupagationDelay-弈AllObjectsED1IBUS1DATABUS1DATABUSIDATABUS1DATABUS1DATABUSID

10、ATABUS1DATABUS1DATABUSIDATAVSL.4rHDrawingSize.DrawingQption.哄毗Sizes.EditFrapertiejReferencedElectriciilCSetTEMPLATETEMPLATETEMPLATETEMPLATETEMPLATETEMPLATETEMPLATETEMPLATETEMPLATETEMPLATETEMPLATETEMPLATETEMPLATETEMPLATETEMPLATETEMPLATETEMPLATEED12BUS1DATATEMPLATETEMPLATETEMPLATETEMPLATETEMPLATETEMPL

11、ATETEMPLATETEMPLATETEMPLATETEMPLATEConstraintlanager(connectedtoAllegroPCBSIGXL15.7)一Hets:RoutingDSPsystTopologjScheduleVerilySchedule3DSPsystemriiinAT/kArLiilyzt!SelectBookiTHdi-k.TEMPLATETEMPLATETEMPLATEDeselectFind.ED1型,找們只說Constraints.Electric:=LLConsttniTLtSpreadsheet.DATABUSM1ESElectricalConst

12、raintSetE)聊SignalIntegrityE)笄Timinge-sRouting曲Wiring曲Impedance曲Min/MaxPropagdlionDelays曲TotdlEtchLength曲DifferentialPair甘RelativePropagationDelayAllConstraints曲SignalIntegrit/Timing/RoutingHIJser-Defin已H曲Wiring曲Impedance曲Min/MaxPropagationDelays曲TotdlEtchLength曲DifferentialPair曲RelativePropagationDe

13、layCustomMeasurement拜GeneralProp已tieg白已DFICSFIpnhirAl色已NetSignalIntegrity曲ElectricalPropertiesReflection聊EdgeDistortio尊EstimatedXtalk庭SimulatedXtalk白”黑TimingSitch/SettleDelays1移動(dòng)一下器件符號(hào),如下圖。是型拓?fù)浣Y(jié)構(gòu)。我們這里不說0-4-RoutingExpandAlt+LollapeeAlt-kMembershipkRemoveRenajrie.F2DeleDelElectiricalCSetFLeferences.6U

14、7UW線長。也就是數(shù)據(jù)線的線長。在在設(shè)計(jì)里面約束很重要,我覺得比較重要和常用就是線長約束,等長約束,還有那個(gè)差分約束。SPRM142AIDH09J33-OhmSPRM142AIDH09J7L11MkrcikiTL12icrgLirIU6PUL-5EC67J3BGDPU6PUL疣67J3BGDPmiera5160ol7L11fJicroitri60ohm0,DJns0.7nEMI3OKHeSwit匚:hingFreqi.iencySimulationModesPuIseStimu1usSitilulationParanietersSimulamtihileSGeneration.Ch:ELTLT

15、LHlArL:il7si5ResetSimDsLtsC|ioomhZ0-5FileViewEditSetHPa麻Libr:ries.S?f腔RaMupv1r池?iPreferences.iLSinnilatE在在設(shè)計(jì)里面約束很重要,我覺得比較重要和常用就是線長約束,等長約束,還有那個(gè)差分約束。對(duì)話框的相關(guān)設(shè)置,其他默認(rèn)就行了。然后點(diǎn)擊關(guān)閉對(duì)話框,然后接下來的操作很重要,你使用鼠標(biāo)點(diǎn)擊下圖中紅色圈中的字符,就會(huì)彈出圖中的設(shè)置脈沖,上升沿或者下降沿的對(duì)話框,我們選擇脈沖,對(duì)話框顯示是個(gè)脈沖,就是上面那個(gè)對(duì)話框里面設(shè)置的。Stimu丄uwName050OKApplyCancelStimu1usEdi

16、tingC_J-QuietLoJ患在SigXplorerPCBSIGXL:BUS1_DATA.top:./PCB工程文件/unircnrtedFileViewEditgwtArL:ilyziBHelpDATAI龜然就錯(cuò)玄個(gè)命StateInfoDATACLOCKEDS.timulusType:對(duì)話框的相關(guān)設(shè)置,其他默認(rèn)就行了。然后點(diǎn)擊關(guān)閉對(duì)話框,然后接下來的操作很重要,你使用鼠標(biāo)點(diǎn)擊下圖中紅色圈中的字符,就會(huì)彈出圖中的設(shè)置脈沖,上升沿或者下降沿的對(duì)話框,我們選擇脈沖,對(duì)話框顯示是個(gè)脈沖,就是上面那個(gè)對(duì)話框里面設(shè)置的。Stimu丄uwName050OKApplyCancelStimu1usEdit

17、ingC_J-QuietLoJ患在SigXplorerPCBSIGXL:BUS1_DATA.top:./PCB工程文件/unircnrtedFileViewEditgwtArL:ilyziBHelpDATAI龜然就錯(cuò)玄個(gè)命StateInfoDATACLOCKEDS.timulusType:StijiLuli.isName:DeleteStimuFall100MHz10Cell(V6)StijijiXsisEdit5PRM142AIDH09J.OFall0Custom9N_PREFSU6PU1.M:67J3BGDPXDutyJiFreqi.iencyInitRise7L11的那步,才可以行60o

18、hm0,DJns在在設(shè)計(jì)里面約束很重要,我覺得比較重要和常用就是線長約束,等長約束,還有那個(gè)差分約束。:SieKplureiPCBSIGXL:BUlD直TA.tup1.0Projecti,D:.-./P(7B工程文fF/unr肚irtf?eiFileViewEditSetHelpLibraries.SimulaEcurLtiiviG:SGeneration.Ch:=LrLrLelArLidlysieResetSimDsLt獨(dú)U6pueSee67J3B.DPSPRM14?ATLUMiEriRCK18iDSFSiSTEiDSFSYSTEiDSFSiSTEiDSFSiSTEiDSFSYSTEi白直|

19、Views+3C:ftesi:=ulModeDisplay-匹JWaveformLibr:=Q_y國Eiml:(DSFSYSTEM1J6IC18)imulationFDSFSiSTEi-u血11:(DSPSYSTEMU6KI8)DSJ在在設(shè)計(jì)里面約束很重要,我覺得比較重要和常用就是線長約束,等長約束,還有那個(gè)差分約束。在在設(shè)計(jì)里面約束很重要,我覺得比較重要和常用就是線長約束,等長約束,還有那個(gè)差分約束。tlineEip1avMudeHrrixarEElL圖珈WfbTJJBGDPiniped:an匚eTLJUr-Untit14-SigveFileEditZocmGraphToulsViewHel

20、p:eeE/WEA:A三耳耳軌氣貝心Vl-1AVl-1A3I:ETIlliIllimiIlliIllimiIII!biEn:veSigXplorcrPCBSIGXL:BUS1_DATA.top1.0Project:D:./PCB工程文fF/unroutedDropDelay匚沙上遲|呵丁K旨斃警口比噴交7U6PDLSEtbTIjBi3DP11inelip1:=ltModetimeuserReirision1.0日DSPSYSTEM|l日TL3impedance&UotiJTipropDelay0.1nsti:=l匚e&eometryMicrostripvelocity5567.T2miTTns

21、日TL10impedance旦Q_ohm_propDelayxt丫宜匚eGeonietryMicrostripve1ocity5567.721mi尊2日TL11impedance60otiJTiproplielaypEiQltrn-*Ellb*l|pWflhn|KLflhnFileViewEdit埜日七ArialyzeHelpti|USPPHJJ0iK)5lILUPiCllhlli|SDflhm0Di陽TL95Dohn0,J皿rI1U6PDLSLfbTJJBGDP日CIRCUIT11irLelielayModieuserEevisionDSPSYSTEM!lTL3inipedance型分支需要

22、等長留為了滿足信號(hào)完整性。修改一下T和proplielavvelocityTL12impedancepropLie1ayMictostripije1ocity日TLlCi長就是60qLljti0.01nsMicrostrip們選擇的最大線長就是3了,它可以作為你在線長約束設(shè)置里面的參考值了。這里說明traceGeometryMicrostripS5567.72的值,效果是一樣的,只要你的impedanceB上,所+就是等長約束它們是Lit+囲siml:址邯這里ElJ匚:遼teEi:=0siinl:(DSi過這幾步,我們大致就選擇e吧,那么o據(jù)線長是time1.0VaseValueimpedan

23、ce60ohmproplie1ay0.1ns馬UntitJ.ed-SigausFileEditZoomGraphToolsViewHelp+0,當(dāng)然了,你32以選擇.或者更小的,但是元器件見有在在設(shè)計(jì)里面約束很重要,我覺得比較重要和常用就是線長約束,等長約束,還有那個(gè)差分約束。3640:9S3Bi鳥Vl-1A-jiA-1A3siin1:(DMdSPSYSTEM.U7.2|lK2TL3R?最R?JSVFOOHICi551FileViewEditgEtArL:lyzeHelpProject:D:,-./PCBXlStff/uiiroiitedUnt3tied-Siav&Froject:D:./PCBJil程文ft/unrcuted二SigKplorerPCBSIGEL:BUSI_DATtop后補(bǔ)充一下,如果你的波形表沒有自動(dòng)彈出顯示,按下圖操作j/nsViewW

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論