(Multisim數(shù)電仿真)半加器和全加器_第1頁
(Multisim數(shù)電仿真)半加器和全加器_第2頁
(Multisim數(shù)電仿真)半加器和全加器_第3頁
(Multisim數(shù)電仿真)半加器和全加器_第4頁
(Multisim數(shù)電仿真)半加器和全加器_第5頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、 5/5(Multisim數(shù)電仿真)半加器和全加器 實驗3.5 半加器和全加器 一、實驗?zāi)康模?1學(xué)會用電子仿真軟件Multisim7進行半加器和全加器仿真實驗。 2學(xué)會用邏輯分析儀觀察全加器波形: 3分析二進制數(shù)的運算規(guī)律。 4. 掌握組合電路的分析和設(shè)計方法。 5驗證全加器的邏輯功能。 二、實驗準(zhǔn)備: 組合電路的分析方法是根據(jù)所給的邏輯電路,寫出其輸入與輸出之間的邏輯關(guān)系(邏輯函數(shù)表達式或真值表),從而評定該電路的邏輯功能的方法。一般是首先對給定的邏輯電路,按邏輯門的連接方法,逐一寫出相應(yīng)的邏輯表達式,然后寫出輸出函數(shù)表達式,這樣寫出的邏輯函數(shù)表達式可能不是最簡的,所以還應(yīng)該利用邏輯代數(shù)的

2、公式或者卡諾圖進行簡化。再根據(jù)邏輯函數(shù)表達式寫出它的真值 W=3.5.1 A B AB AB WC X=3.5.2 W WC C X Y=3.5.3 XD D XD 2.進行化簡: A W+ =3.5.4 AB = + B AB B A A B X+ W C W + =.3.5.5 C + = + A B C ABC C A B B C A C D B B A X C Y D X D A D + = + + D + + =D B C A ABC C D B +.3.5.6 A + A+ BCD C D A AB CD B 3. 列真值表: 4.功能說明: 邏輯圖是一個檢奇電路。輸入變量的取值中

3、,有奇數(shù)個 1 則有輸出,否則無輸出。 組合電路的設(shè)計目的就是根據(jù)實際的邏輯問題,通過寫出它的真值表和邏輯函數(shù)表達式,最終找到實現(xiàn)這個邏輯電路的器件,將它們組成最簡單的邏輯電路。 例如:設(shè)計半加器邏輯電路。 1. 進行邏輯抽象: 如果不考慮的來自低位的進位將兩個1位二進制數(shù)相加,稱為半加。設(shè)A、B是兩個加數(shù),S是它們的和,Ci是向高位的進位。則根據(jù)二進制數(shù)相加的規(guī)律,可以寫出它們的真值表如表3.5.2所示。 表3.5.2: 2. 寫出邏輯函數(shù)式: ? ?=+=AB Ci B A B A B A S 3.5.7 3. 選定器件的類型: 可選異或門來實現(xiàn)半加和;可選兩片與非門(或一片與門)實現(xiàn)向高

4、位的進位。如圖 三、計算機仿真實驗內(nèi)容: 1. 測試用異或門、與門組成的半加器的邏輯功能: (1). 按照圖3.5.3所示,從電子仿真軟件Multisim7基本界面左側(cè)左列真實元件工具條中調(diào)出所需元件:其中,異或門74LS86N 從“TTL ”庫中調(diào)出;與門4081BD_5V 從“CMOS ”庫中調(diào)出。指示燈從電子仿真軟件Multisim7基本界面左側(cè)右列虛擬元件庫中調(diào)出,X1選紅燈;X2選藍(lán)燈。 圖3.5.3 (2).打開仿真開關(guān),根據(jù)表3.5.3改變輸入數(shù)據(jù)進行實驗,并將結(jié)果填入表內(nèi)。 輸入輸出 A B S Ci 0 0 0 1 1 0 1 1 2. 測試全加器的邏輯功能: (1).從電子

5、仿真軟件Multisim7基本界面左側(cè)左列真實元件工具條中“CMOS”庫中調(diào)出或門4071BD_5V、與門4081BD_5V;從“TTL”庫中調(diào)出異或門74LS86D,組成仿真電路如圖3.5.4所示。 圖3.5.4 (2). 打開仿真開關(guān),根據(jù)表3.5.4輸入情況實驗,并將結(jié)果填入表內(nèi)。 輸 入 輸 出 A B 1 i C S i C 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 3. 用邏輯分析儀觀察全加器波形: (1). 先關(guān)閉仿真開關(guān),在圖3.5.4中刪除除集成電路以外的其它元件。 (2). 點擊電仿真軟件Multisim7基本界面右側(cè)虛

6、擬儀器工具條中的“Word Generator ”按鈕,如圖3.5.5(左圖)所示,調(diào)出字信號發(fā)生器圖標(biāo)(右圖)“XWG1”,將它放置在電子平臺上。 圖3.5.5 (3). 再點擊虛擬儀器工具條中的“Logic Analyzer ” 按鈕,如圖3.5.6(左圖)所示,調(diào)出邏輯分析儀圖標(biāo)(右圖)“XLA1”,將它放置在電子平臺上。 圖3.5.6 (4). 連好仿真電路如圖3.5.7所示。 圖3.5.7 (5). 雙擊字信號發(fā)生器圖標(biāo)“XWG1”,將打開它的放大面板如圖3.5.8所示。它是一臺能產(chǎn)生32位(路)同步邏輯信號的儀表。按下放大面板的“Controls”欄的“Cycle”按鈕,表示字信號發(fā)生器在設(shè)置好的初始值和終止值之間周而復(fù)始地輸出信號;單選“Display”欄下的“Hex”表示信號以十六進制顯示;“Trigger”欄用于選擇觸發(fā)的方式;“Frequency”欄用于設(shè)置信號的頻率。 圖3.5.8 (6). 按下“Controls”欄的“Set”按鈕,將彈出對話框如圖3.5.9所示。單選“Display Type”欄下的16進制“Hex”,再在設(shè)置緩沖區(qū)大小“Buffer Size”輸入“000B”即十六進制的“11”,如圖中鼠標(biāo)手指所示,然后點擊對話框右上角“Accept”回到放大面板。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論