數(shù)電 減法計數(shù)器_第1頁
數(shù)電 減法計數(shù)器_第2頁
數(shù)電 減法計數(shù)器_第3頁
數(shù)電 減法計數(shù)器_第4頁
數(shù)電 減法計數(shù)器_第5頁
已閱讀5頁,還剩11頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、目錄 TOC o 1-5 h z 1 三位二進制同步加法計數(shù)器(010,111) 11.1課程設(shè)計的目的2 HYPERLINK l bookmark14 o Current Document 1.2設(shè)計的總體框圖2 HYPERLINK l bookmark17 o Current Document 1.3設(shè)計過程2 HYPERLINK l bookmark20 o Current Document 1.4邏輯電路圖4 HYPERLINK l bookmark1 o Current Document 1.5實際電路圖4 HYPERLINK l bookmark23 o Current Docum

2、ent 1.6實驗儀器5 HYPERLINK l bookmark28 o Current Document 1.7實驗結(jié)論5 HYPERLINK l bookmark31 o Current Document 2串行序列信號發(fā)生器的設(shè)計(檢測序列010100) 62.1課程設(shè)計的目的6 HYPERLINK l bookmark37 o Current Document 2.2設(shè)計的總體框圖6 HYPERLINK l bookmark40 o Current Document 2.3設(shè)計過程62.4邏輯電路圖8 HYPERLINK l bookmark45 o Current Document

3、 2.5 實際電路圖9 HYPERLINK l bookmark48 o Current Document 2.6實驗儀器9 HYPERLINK l bookmark51 o Current Document 2.7實驗結(jié)論9 HYPERLINK l bookmark54 o Current Document 3 十六進制同步加法計數(shù)器(用74LS191集成芯片做)103.1課程設(shè)計的目的10 HYPERLINK l bookmark61 o Current Document 3.2設(shè)計的總體框圖10 HYPERLINK l bookmark64 o Current Document 3.3設(shè)

4、計過程10 HYPERLINK l bookmark67 o Current Document 3.4 74191的狀態(tài)表10 HYPERLINK l bookmark70 o Current Document 3.5芯片介紹10 HYPERLINK l bookmark73 o Current Document 3.6邏輯電路圖11 HYPERLINK l bookmark82 o Current Document 3.7實際電路圖11 HYPERLINK l bookmark85 o Current Document 3.8實驗儀器12 HYPERLINK l bookmark88 o C

5、urrent Document 3.9實驗結(jié)論12 HYPERLINK l bookmark91 o Current Document 3.10參考文獻121三位二進制同步加法計數(shù)器(010,111)1.1課程設(shè)計的目的1、了解同步加法計數(shù)器工作原理和邏輯功能。2、掌握計數(shù)器電路的分析,設(shè)計方法及應(yīng)用。3、學(xué)會正確使用JK觸發(fā)器。1.2設(shè)計的總體框圖3位二進制同步 TOC o 1-5 h z * 加法計數(shù)器CP Y1.3設(shè)計過程狀態(tài)圖:/0/0/0/0/0000k 001 k 011 k 100 k 101 k 110/1(2)選擇的觸發(fā)器名稱:選用三個CP下降沿觸發(fā)的邊沿JK觸發(fā)器輸出方程:

6、Y= Q 2 Q1 n Q0n(4)狀態(tài)方程:yQn Q2nX.000111100001011100XXX1101110XXX111圖1.1.1 3位二進制同步加法計數(shù)器的次態(tài)卡諾圖oinQ0Q2n000111100001Xi11圖1.1.2 Qn+1的卡諾/20Q2n0)1110000X10uX0圖1.1.3 Q1n+1的卡諾圖o1nQ0Q2n00011110發(fā)1Qp0X匚X0圖1.1.4 Q0n+1的卡諾圖由卡諾圖得出狀態(tài)方程為:廠 Q n+ 1= Q1 Q2n + Q Q nQ 15 Qi1CLKVCC1K1CLR1J2CLR1PRE2CLK1Q2K1Q2J2Q2PRE-13_12 an

7、 _io2Q 974LS112D1CLKVCC1K1CLR1J2CLR1PRE2CLK1Q2K1Q2J2Q2PREg翌盅簽92Q74LS112D174LSGGN圖1.1.6實際電路圖1.6實驗儀器數(shù)字原理實驗系統(tǒng)一臺集成電路芯片:74LS112二片74LS08 一片1.7實驗結(jié)論經(jīng)過實驗可知,滿足時序圖的變化,產(chǎn)生000001 011 100101 110000 的序列。2串行序列信號發(fā)生器的設(shè)計(檢測序列010100 )2.1課程設(shè)計的目的1、了解串行序列信號發(fā)生器的工作原理和邏輯功能2、掌握串行序列信號發(fā)生器電路的分析,設(shè)計方法及應(yīng)用。2.2設(shè)計的總體框圖CP輸入脈沖串行序列信號發(fā)生器Y串

8、行序列輸出2.3設(shè)計過程(1)狀態(tài)圖:/0/1/0/1/0001k 010 k 011 k 101 k 110 k 111/0(2)狀態(tài)方程:71Qn Q2.000111100001c00所以得到y(tǒng) QnQnQnQn21207iQnQ2XC000111100XXX0101010111XXX110000111圖1.2.13位二進制同步加法計數(shù)器的次態(tài)卡諾圖Q,n000111100X0101X1 i61圖1.2.2Q、的卡諾圖圖1.2.4Q0n+i的卡諾圖由卡諾圖得出狀態(tài)方程為:Q2n+1=Qn2 Qn1 + (Qn0+Qn1)Qn2Y Q1n+1=Qn1+ Qn0Qn1Q0n+1 = Qn0+

9、Qn2Qn1驅(qū)動方程:J2 = QQ0nJ1 = 1J0= Q1”K 2 = QQ0n氣=Q0n K 0= Q1 判斷能否自啟動000一010一011; 100一110一111所以能進行自啟動2.4邏輯電路圖74S00D2.5 V74S112N74S112N3_274S112N435V圖1.2.5邏輯電路圖2.5實際電路圖2.5 V圖1.2.6實際電路圖2.6實驗儀器(3 )數(shù)字原理實驗系統(tǒng)一臺(4)集成電路芯片:74LS112二片74LS08 一片74LS00 一片2.7實驗結(jié)論經(jīng)過實驗可知,滿足時序圖的變化,產(chǎn)生101110的序列。3十六進制同步加法計數(shù)器(用74LS191集成芯片做)3.

10、1課程設(shè)計的目的1、了解多位同步加法計數(shù)器工作原理和邏輯功能。2、掌握計數(shù)器電路的分析,設(shè)計方法及應(yīng)用。3、學(xué)會正確使用集成芯片。3.2設(shè)計的總體框圖74LS191CP Y3.3設(shè)計過程狀態(tài)圖:0000 一 0001 一 0010 一 0011 一 0100 一 0101 一 0110 一 0111 一 1000 一 1001 一 1010“!1111-1110-1101-1100-10113.4 74191的狀態(tài)表輸 入輸 出注LD CT U /D CP D 0 D1 D D 3Q n + 1 Q n +1 Q n + 1 Q n + 10XXXd 0d 1d 2d 3100 fXXXX10

11、1 f X X X X1 1 X X X X X Xdd dd加法計數(shù)減法計數(shù)保持并行異步置數(shù)CO / BO= Q 3 n Q n Qn Q 0 nCO / BO= Q n Q nQ nQ n3.5芯片介紹U /D為加減計數(shù)控制端;萬是使能端;乙是異步置數(shù)控制端;CP是計數(shù)脈沖;D是數(shù)據(jù)輸入端CO/BO是進位錯位信號輸出端;RC是多個芯片級聯(lián)時級間 串行計數(shù)使能端。其具有同步可逆計數(shù)功能;異步并行置數(shù)功能;保持功能。74191沒有專用的清零輸入端,但可以借助D異步并行置入數(shù)據(jù)0000間接實現(xiàn) 清零功能。3.6邏輯電路圖2.5 VX2o2.5 VX3o2.5 V2.5 V74LS191N50 Hz 5 VCTEN RCO U/D LOAD MAX/MINDCD HEX GREEN圖1.3.4邏輯電路圖3.7實際電路圖DCD_HEX_GREEN-M12二 BQACQBDQCQD CTEN LOAD U/D RCO ?MAX/MINCLKGND74LS191N圖1.3.5實際電路圖3.8實驗儀器(5 )數(shù)字原理實驗系統(tǒng)一臺(6)集成電路芯片:74LS191 一塊3.9實驗結(jié)論經(jīng)過實驗可知,滿足時序圖的變化,產(chǎn)生0000000

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論