FPGA現(xiàn)場可編程器的DSP設(shè)計方法_第1頁
FPGA現(xiàn)場可編程器的DSP設(shè)計方法_第2頁
FPGA現(xiàn)場可編程器的DSP設(shè)計方法_第3頁
FPGA現(xiàn)場可編程器的DSP設(shè)計方法_第4頁
FPGA現(xiàn)場可編程器的DSP設(shè)計方法_第5頁
已閱讀5頁,還剩4頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、9/9FPGA的DSP設(shè)計方法DSP正在成為一種幾乎無處不在的技術(shù),不僅應(yīng)用在眾多消費(fèi)電子、汽車與電話產(chǎn)品中,而且也進(jìn)入越來越先進(jìn)的設(shè)備。 諸如無線基站、雷達(dá)信號處理、指紋識不以及軟件無線電等應(yīng)用都要求極高的處理能力。這些新類型的高性能DSP應(yīng)用推動獨(dú)立處理器的性能走高,而為了提升性能,硬件解決方案也在不斷進(jìn)展。 在90年代初,設(shè)計者面臨的挑戰(zhàn)是,如何采納多個處理器以匯聚更多的處理能力,從而滿足他們的性能要求。然而在協(xié)調(diào)多個處理器的功能時,系統(tǒng)級設(shè)計變得極為困難,更不用講這種方法既昂貴又白費(fèi)資源。 當(dāng)?shù)谝环N實(shí)現(xiàn)DSP的FPGA出現(xiàn)時,DSP設(shè)計者開始利用這種器件來支援處理器的能力。在這種方法中

2、,F(xiàn)PGA通過加速DSP算法的關(guān)鍵部分(這對性能至關(guān)重要),能夠補(bǔ)充處理器的不足。 今天的專用FPGA,如Xilinx公司的Virtex 4或Altera公司的Stratix II等蘊(yùn)藏著巨大的潛力,可通過并行化來提高性能。的確,DSP專用FPGA技術(shù)已顯示出可提供比其它實(shí)現(xiàn)方案高100倍的性能優(yōu)勢。因此,在FPGA中包含一顆標(biāo)準(zhǔn)DSP的情況變得越來越普遍,而且可能以此種方式來使用FPGA的設(shè)計將迅速增加。只是,伴隨著這種強(qiáng)大的硬件能力,設(shè)計者面臨如何有效實(shí)現(xiàn)這些基于FPGA的DSP系統(tǒng)的問題。這種大型的復(fù)雜設(shè)計對傳統(tǒng)的DSP設(shè)計方法提出了挑戰(zhàn)。這在專門大程度上是因?yàn)橐韵率聦?shí),即在DSP應(yīng)用中

3、,傳統(tǒng)的FPGA設(shè)計流程沒有充分利用一個高效設(shè)計流程的兩個關(guān)鍵要素:綜合技術(shù)與可移植IP。 那些利用綜合技術(shù)來設(shè)計ASIC的人都專門清晰綜合技術(shù)的優(yōu)勢。對基于FPGA的DSP來講,該技術(shù)是關(guān)鍵,它使設(shè)計進(jìn)入處于高級的抽象水平并能自動探究面積與性能之間的折衷??焖僭O(shè)計進(jìn)入與高抽象水平及自動化的結(jié)合,不僅能提供單一的設(shè)計示例,而且還能提供各種可供選擇的實(shí)現(xiàn)結(jié)果。 關(guān)于性能優(yōu)先于面積的應(yīng)用來講,它可能需要包含數(shù)百個乘法器的實(shí)現(xiàn)方案。這種方法將具有專門快的速度,但也會消耗大量硅片面積。同樣,關(guān)于那些對面積更敏感的應(yīng)用來講,實(shí)現(xiàn)方案應(yīng)使用性能較低、數(shù)量較少的乘法器,以得到占位面積更小的結(jié)果。這些類型的折

4、衷對基于FPGA的高級DSP的開發(fā)來講至關(guān)重要,因而要求有功能強(qiáng)大的工具。 高效DSP開發(fā)的另一個關(guān)鍵要素是擁有恰當(dāng)?shù)臉?gòu)建模塊或IP。適合于這些應(yīng)用的IP具有兩個要緊屬性:可擴(kuò)展性與可移植性。 與適用性相對較低的同類IP相比,可擴(kuò)展IP使設(shè)計者無需犧牲效率即能構(gòu)建定制IP功能。新功能模塊是高效的,因?yàn)樵诤罄m(xù)的綜合過程中,未用的或不必要的部分將被優(yōu)化掉。 可移植性也能保證效率。DSP設(shè)計者必須能在設(shè)計出算法以后,無需進(jìn)行修改即可在任何FPGA供應(yīng)商的產(chǎn)品上運(yùn)行它們。這種可移植性將提供極大的效率與自由度,以方便選擇一種最佳實(shí)現(xiàn)方案。 DSP驗(yàn)證也構(gòu)成挑戰(zhàn)。當(dāng)驗(yàn)證DSP時,信號調(diào)試與分析變得更復(fù)雜,

5、并不僅僅限于檢查時域、頻域曲線及散布圖。由于數(shù)字信號的特征取決于其采樣時刻和離散幅度,DSP驗(yàn)證工具必須能有效定義及操作多速率DSP應(yīng)用中的時刻。 此外,它們還必須易于從全精度浮點(diǎn)仿真轉(zhuǎn)換到有限字長定點(diǎn)仿真。同時,它們還需要一種用于對DSP算法進(jìn)行建模的語言,包括對時刻、定點(diǎn)資源與并行性等概念的本地支持。 整合方法 設(shè)計技術(shù)方面的最新進(jìn)展為解決DSP設(shè)計者的獨(dú)特挑戰(zhàn)提供了令人興奮的解決方案。由Mathworks公司提供的Simulink是一種基于數(shù)學(xué)模型的系統(tǒng)設(shè)計環(huán)境,為DSP設(shè)計者提供了強(qiáng)大的建模與仿真功能。該環(huán)境能處理多速率離散時刻定義與治理以及單源浮點(diǎn)仿真等DSP問題。關(guān)于FPGA實(shí)現(xiàn)來

6、講,DSP綜合是一項(xiàng)將DSP驗(yàn)證與最佳DSP實(shí)現(xiàn)鏈接在一起的關(guān)鍵創(chuàng)新。借助嵌入在Synplify DSP工具中的能力,設(shè)計者能夠采納一種自動式且獨(dú)立于器件的方法來檢查實(shí)現(xiàn)過程的折衷并完成目標(biāo)映射。 將DSP綜合與Simulink聯(lián)合使用,可將系統(tǒng)架構(gòu)師與硬件設(shè)計師的專長整合到一個公共環(huán)境中。系統(tǒng)架構(gòu)師能夠?yàn)镾imulink創(chuàng)建一個獨(dú)立于供應(yīng)商的模型,使設(shè)計進(jìn)入點(diǎn)保持在純算法層面,從而將他的注意力集中在更高層次的設(shè)計功能上。當(dāng)模型轉(zhuǎn)交給硬件設(shè)計師時,規(guī)范沒有任何架構(gòu)含義。只要建模環(huán)境中的DSP驗(yàn)證工具同意無縫集成綜合引擎,硬件設(shè)計師無需修改驗(yàn)證源就可檢查架構(gòu)方面的折衷。 由于驗(yàn)證源保持一致,因此

7、系統(tǒng)架構(gòu)師不用擔(dān)心硬件實(shí)現(xiàn)問題,而硬件設(shè)計師也不必費(fèi)勁地去研究DSP算法規(guī)范。此外,這還能保證設(shè)計完整性與最優(yōu)化,并提高兩個團(tuán)隊(duì)成員的工作效率。 該設(shè)計方法的關(guān)鍵是采納通用DSP庫。供應(yīng)商專有的IP會使算法設(shè)計陷入到不必要的實(shí)現(xiàn)細(xì)節(jié)中。采納一個與架構(gòu)參數(shù)無關(guān)的通用DSP功能庫,設(shè)計將依照高層規(guī)范來產(chǎn)生輸出。 借助一個高層功能庫,甚至與DSP功能有關(guān)的延時也能被推遲到架構(gòu)優(yōu)化時期來處理。這是通過DSP綜合來完成的。諸如DSP綜合、Simulink及可移植庫等創(chuàng)新差不多上改進(jìn)DSP設(shè)計的關(guān)鍵元素,但將這些能力集成到一個總的方法學(xué)中也特不關(guān)鍵。最佳的DSP設(shè)計流程可為現(xiàn)有設(shè)計能力增加通用庫以及整合D

8、SP綜合與Simulink的能力(參見圖2)。 在設(shè)計規(guī)范時,系統(tǒng)架構(gòu)師只需在純粹的算法抽象層面上操作。通過使用功能塊,設(shè)計師可用類似的DSP概念來捕獲算法。 在設(shè)計流程的后期,由于Simulink具有DSP驗(yàn)證環(huán)境特性,算法驗(yàn)證因而變得特不容易??梢暬?、調(diào)試以及內(nèi)置的加速器等能力使設(shè)計者更容易實(shí)現(xiàn)離散時刻設(shè)計的快速仿真。 這種設(shè)計方法的引擎確實(shí)是DSP綜合,它決定了面積、性能等系統(tǒng)級目標(biāo)。那個步驟旨在制造出一種能消耗最少的資源并達(dá)到所需性能的架構(gòu)。通過采納折疊、系統(tǒng)范圍重定時以及增加延時等適當(dāng)?shù)南到y(tǒng)級優(yōu)化技術(shù),DSP綜合能滿足系統(tǒng)級性能目標(biāo)。 所得到的架構(gòu)可由獨(dú)立于供應(yīng)商的可綜合RTL代碼來

9、生成。由于設(shè)計保留了獨(dú)立于供應(yīng)商的特性,RTL綜合工具的全部能力能夠被用于執(zhí)行進(jìn)一步的設(shè)計優(yōu)化。 與傳統(tǒng)設(shè)計流程相比,上述DSP設(shè)計方法具有明顯的優(yōu)勢。隨著設(shè)計規(guī)模增大,僅是由于其無延時的算法及無需時刻來同步多條路徑,DSP綜合流程就超過了傳統(tǒng)方法。 比較DSP綜合與傳統(tǒng)流程的設(shè)計結(jié)果表明,即使在不同的優(yōu)化情況下,前者也一樣有改進(jìn)。當(dāng)在DSP綜合期間不執(zhí)行高級優(yōu)化時,所得到的任何優(yōu)化要緊歸功于RTL綜合。即使沒有DSP綜合優(yōu)化,在所有測試電路中采納的邏輯單元數(shù)量也會一如既往地減少,而性能也會得到改善。 我們需要考慮幾種不同的優(yōu)化情況。當(dāng)同意進(jìn)行資源共享時,常常希望在資源利用上有明顯的改進(jìn),即使以犧牲某些性能為代價。測試電路差不多證明了這一點(diǎn),即以性能的明顯下降為代價能夠顯著減少消耗的資源。 這種優(yōu)化技術(shù)最適合在資源有限但同意性能有一定下降的情況下使用。重定時優(yōu)化技術(shù)是增強(qiáng)DSP綜合結(jié)果的另一個選項(xiàng)。采納這種

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論