![組合邏輯電路設(shè)計_第1頁](http://file4.renrendoc.com/view/8cd905120782dc2d206badfa5eac6922/8cd905120782dc2d206badfa5eac69221.gif)
![組合邏輯電路設(shè)計_第2頁](http://file4.renrendoc.com/view/8cd905120782dc2d206badfa5eac6922/8cd905120782dc2d206badfa5eac69222.gif)
![組合邏輯電路設(shè)計_第3頁](http://file4.renrendoc.com/view/8cd905120782dc2d206badfa5eac6922/8cd905120782dc2d206badfa5eac69223.gif)
![組合邏輯電路設(shè)計_第4頁](http://file4.renrendoc.com/view/8cd905120782dc2d206badfa5eac6922/8cd905120782dc2d206badfa5eac69224.gif)
![組合邏輯電路設(shè)計_第5頁](http://file4.renrendoc.com/view/8cd905120782dc2d206badfa5eac6922/8cd905120782dc2d206badfa5eac69225.gif)
下載本文檔
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、 實驗報告實驗題目 組合邏輯電路設(shè)計二、實驗?zāi)康?.熟悉邏輯函數(shù)的建立和化簡方法。2.掌握組合邏輯電路的設(shè)計和測試方法三、實驗原理1.組合邏輯電路組合邏輯電路的特點是任一時刻(ti)的穩(wěn)態(tài)輸出僅決定于同一時刻(ti)的輸入狀態(tài),而與前一時刻(ti-1)的輸出狀態(tài)無關(guān)。下圖是組合邏輯電路的一般方框圖,可以邏輯函數(shù)表示為Fi=f(A1, A2,An),(i=1,2,m)。式中,(A1, A2,An)為輸入變量。輸出變量F1,F2,Fm僅決定于各輸入變量在同一時刻的狀態(tài)。組合邏輯電路設(shè)計是根據(jù)邏輯功能,確定邏輯電路圖的過程。一般的設(shè)計步驟如下:(1)根據(jù)邏輯功能的要求,設(shè)計邏輯函數(shù)的輸入變量和輸出變
2、量,然后按邏輯功能列出真值表。(2)由真值表寫出邏輯表達(dá)式,并進(jìn)行化簡。(3)按表達(dá)式畫出邏輯電路圖。(4)驗證設(shè)計方案。2.加法器的邏輯功能及相應(yīng)的設(shè)計方法介紹(1)半加器半加器的功能是完成兩個一位二進(jìn)制數(shù)(An,Bn)的加法運算,要求輸出和數(shù)(Sn)及進(jìn)位數(shù)(Cn)。按此邏輯功能可以列出其真值表:AnBnSnCn0000011010101101從表中可見,這種加法運算只考慮了本位的被加數(shù)與加數(shù)An和Bn,沒有考慮由低位來的進(jìn)位,所以把這種加法運算的電路稱為半加器。由真值表可得到邏輯表達(dá)式SCSn和Cn的表達(dá)式已是最簡表達(dá)式,實現(xiàn)其功能的邏輯電路有多種形式。下圖是用異或門和門組成的半加器電路
3、。如用其他門實現(xiàn)半加器功能需將上述二式進(jìn)行相應(yīng)變換。如圖是半加器的邏輯符號。(2)全加器全加器有三個輸入端,兩個輸出端,其邏輯符號如圖所示。圖中An,Bn,Cn-1,分別為被加數(shù),加數(shù)和低位來的進(jìn)位數(shù),Sn為全加和數(shù),Cn為進(jìn)位數(shù)。根據(jù)全加器的功能,可以列出其真值表為:AnBnCn-1SnCn0000000110010100110110010101011100111111由真值表寫出Sn和Cn的邏輯表達(dá)式SC由以上兩式可畫出全加器的邏輯圖。也可將以上兩式加以變化,用不同的門電路組成全加器。實驗方法和步驟1.半加器的設(shè)計調(diào)試與測量(1)推導(dǎo)出用與非關(guān)系表達(dá)的邏輯函數(shù)。(2)根據(jù)推導(dǎo)出的邏輯函數(shù)設(shè)
4、計用二輸入與非門組成的半加器并插接電路。(3)用74LS161組成四位二進(jìn)制計數(shù)器。由信號發(fā)生器提高計數(shù)輸入信號CP(f=5KHZ)。(4)檢查電路無誤后,再插接5V電源。(5)用示波器觀測計數(shù)器的輸出信號QAQD。(6)用表中An和Bn的時序關(guān)系,從QAQD中確定兩個信號作為An和Bn信號接至相應(yīng)的輸入端。(7)用示波器雙通道觀測An、Bn、Sn、Cn波形,畫出時序關(guān)系圖,并與真值表的邏輯關(guān)系相比較,驗證設(shè)計方案。2.全加器的設(shè)計調(diào)試與測量(1)推導(dǎo)出用與非關(guān)系表達(dá)的邏輯函數(shù)。(2)根據(jù)推導(dǎo)出的邏輯函數(shù)設(shè)計用與非門組成的半加器并插接電路。(3)(5)步同上(6)用表中An、Bn和Cn-1的時序關(guān)系,從QAQD中確定三個信號作為An、Bn和Cn-1信號,并接至相應(yīng)的輸入端。(7)用示波器觀測An、Bn、Cn-1、Sn、Cn波形,畫出時序關(guān)系圖并與真值表的邏輯關(guān)系比較驗證之。五、實驗儀器和設(shè)備Tex tronix AFG 3051C GeneratorTex tronix TPS 1012C-EDU oscilloscopekeithley 2110 51/2 數(shù)字萬用表SUING SS1792F 直流電源雙蹤示波器
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年公共設(shè)施改造工程合同協(xié)議
- 2025年使用權(quán)和責(zé)任協(xié)議
- 2025年公司財務(wù)年終聘用合同范本
- 2025年專利權(quán)實施正式協(xié)議
- 2025年分公司管理權(quán)變更協(xié)議
- 2025年債務(wù)轉(zhuǎn)讓與贈與協(xié)議書
- 2025年公共資源均衡配置協(xié)議
- 2025年企業(yè)年慶典場地租賃協(xié)議范本
- 2025年房地產(chǎn)策劃項目投資合作指導(dǎo)性條款協(xié)議
- 2025年債權(quán)轉(zhuǎn)股權(quán)合同樣本
- 臟腑辨證與護(hù)理
- 虛擬化與云計算技術(shù)應(yīng)用實踐項目化教程 教案全套 第1-14周 虛擬化與云計算導(dǎo)論-騰訊云服務(wù)
- 甲基丙烯酸甲酯生產(chǎn)工藝畢業(yè)設(shè)計設(shè)備選型與布置模板
- 徐金桂行政法與行政訴訟法新講義
- 瀝青拌合設(shè)備結(jié)構(gòu)認(rèn)知
- 2023年北京高考政治真題試題及答案
- 復(fù)旦中華傳統(tǒng)體育課程講義05木蘭拳基本技術(shù)
- 北師大版五年級上冊數(shù)學(xué)教學(xué)課件第5課時 人民幣兌換
- 工程回訪記錄單
- 住房公積金投訴申請書
- 檢驗科生物安全風(fēng)險評估報告
評論
0/150
提交評論