SSI組合邏輯電路設(shè)計(jì)_第1頁
SSI組合邏輯電路設(shè)計(jì)_第2頁
SSI組合邏輯電路設(shè)計(jì)_第3頁
SSI組合邏輯電路設(shè)計(jì)_第4頁
SSI組合邏輯電路設(shè)計(jì)_第5頁
已閱讀5頁,還剩21頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、SSI組合邏輯電路設(shè)計(jì)第一頁,共35頁。一 、實(shí)驗(yàn)?zāi)康模赫莆沼肧SI實(shí)現(xiàn)簡單組合邏輯電路的方法。掌握簡單數(shù)字電路的安裝與調(diào)試技術(shù)。了解用標(biāo)準(zhǔn)與非門實(shí)現(xiàn)邏輯電路的變換方法及技巧。第二頁,共35頁。二、實(shí)驗(yàn)器材: 集成電路74LS00 二片; 74LS10 二片; 74LS86 一片。 數(shù)字電路實(shí)驗(yàn)箱 萬用表 連接線若干第三頁,共35頁。三、實(shí)驗(yàn)原理: 集成電路的分類:集成邏輯門按其集成度分有: 小規(guī)模集成電路SSI,集成度1000門電路第四頁,共35頁。數(shù)字系統(tǒng)常用的部件: 組合邏輯電路 時(shí)序邏輯電路二者的區(qū)別: 組合邏輯電路不含存儲(chǔ)電路,無記憶功能。 時(shí)序邏輯電路是具有存儲(chǔ)、記憶功能的電路。第

2、五頁,共35頁。組合邏輯電路的特點(diǎn): 電路任一時(shí)刻的輸出信號(hào)與該時(shí)刻的輸入信號(hào)有關(guān),而與信號(hào)作用前的電路原狀態(tài)無關(guān)。組合邏輯電路輸入輸出A0A1A2Y0Y1Y2第六頁,共35頁。2、組合邏輯電路的設(shè)計(jì)方法:分析題意,確定邏輯命題中的輸入邏輯變量和輸出邏輯變量根據(jù)輸入邏輯變量列出真值表分析真值表,得出輸入、輸出的關(guān)系寫出輸出函數(shù)的邏輯表達(dá)式,并化簡根據(jù)最簡邏輯表達(dá)式畫出邏輯電路圖組合邏輯電路? 輸入? 輸出注意:有幾個(gè)輸出變量,電路就有幾個(gè)輸出端第七頁,共35頁。電路組裝和調(diào)試:寫出實(shí)驗(yàn)芯片的型號(hào)檢查連接導(dǎo)線,測量門電路的邏輯功能,選擇好的邏輯門,畫出實(shí)驗(yàn)電路圖組裝實(shí)驗(yàn)電路按設(shè)計(jì)真值表操作電路輸

3、入端,觀察輸出端,驗(yàn)證結(jié)果得出實(shí)驗(yàn)結(jié)論電路的故障的排除(用逐點(diǎn)測試法)第八頁,共35頁。組合邏輯電路的設(shè)計(jì)流程圖:1.將實(shí)際問題轉(zhuǎn)換成理論問題分析2.數(shù)字電路分析問題的基本方法3.邏輯化簡4.最簡函數(shù)表達(dá)式5.邏輯電路圖實(shí)際問題邏輯真值表邏輯表達(dá)式化簡最簡邏輯表達(dá)式邏輯電路圖第九頁,共35頁。3、設(shè)計(jì)舉例1:設(shè)計(jì)一個(gè)樓道路燈控制電路,要求在三個(gè)不同的地方都能控制這盞燈。?ABCF分析:設(shè):開關(guān)閉和為1”, 斷開為” 路燈亮為”, 不亮為“”第十頁,共35頁。、根據(jù)題意有輸入變量 輸出變量 、寫出三輸入邏輯變量的真值表,并分析輸入輸出邏輯關(guān)系。、由真值表寫出邏輯表達(dá)式F : 并用卡若圖化簡、畫出

4、邏輯電路圖 輸 入輸出 1 1 1 3個(gè)1個(gè)01110100第十一頁,共35頁。最簡邏輯電路圖:00011110 0 1 ABC實(shí)驗(yàn)芯片:74LS86一片F(xiàn)1111第十二頁,共35頁。附:74LS86引腳圖:測試74LS86的邏輯功能,實(shí)驗(yàn)方法和步驟 略實(shí)驗(yàn)電路前設(shè)計(jì)圖第十三頁,共35頁。實(shí)驗(yàn)電路的連接:將IC缺口方向朝左,插入IC插座選擇1、3門連接實(shí)驗(yàn)電路將14、7腳接入+5v電源將1A、1B接輸入邏輯開關(guān),1Y接3A將3B接輸入邏輯開關(guān),3Y接輸出指示器第十四頁,共35頁。電路功能測試的演示過程:畫出三輸入變量的真值表,按表操作電路 輸 入 輸 出 ABC Y 0 0 0 0 0 1 0

5、 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 01101001結(jié)論:電路實(shí)現(xiàn)預(yù)期的功能。第十五頁,共35頁。3、設(shè)計(jì)舉例:用與非門設(shè)計(jì)一個(gè)三人無棄權(quán)的表決電路.分析:設(shè):表決贊成為1”, 不贊成為” 通過為”, 否決為“”?ABCF第十六頁,共35頁。電路設(shè)計(jì):、根據(jù)題意有 輸入變量 輸出變量 、寫出三輸入邏輯變量的真值表3、分析輸入輸出邏輯關(guān)系4、根據(jù)真值表寫出邏輯表達(dá)式 輸 入輸出 1 1 1 3個(gè)1個(gè)00010111第十七頁,共35頁。5、畫出三輸入變量的 卡若圖6、 填入 函數(shù)式7、畫圈,卡若圖化簡8、最簡邏輯表達(dá)式 00 01 1110 0 1 ABC1111

6、ACBCAB10、畫出邏輯電路圖9、將與或式劃成與非式:第十八頁,共35頁。最簡邏輯電路圖: ABCFBC選擇實(shí)驗(yàn)芯片74LS00、74LS10各一片&第十九頁,共35頁。附:74LS10引腳圖:74LS00邏輯功能的測試:略74LS10邏輯功能的測試:略第二十頁,共35頁。74LS10的邏輯功能的測試電路連接: 選擇1門連 接實(shí)驗(yàn)電路 連接電源VCC和GND 將74LS10缺口 方向朝左插入IC插座 連接輸入端1A、1B、1C 連接輸出端1Y 電路連接完畢第二十一頁,共35頁。74LS10的邏輯功能的測試演示過程:畫出三輸入變量的真值表 A B C Y 0 0 0 0 0 1 0 1 0 0

7、 1 1 1 0 0 1 0 1 1 1 0 1 1 111011111第二十二頁,共35頁。實(shí)驗(yàn)步驟和方法:測試74LS00、 74LS10邏輯功能。(略)選擇74LS00的1、2、3門,74LS10的1門,畫出實(shí)驗(yàn)電路圖。ABCF&1A1B1Y2B2Y3A3B3Y1A1B1C1Y&2A第二十三頁,共35頁。實(shí)驗(yàn)電路的連接:將74LS00和74LS10的缺口方向朝左插入IC插座 按實(shí)驗(yàn)電路圖連接電源線 將74LS00的1A接K3,2A接K4,3A接K5 將74LS00的1B接2A,2B接3A,3B接1A 將74LS00的1Y、2Y、3Y分別接74LS10的1A、1B、1C 將74LS10的1Y接輸出指示器LED第二十四頁,共35頁。驗(yàn)證表3-1真值表 A B C Y 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 1 1 1 1 1結(jié)論:電路實(shí)現(xiàn)預(yù)期的功能TTTTTTTT第二十五頁,共35頁。電路故障的檢查: A B C Y 0 0 0 0 T 0 0 1 0 T 0 1 0 0 T 0 1 1 1 T 1 0 0 0 T 1 0 1 1 T 1 1 0 1 T 1 1 1 1 F找出故障所在位置第二十六頁,共35頁。電 路 設(shè) 計(jì) 演 示 完

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論