《EDA技術(shù)與應(yīng)用》課程簡介和教學(xué)大綱_第1頁
《EDA技術(shù)與應(yīng)用》課程簡介和教學(xué)大綱_第2頁
《EDA技術(shù)與應(yīng)用》課程簡介和教學(xué)大綱_第3頁
《EDA技術(shù)與應(yīng)用》課程簡介和教學(xué)大綱_第4頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

PAGEPAGE4《EDA技術(shù)與應(yīng)用》課程簡介課程編號:06034003課程名稱:EDA技術(shù)與應(yīng)用/EDATechnologyandApplications學(xué)分:2學(xué)時:32(課內(nèi)實驗(踐):8適用專業(yè):電子信息工程,通信工程,測控技術(shù)建議修讀學(xué)期:第5學(xué)期開課單位:電氣與信息工程學(xué)院電子信息與通信工程系先修課程:電路理論,數(shù)字電子技術(shù)考核方式與成績評定標準:考核方式:開卷筆試;成績評定采用百分制,課程總評成績由平時成績+期終考試成績相結(jié)合的方式按權(quán)計算得到,平時成績占課程總評成績的30%,平時成績綜合考慮考勤、作業(yè)、實驗及課堂提問,期終考試成績占課程總評成績的70%,即70%卷面+30%平時。教材與主要參考書目:潘松等,EDA技術(shù)實用教程,科學(xué)出版社內(nèi)容概述:EDA是在CAD基礎(chǔ)上發(fā)展起來的計算機輔助設(shè)計系統(tǒng),是以大規(guī)??删幊踢壿嬈骷樵O(shè)計載體,以硬件語言為主要設(shè)計描述,以計算機軟、硬件開發(fā)系統(tǒng)為設(shè)計工具,自動完成集成電子系統(tǒng)設(shè)計的一門新技術(shù)。課程教學(xué)及要求掌握的主要內(nèi)容有:EDA技術(shù)的研究內(nèi)容及發(fā)展過程;大規(guī)??删幊踢壿嬈骷﨏PLD/FPGA的內(nèi)部結(jié)構(gòu)、芯片資源及其代表產(chǎn)品;硬件描述語言VHDL的程序結(jié)構(gòu)、語言要素及其描述風(fēng)格;應(yīng)用順序描述和并行描述語句進行電子、通信數(shù)字系統(tǒng)設(shè)計與實現(xiàn)的方法及應(yīng)用舉例;EDA開發(fā)工具的使用方法以及基于Quartus‖平臺的設(shè)計輸入、編譯綜合、邏輯適配、時序仿真、配置下載等開發(fā)過程,以適應(yīng)現(xiàn)代電子技術(shù)發(fā)展需求,提高學(xué)生對數(shù)字系統(tǒng)的研發(fā)能力?!禘DA技術(shù)與應(yīng)用》教學(xué)大綱課程編號:06034003課程名稱:EDA技術(shù)與應(yīng)用/EDATechnologyandApplications學(xué)分:2學(xué)時:32(課內(nèi)實驗(踐):8適用專業(yè):電子信息工程,通信工程,測控技術(shù)建議修讀學(xué)期:第5學(xué)期開課單位:電氣與信息工程學(xué)院電子信息與通信工程系先修課程:電路理論,數(shù)字電子技術(shù)一、課程性質(zhì)、目的與任務(wù)“EDA技術(shù)與應(yīng)用”是電子信息、通信工程、測控技術(shù)等專業(yè)的一門重要的工具類課程。通過本課程的學(xué)習(xí),使學(xué)生在了解大規(guī)??删幊唐骷﨏PLD/FPGA內(nèi)部結(jié)構(gòu)原理的基礎(chǔ)上,掌握硬件描述語言VHDL的程序結(jié)構(gòu)及其語法要素,掌握EDA技術(shù)自頂向下的模塊化設(shè)計方法,掌握基于Quartus‖工具平臺的電子、通信等數(shù)字系統(tǒng)的設(shè)計開發(fā)過程,以適應(yīng)現(xiàn)代電子技術(shù)的發(fā)展需求,培養(yǎng)學(xué)生分析問題、解決問題及創(chuàng)新實踐的能力,建立工程實踐概念,進一步提高學(xué)生對數(shù)字系統(tǒng)的研發(fā)能力。(對應(yīng)畢業(yè)要求:1.4、2.4、3.1、3.2、5.2)二、教學(xué)內(nèi)容、基本要求及學(xué)時分配(按章節(jié)列出內(nèi)容要求學(xué)時等,實驗上機項目要列在課程內(nèi)容一欄)本課程總學(xué)時為32學(xué)時,其中理論教學(xué)24學(xué)時,實驗教學(xué)8學(xué)時。具體內(nèi)容及學(xué)時安排如下表所示:課程內(nèi)容教學(xué)要求重點(☆)難點(△)學(xué)時安排實驗學(xué)時上機學(xué)時備注第一章EDA技術(shù)概述2電子設(shè)計自動化EDA技術(shù)涵義、發(fā)展歷程、研究內(nèi)容以及基于EDA技術(shù)的數(shù)字系統(tǒng)設(shè)計流程B1數(shù)字系統(tǒng)設(shè)計方法、實現(xiàn)手段、設(shè)計描述及設(shè)計步驟B1第二章可編程器件概述2可編程邏輯器件及其發(fā)展歷程、可編程邏輯器件的分類及基本結(jié)構(gòu),簡單可編程邏輯器件PAL、GAL簡介B1簡單可編程邏輯器件PAL、GAL簡介(續(xù)),大規(guī)??删幊踢壿嬓酒珻PLD/FPGA結(jié)構(gòu)原理及其主流產(chǎn)品介紹B1第三章硬件描述語言VHDL及其程序結(jié)構(gòu)3VHDL概述、基本特征及發(fā)展歷程B1VHDL程序結(jié)構(gòu)、VHDL的實體、構(gòu)造體、庫及程序包A2第四章硬件描述語言VHDL語言要素3VHDL的標識符、數(shù)據(jù)對象A☆2VHDL的數(shù)據(jù)類型、運算操作符及優(yōu)先級A1第五章VHDL的并發(fā)語句3信號賦值語句、PROCESS語句、元件例化語句A☆2信號賦值語句、PROCESS語句、元件例化語句(續(xù))A1第六章VHDL的順序語句3信號/變量賦值語句、IF語句A☆2CASE語句、LOOP語句、NEXT語句、EXIT語句A☆1第七章EDA開發(fā)工具平臺6EDA開發(fā)環(huán)境Quartus2介紹A2EDA開發(fā)環(huán)境Quartus2使用練習(xí)A☆2基于VHDL的常用邏輯功能模塊設(shè)計A☆2第八章EDA技術(shù)在數(shù)字系統(tǒng)設(shè)計中的應(yīng)用舉例4基于VHDL的電子、通信領(lǐng)域應(yīng)用舉例1A☆2基于VHDL的電子、通信領(lǐng)域應(yīng)用舉例2A☆2第九章宏功能模塊調(diào)用及層次化設(shè)計方法6宏功能模塊的參數(shù)設(shè)置與調(diào)用、VHDL程序設(shè)計與封裝、自頂向下的層次化混合設(shè)計輸入方式A☆2基于EDA技術(shù)的數(shù)字系統(tǒng)開發(fā)綜合實驗A☆4(教學(xué)基本要求:A-熟練掌握;B-掌握;C-了解)三、建議實驗(上機)項目及學(xué)時分配EDA開發(fā)環(huán)境Quartus2使用練習(xí)2學(xué)時基于VHDL的常用邏輯功能模塊設(shè)計2學(xué)時基于EDA技術(shù)的數(shù)字系統(tǒng)開發(fā)綜合實驗4學(xué)時四、教學(xué)方法與教學(xué)手段結(jié)合電子、通信、測控領(lǐng)域的實際應(yīng)用進行相關(guān)實驗的開發(fā)和教學(xué)。五、考核方式與成績評定標準開卷筆試,70%卷面+30%平時六、教

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論