數(shù)字電子技術(shù)習題參考答案_第1頁
數(shù)字電子技術(shù)習題參考答案_第2頁
數(shù)字電子技術(shù)習題參考答案_第3頁
數(shù)字電子技術(shù)習題參考答案_第4頁
數(shù)字電子技術(shù)習題參考答案_第5頁
已閱讀5頁,還剩12頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

《數(shù)字電子技術(shù)》復習題參考答案一、選擇題1.在數(shù)字電路中,用“1”表示高電平,用“0”表示低電平,稱為(C);(A)譯碼(B)編碼(C)正邏輯(D)負邏輯2.AB(A+BC)化成最簡式是(D)A、AB、BC、A+BD、AB3、以下說法正確的是:(A)A、將OC門輸出端連在一起,再通過一個電阻接外電源,可以實現(xiàn)線與邏輯關(guān)系。B、三態(tài)門的輸出端可以連在一起,但不能構(gòu)成數(shù)據(jù)總線。C、將OC門輸出端直接連在一起,可以實現(xiàn)線與邏輯關(guān)系。D、三態(tài)門的輸出端連在一起,再通過一個電阻接外電源,構(gòu)成數(shù)據(jù)總線。4、全加器有3個輸入端ABC,其中C為低位進位,輸出端有S和CO,S表示本位和,CO表示向高位進位,如果輸入A=1B=1C=1則S和CO各等于(C)DS=0CO=0AS=0CO=1BS=1CO=0CS=1CO=15、數(shù)據(jù)選擇器輸入端DDDD,控制端AA若AA=10,則哪個輸入端的數(shù)據(jù)可以輸出00123110(C)AD0BD1CD2DD36、T觸發(fā)器的特性方程是(A)AQ=QBQ=1CQ=0n+1DQ=Tn+1nn+1n+17、有一組代碼需要暫時存放,應該選用(A、計數(shù)器B、寄存器D)B)D、全加器A、它有一個穩(wěn)態(tài)和一個暫穩(wěn)態(tài)B、在外來觸發(fā)脈沖作用下,能從穩(wěn)態(tài)翻轉(zhuǎn)到暫穩(wěn)態(tài)C、暫穩(wěn)態(tài)維持一段時間后,將自動返回穩(wěn)態(tài)。D、它有兩個穩(wěn)定狀態(tài)9、觸發(fā)器復位端R和置位端S的關(guān)系正確的是(B)A、兩者同時有效B、不可能兩者同時有效C、復位就是置位D、難以判斷10、十進制數(shù)63的8421BCD碼是(C)(A)10000000(C)01100011(B)00111111(D)0101001111、十進制數(shù)256的8421BCD碼是(D)(A)10000000(C)01111111(B)011001000110(D)00100101011012.邏輯函數(shù)YAC的最簡與非—與非式為(D)(A)ABAC(B)ABAC(C)ABAC(D)ABAC13、已知函數(shù)YA,其反演式為(B)(A)Y(ABC)DE(C)YDE(B)YA(BC)DE(D)YA(BC)DE的電路是(D、E)14、在下圖所示6個電路中,能實現(xiàn)Y(A)(B)(C)(D)15、以下不屬于CMOS集成芯片的是(C)(A)C663(B)CC4043(C)74LS47(D)74HC15216、以下說法錯誤的是(B)(A)寄存器屬于時序邏輯電路;(B)讀/寫存儲器簡稱為ROM;(C)基本寄存器只能采用并入并出的數(shù)據(jù)傳送方式;(D)移位寄存器的存儲單元只能用邊沿觸發(fā)器構(gòu)成.17、欲將頻率為f的正弦波轉(zhuǎn)換成為同頻率的矩形脈沖,應選用(C)(A)多諧振蕩器(B)T’型觸發(fā)器(C)施密特觸發(fā)器(D)單穩(wěn)態(tài)觸發(fā)器18、存儲容量為10248位的RAM,需要的地址碼的位數(shù)為(B)(A)3(B)10(C)13(D)8019、以下可以用來構(gòu)成計數(shù)器的是(D)A(A)基本RS觸發(fā)器(C)同步D鎖存器(B)主從RS觸發(fā)器(D)邊沿JK觸發(fā)器20、如圖1-10所示組合電路中,Y=(B)(A)ABABA&&&&Y(B)(C)ABBAB(D)AB圖二、填空題1.___195_____(10110101)=(181)2210(222)11011110(129)=(10000001)1022(11001)=(2)(254)=(10)108421BCD2.在數(shù)字電路中,用“0”表示高電平,用“1”表示低電平,則稱為__負__邏輯;3.邏輯函數(shù)的表示方法包括:真值表、卡諾圖、邏輯表達式、邏輯圖和__波形圖__;4.時序邏輯電路的基本組成單元是____觸發(fā)器_____;YAYA(BC)DE;5.6.T觸發(fā)器的特性方程為:QQ;n1n7.如左下圖所示的TTL電路,其輸出信號Y=;8.如右上圖所示電路中,若A=0、B=1,則Q=1__;9.用555定時器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器中,R600,C0.01F,則t=S;W10.用555定時器構(gòu)成的多諧振蕩器中,RR,C1F,則輸出電壓的占空比12q=_2/3_;11.邏輯函數(shù)YAC的最簡與非—與非式為ABAC;12.化簡YABCABCDA+B+C+D__;13.T觸發(fā)器的特性方程為:QTQ;n1n邏輯函數(shù)的卡諾圖如右下圖所示,它的最簡與或式是ADBCBD;15.用555定時器構(gòu)成的施密特觸發(fā)器,作閾值探測器,要求能將輸入信號中幅值大于5V的脈沖信號都檢測出來,則電源電壓V應為__7.5__V;CC16.用555定時器構(gòu)成的多諧振蕩器中,RR,C1F,則輸出電壓的頻率12f=0.44KHZ;17.、同或門的表達式是(Y=A⊙B=ABAB)18、正的“或非”門也就是負(19、通常所說的三態(tài)門,是指哪3種狀態(tài)?(與非)門0態(tài)、1態(tài)、高阻態(tài))20、在TTL門、與非門、異或門和或非門電路中,能實現(xiàn)“線與”邏輯功能的門為(OC門三態(tài)門)21、一個二進制編碼器若需要對12個輸入信號進行編碼,則需要采用(4)位二進制代碼。22、5變量輸入譯碼器,其譯碼輸出信號最多應有(32)個。23、需要判斷兩個二進制數(shù)的大小或相等,可以使用(數(shù)值比較器)電路。24、邊沿觸發(fā)器的抗干擾能力比同步觸發(fā)器要(強25、把JK觸發(fā)器轉(zhuǎn)換成T′觸發(fā)器的方法是(令J=K=1))26、若4位同步二進制加法計數(shù)器當前的狀態(tài)是0111,輸入下一個時鐘脈沖后,其內(nèi)容變?yōu)椋?000共需要(8)個CP脈沖。28、由3個觸發(fā)器組成的二進制加法計數(shù)器能有(8)種狀態(tài)。29、能用于信號幅度鑒別、波形變換和整形的電路是(施密特觸發(fā)器30、在8位A/D轉(zhuǎn)換電路中,如果輸入的模擬信號電壓是2V,則分辨率是(2V)28三、畫圖題1.如圖所示的電路,根據(jù)給出的A、B、C的波形對應畫出輸出信號Y的波形。2.如圖所示CMOS門電路,根據(jù)給出的A、B的波形對應畫出輸出信號Y的波形;3.如圖3-2所示的觸發(fā)器電路,根據(jù)給出的波形圖,畫出對應的Q的波形;JKQ圖4、圖3-2所示的觸發(fā)器電路,根據(jù)給出的CP及D的波形圖,畫出對應的Q的波形。5、圖3-3所示的施密特觸發(fā)器中,V10V、V,則該電路的回差U=3.33V,T輸入電壓的最大值為V,波形已給出,對應畫出u的波形。1VVDDRCCu/VI487uuo201uI110V0圖FFQ、都是T′觸發(fā)器,它們的開始狀態(tài)均為0,對應畫出Q、6、如圖所示,01001Q的波形。17、時序電路如下圖所示,起始狀態(tài)是QQQ分)201四、化簡與分析YBCDACD1.化簡ABAC0YBCBD解:Y=;AC0AB2.用卡諾圖化簡Ym解:卡諾圖如下:YACBC3.用卡諾圖法化簡(Ymd解:畫出卡諾圖如下。由卡諾圖化簡得到d為約束項之和)F(A,B,C,D)=∑m(0,1,4,9,12,13)+∑d(2,3,6,10,11,14)FABADBCD解:由卡諾圖可得(2,3,6,10,11,14)0d5、寫出下圖所示電路輸出信號的最簡與或式Y(jié)=ABC;6、試分析圖示的組合邏輯電路的功能解:YABCA⊙B⊙CA00001111B00110011C01010101Y01101001由真值表知,這是奇偶校驗電路。7、如圖所示電路,寫出S、C的邏輯表達式,并分析該電路實現(xiàn)了什么功能?&111S1&&1CZSXYZ)XYZXYZ)XYZXYZCYZYZ)X解:電路完成全加功能,S為全加和,C為高位進位。8、寫出圖示電路的輸出信號的邏輯表達式,說明其功能。A11YB五、電路設計題1.用譯碼器74LS138和與非門實現(xiàn)函數(shù)YAB(8分)YABABCABCC)ABCABCABCABCmmm016mmm0162、用兩片74161構(gòu)成24進制計數(shù)器;3、用兩片74161構(gòu)成60進制計數(shù)器;4、設計一個組合邏輯電路,其輸入是3位二進制數(shù)B=BBB,輸出是也是二進制021數(shù)。5、用集成數(shù)據(jù)選擇器實現(xiàn)函數(shù)YBCD;解:選用八選一數(shù)據(jù)選擇器(例如74151)YBCBCD(AA)BC(DD)(AA)BCDABCDABCDABCDABCDABCDABCDm1mDm1mD(mmmm)002461357比較得DDDDD,DDDD04261357畫出邏輯電路如下:用邊沿JK觸發(fā)器和門電路設計一個按自然態(tài)序進行計數(shù)的七進制同步加法計數(shù)器。解:畫出狀態(tài)圖如下:六、綜合應用題1、用CP下降沿觸發(fā)的JK觸發(fā)器設計一個同步時序電路,狀態(tài)圖如下圖所示。解:1)由狀態(tài)圖畫出電路次態(tài)QQQ的卡諾圖。021QQ10Q00110011010001001101010001101201×××2)將電路次態(tài)分解為三個小卡諾圖如下,分別表示Q、Q、Q這三個次態(tài)函數(shù)。n+1n+1n+1210QQQQQ1n+1n+1n+12100Q0010101101002101×1QQ10Q00101011110020110×0QQ10Q00001011010120110×13)合并最小項,化簡次態(tài)函數(shù),得狀態(tài)方程QQQQQQQQQQQQ(QQ)QQQQQQQn122101020102102102102QQQQQQQQn1101010101QQQQQQQ

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論