實用數(shù)字電子技術(shù)基礎(chǔ)答案_第1頁
實用數(shù)字電子技術(shù)基礎(chǔ)答案_第2頁
實用數(shù)字電子技術(shù)基礎(chǔ)答案_第3頁
實用數(shù)字電子技術(shù)基礎(chǔ)答案_第4頁
實用數(shù)字電子技術(shù)基礎(chǔ)答案_第5頁
已閱讀5頁,還剩1頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

實用數(shù)字電子技術(shù)基礎(chǔ)答案【篇一:數(shù)字電子技術(shù)基礎(chǔ)課后答案全解】t>【】填空1、與模擬信號相比,數(shù)字信號的特點是它的表示為0和1。2、布爾代數(shù)中有三種最基本運算:,在此基礎(chǔ)上又派生出五種基本運算,分別為與非、或非、異或、同或和與或非。、與運算的法則可概述為:有“0”出全“1”出;類似地或運算的法則為出”1”,全”0”出”0”。4、摩根定理表示為:a?b=?;a?b=?。5、函數(shù)表達(dá)式,則其對偶式為。6、根據(jù)反演規(guī)則,若,則?(?c?d)?。?m寫(1)f1=??1(2)f2=?abd??ad(3)f3??abc??cd(4)f4?a?b??(a??c)?(a?b?c)?a?cd【3-3】用卡諾圖化簡下列各式?a?(1)f1??ab?(2)f2??bc??ab???b(3)f3????(4)f4?abc?abd????????a?或??(5)f5??ac?(6)f6?ab???ad???ac??a??(7)f7????bd??(8)f8??????bd?????abcd(9)f9?(c?d)?????(10)f10=f10?ac??????ac??【】用卡諾圖化簡下列各式(1)p1(a,b,c)=?m(0,1,2,5,6,7)??ac??m(0,1,2,3,4,6,7,8,9,10,11,14)?????ab???(2)p2(a,b,c,d)=(3)p3(a,b,c,d)=?m(0,1,,4,6,8,9,10,12,13,14,15)(4)p4(a,b,c,d)=m1?m7?a???【3-5】用卡諾圖化簡下列帶有約束條件的邏輯函數(shù)()p1?a,b,c,d???m(3,6,8,9,11,12)??d(0,1,2,13,14,15)???(或)(2)p2(a,b,c,d)=?m(0,2,3,4,5,6,11,12)??(8,9,10,13,14,15)d???(3)p3=a?c?d???ad??(或)ab+ac=0(4)p4=??a?b(abcd為互相排斥的一組變量,即在任何情況下它們之中不可能兩個同時為1)【3-6】已知:y1=ab??y2=??bcd?用卡諾圖分別求出,y1?y2,。解:先畫出y1和y2的卡諾圖,根據(jù)與、或和異或運算規(guī)則直接畫出,,y1?y2的卡諾圖,再化簡得到它們的邏輯表達(dá)式:y1?y2=abd??cdy1?y2=ab?c?y1?y2=???第4章集成門電路【】填空1.在數(shù)字電路中,穩(wěn)態(tài)時三極管一般工作在4.1中,若ui0,則晶體管截止(截止,飽和),此時,3.7v,2.3v);欲使晶體管處于u?0.7vccu?0.7vcc飽和狀態(tài),ui需滿足的條件為b(a.ui0;;c.)。在??rb?rcrb?rc電路中其他參數(shù)不變的條件下,僅rb減小時,晶體管的飽和程度加深(減輕,加深,不變);僅rc減小時,飽和程度減輕(減輕,加深,不變)。圖中c的作用是加速(去耦,加速,隔直)。圖4.1圖4.23.圖4.3中示出了某門電路的特性曲線,試據(jù)此確定它的下列參數(shù):輸出高電平;輸出低電平;輸入短路電流is;高電平輸入漏電流;閾值電平ut;開門電平;關(guān)門電平uoff低電平噪聲容限unl高電平噪聲容限unh最大灌電流;扇出系數(shù)。uuiiuioh-1.4ol圖4.34.ttl門電路輸入端懸空時,應(yīng)視為高電平(高電平,低電平,不定);此時如用萬用表測量輸入端的電壓,讀數(shù)約為1.4v(,,1.4v)。5.集電極開路門(oc門)在使用時須在輸出與電源(輸出與地,輸出與輸入,輸出與電源)之間接一電阻。6.cmos;而動態(tài)功耗隨著工作頻率的提高而增加(增加,減小,不變);輸入電阻很大(很大,很?。辉肼暼菹薷撸ǜ?,低,等)于ttl門【】電路如圖4.4(a)~所示,試寫出其邏輯函數(shù)的表達(dá)式。cmos(a)12f3(b)(c)456(d)(e)圖4.4解:(a)f1?a(b)f2?1(c)f3?a?b(d)f4?a?b(e)f5?1(f)f6?b【4-3】圖aa√v√(a)a(b)圖4.5【4-4】要實現(xiàn)圖4.6中各ttl門電路輸出端所示的邏輯關(guān)系各門電路的接法是否正確?如不正確,請予更正。解:abcf?c?ab?cd(a)(b)bc?ab?cdfxxb(c)f?ab圖4.6【】ttl三態(tài)門電路如圖4.7(a)所示,在圖所示輸入波形的情況下,畫出f端的波形。fab(a)(b)圖4.7c解:當(dāng)c?1時,;當(dāng)c?0時,。于是,邏輯表達(dá)式f?abc?(a?b)f的波形見解圖所示?!酒簲?shù)字電子技術(shù)基礎(chǔ)課后答案】>1.1、用布爾代數(shù)的基本公式和規(guī)則證明下列等式。1.2、求下列函數(shù)的反函數(shù)。1.3、寫出下列函數(shù)的對偶式。1.4、證明函數(shù)f為自對偶函數(shù)。1.5、用公式將下列函數(shù)化簡為最簡“與或式。1.6、邏輯函數(shù)b、c、d、的輸入波形如圖所示,畫出邏輯函數(shù)f的波形。。若a、1.7、邏輯函數(shù)f1、f2、f3的邏輯圖如圖2—35所示,證明f1=f2=f3。1.8、給出與非門、或非”門及異或門邏輯符號如圖2—36(a)所示,若a、b的波形如圖2—36(b),畫出f1、f2、f3波形圖。1.9、用卡諾圖將下列函數(shù)化為最簡“與或”式。1.10、將下列具有無關(guān)最小項的函數(shù)化為最簡與或式;1.11、用卡諾圖將下列函數(shù)化為最簡“與或式;【篇三:數(shù)字電子技術(shù)基礎(chǔ)試題及答案】卷考試形式閉卷考核類型考試本試卷共3大題,卷面滿分100分,答題時間120分鐘。一、填空題:(每題2分,共10分)1.時序邏輯電路一般由和兩分組成。2.十進(jìn)制數(shù)(56)10轉(zhuǎn)換為二進(jìn)制數(shù)為和十六進(jìn)制數(shù)為。3.串行進(jìn)位加法器的缺點是,想速度高時應(yīng)采用加法器。4.多諧振蕩器是一種波形電路,它沒有穩(wěn)態(tài),只有兩個。5.用6個d觸發(fā)器設(shè)計一個計數(shù)器,則該計數(shù)器的最大模值m=。二、化簡、證明、分析綜合題:(每小題10分,共70分)1.寫出函數(shù)f(a,b,c,d)=a?b?c?d?e的反函數(shù)。f?2.證明邏輯函數(shù)式相等:bc?d?d(b?c)(ad?b)?b?d3.已知邏輯函數(shù)f=∑(3,5,8,9,,12)+∑d(0,1,2)()化簡該函數(shù)為最簡與或式:(2)畫出用兩級與非門實現(xiàn)的最簡與或式電路圖:圖15.某地址譯碼電路如圖2所示,當(dāng)輸入地址變量a7-a0的狀態(tài)分別為什么狀態(tài)時,y1、y6分別才為低電平(被譯中)。圖26.觸發(fā)器電路就輸入信號的波形如圖3所示,試分別寫出d觸發(fā)器的q和q1的表達(dá)式,并畫出其波形。圖3d=qn+1=q1=7.已知電路如圖4所示,試寫出:①驅(qū)動方程;②狀態(tài)方程;③輸出方程;④狀態(tài)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論