版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
數(shù)字電子技術基礎習題題庫第一章數(shù)字邏輯基礎一、填空題1.十進制數(shù)128對應的二進制數(shù)是
,對應8421BCD碼是
,對應的十六進制數(shù)是
。100000000001001010001018001二、判斷題1.數(shù)字電路中用“1”和“0”分別表示兩種狀態(tài),二者無大小之分。()2.在時間和幅度上都斷續(xù)變化的信號是數(shù)字信號,語音信號不是數(shù)字信號。()√√3.
若兩個函數(shù)具有相同的真值表,則兩個邏輯函數(shù)必然相等。()4.
邏輯函數(shù)已是最簡與或表達式。()5.
若兩個函數(shù)具有不同的真值表,則兩個邏輯函數(shù)必然不相等。()××√6.
因為邏輯表達式A+B+AB=A+B成立,所以
AB=0成立。()
7.
已知
AB+C=AB+D,則可得C=D
。()××8.若兩個函數(shù)具有不同的邏輯函數(shù)式,則兩個邏輯函數(shù)必然不相等。()9.因為邏輯表達式成立,所以成立。()10.異或函數(shù)與同或函數(shù)在邏輯上互為反函數(shù)。()√××三、單項選擇題1.十進制數(shù)25用8421BCD碼表示為
。
2.在
輸入情況下,“與非”運算的結果是邏輯0。
A.全部輸入是0B.任一輸入是0C.僅一輸入是0D.全部輸入是13.邏輯函數(shù)=
。
A.BB.AC.D.4.當邏輯函數(shù)有n個變量時,共有
個變量取值組合?
2n
5.以下表達式中符合邏輯運算法則的是
。
A.C·C=C2<1D.A+1=16.A+BC=
。
A.A+BB.A+CC.(A+B)(A+C)D.B+C
DDDACB7.在函數(shù)F=AB+CD的真值表中,F(xiàn)=1的狀態(tài)有
個?
A.2B.4C.6D.78.已知某二變量輸入邏輯門的輸入A、B及輸出Y的波形如下,它為
邏輯門的功能。
A.與非門B.或非門C.與門D.異或門
DC四、多項選擇題1.下列現(xiàn)象中,是數(shù)字量的是
。
A.手電筒開關B.普通水龍頭中的流水量
C.汽車的車門開關D.房間內(nèi)的溫度2.與模擬電路相比,數(shù)字電路主要的優(yōu)點有
。
A.容易設計B.通用性強
C.保密性好D.抗干擾能力強3.=
。
A.B.C.D.4.邏輯函數(shù)的表示方法中具有唯一性的是
。
A.真值表B.表達式C.邏輯圖D.卡諾圖5.在
輸入情況下,“或非”運算的結果是邏輯0。
A.全部輸入是0B.全部輸入是1C.任一輸入為0,其他輸入為1D.任一輸入為1ACACADBCDBCD五、計算分析1.將下列十進制數(shù)轉換為二進制數(shù):
2463129365
2.將下列二進制數(shù)轉換成十進制數(shù):
1011110101110101101000113.將下列二進制數(shù)轉換成十六進制數(shù):
1)
2)4.將下列十六進制數(shù)轉換成二進制數(shù):
5E2D4F05.將下列十進制數(shù)轉換成十六進制數(shù):
373121256.將下列十六進制數(shù)轉換成十進制數(shù):
A0F436A107.當變量A,B,C取哪些組合時,下列邏輯函數(shù)L的值為1:
1)解:當A、B、C分別為010、100、101、110
時,邏輯函數(shù)L的值為1。
2)解:當A、B、C分別為010、100、101時,邏輯函數(shù)L的值為1。8.
寫出圖1-11中各邏輯圖輸出L的邏輯表達式(提示:根據(jù)邏輯圖逐級寫出輸出端的邏輯函數(shù)式)。解:a圖的邏輯表達式為
b圖的邏輯表達式為9.試畫出下列邏輯函數(shù)表達式的邏輯圖:
1)2)10.用真值表驗證下列等式:1)解:函數(shù)和的真值表如下:
兩函數(shù)具有相同的真值表,所以等式成立。2)解:函數(shù)和的真值表如下:
兩函數(shù)具有相同的真值表,所以等式成立。11.利用代數(shù)法證明下列等式:
1)證明:2)證明:
12.試根據(jù)邏輯函數(shù)的真值表,分別寫出它們的與或表達式:解:13.用代數(shù)法將下列各邏輯式化簡成最簡與或式:
1)解:2)解:3)解:14.將下列函數(shù)展開為最小項表達式:
1)2)15.將下列函數(shù)化簡并轉換為較簡的與或式,與非—與非式,或與式,與或非式和或非—或非式:
1)2)組合邏輯電路一、填空題1.若要實現(xiàn)邏輯函數(shù)F=AB+BC,可以用一個
門;或者用
個與非門;或者用
個或非門。2.半加器有
個輸入端,
個輸出端;全加器有
個輸入端,
個輸出端。3.半導體數(shù)碼顯示器的內(nèi)部接法有兩種形式:共
接法和共
接法。4.對于共陽接法的發(fā)光二極管數(shù)碼顯示器,應采用
電平驅動的七段顯示譯碼器。與或三四2232陰極陽極低二、判斷題優(yōu)先編碼器的編碼信號是相互排斥的,不允許多個編碼信號同時有效。()2.半導體數(shù)碼顯示器的工作電流大,約10mA左右,因此,需要考慮電流驅動問題。()3.液晶顯示器的優(yōu)點是功耗極小、工作電壓低。()4.液晶顯示器可以在完全黑暗的工作環(huán)境中使用。()√××√三、單項選擇題若在編碼器中有50個編碼對象,則要求輸出二進制代碼位數(shù)為()位。
A.5B.6C.10D.502.八路數(shù)據(jù)分配器,其地址輸入端有()個。
A.1B.2C.3D.8BC四、計算分析1.試分析圖所示邏輯電路的功能。
解:1)逐級寫出邏輯表達式。
2)列出真值表
3)功能分析該電路為奇偶校驗電路
2.邏輯電路如圖所示,試分析其邏輯功能。解:1)逐級寫出邏輯表達式。
2)轉換成較簡的與或表達式。
3)列出真值表。如下表所示。是A、B的同或邏輯
3.試分析圖所示邏輯電路的功能。解:1)逐級寫出邏輯表達式
2)轉換成較簡的表達式
3)列出真值表
4)分析邏輯功能。為全加器的邏輯電路圖。
4.試用與非門和反相器設計一個四位的奇偶校驗器,即當四位數(shù)中有奇數(shù)個1時,輸出為0,否則輸出為1。解:1)分析命題。設輸入變量為A、B、C、D,輸出變量用Y表示,然后對邏輯變量進行賦值:Y=0表示A、B、C、D四位數(shù)中有奇數(shù)個1,Y=1表示A、B、C、D四位數(shù)中有偶數(shù)個1。2)根據(jù)題意列真值表(見后表)
3)根據(jù)真值表寫出相應的邏輯表達式并進行化簡和變換。由于要求用與非門和反相器實現(xiàn),所以表達式應該用與非—與非表達式。根據(jù)真值表可得:
4)畫出函數(shù)的邏輯圖(圖略)。返回5.設計一個故障指示電路,要求的條件如下:
1)兩臺電動機同時工作時,綠燈G亮;
2)其中一臺發(fā)生故障時,黃燈Y亮;
3)兩臺發(fā)動機都有故障時,則紅燈R亮。解:1)分析命題。設輸入變量為A、B,分別表示兩臺電動機的工作狀態(tài),輸出變量用G、Y、R表示。然后對邏輯變量進行賦值:A、B為0時表示電動機正常工作,A、B為1時表示電動機發(fā)生故障;G=1表示A、B兩臺電動機同時工作;Y=1表示A、B兩臺電動機中有一臺發(fā)生故障;R=1表示A、B兩臺電動機都有故障。2)根據(jù)題意列真值表(見后表)根據(jù)真值表可得:4)畫出函數(shù)的邏輯圖(圖略)
1)兩臺電動機同時工作時,綠燈G亮;
2)其中一臺發(fā)生故障時,黃燈Y亮;
3)兩臺發(fā)動機都有故障時,則紅燈R亮。返回6.有一列自動控制的地鐵電氣列車,在所有的門都已關上和下一段路軌已空出的條件下才能離開站臺。但是,如果發(fā)生關門故障,則在開著門的情況下,車子可以通過手動操作開動,但仍要求下一段空出路軌。試用與非門設計一個指示電氣列車開動的邏輯電路。(提示:設A為門開關信號,A=1門關;B為路軌控制信號,B=1路軌空出;C為手動操作信號,C=1手動操作;Y為列車開動信號,Y=1列車開動。)解:1)分析命題。設輸入變量為A、B、C,A為門開關信號,A=1門關;B為路軌控制信號,B=1路軌空出;C為手動操作信號,C=1手動操作;Y為列車開動信號,Y=1列車開動。2)根據(jù)題意列真值表根據(jù)真值表可得:4)畫出函數(shù)的邏輯圖(圖略)。返回10.
如圖所示,74HC153是四選一數(shù)據(jù)選擇器,試寫出輸出Y的最簡與或表達式,并用74HC153實現(xiàn)邏輯函數(shù):解:11.
如圖所示,74HC151是八選一數(shù)據(jù)選擇器,試寫出輸出Y的最簡與或表達式,并用74HC151實現(xiàn)邏輯函數(shù):解:11.如圖所示,74HC138是3線-8線譯碼器,試寫出Z1、Z2的最簡與或式。解:
14.用3線-8線譯碼器74HC138和與非門分別實現(xiàn)下列邏輯函數(shù)。提示:先將下列邏輯函數(shù)轉換成最小項表達式,然后再轉換成與非-與非表達式。另外,74HC138的輸出分別等于輸入變量的與非邏輯,例如,。
1)
2)解:1)2)15.試用EPROM實現(xiàn)一組邏輯函數(shù):指出需要多大容量的EPROM,并且列出存儲矩陣的存儲內(nèi)容表。解:需要位,即16×4位容量的EPROM。經(jīng)過函數(shù)變換,一、判斷題
1.由兩個TTL或非門構成的基本RS觸發(fā)器,當
R=S=0時,觸發(fā)器的狀態(tài)為不定。()2.RS觸發(fā)器的約束條件RS=0表示不允許出現(xiàn)
R=S=1的輸入。()
觸發(fā)器電路√×3.邊沿JK觸發(fā)器,在CP為高電平期間,當
J=K=1時,狀態(tài)會翻轉一次。()
4.同步觸發(fā)器存在空翻現(xiàn)象,而邊沿觸發(fā)器和主從觸發(fā)器克服了空翻。()
5.D觸發(fā)器的特性方程為Qn+1=D,與Qn無關,所以它沒有記憶功能。()
6.RS觸發(fā)器的不定狀態(tài)是指RS輸入信號同時消失后(同時變?yōu)椤?”或同時變?yōu)椤?”),觸發(fā)器轉換到什么狀態(tài)將不能確定,可能為1態(tài),也可能為0態(tài)。
()×√×√二、單項選擇題1.為實現(xiàn)將JK觸發(fā)器轉換為D觸發(fā)器,應使
。
A.J=D,K=B.K=D,J=C.J=K=DD.J=K=2.對于JK觸發(fā)器,若J=K,則可完成
觸發(fā)器的邏輯功能。
A.RSB.DC.TD.Tˊ3.欲使D觸發(fā)器按Qn+1=工作,應使輸入
D=
。
A.0B.1C.QD.ACD4.對于D觸發(fā)器,欲使Qn+1=Qn,應使輸入
D=
。
nD.5.一個觸發(fā)器可記錄一位二進制代碼,它有()個穩(wěn)態(tài)。
A.4B.1C.2D.36.在下列觸發(fā)器中,有約束條件的是()。
A.主從JKF/FB.主從DF/FC.同步RSF/FD.邊沿DF/FCCC四、計算分析1.由兩個與非門構成的基本RS觸發(fā)器中,觸發(fā)輸入信號如圖所示,試畫出其Q
和
端的波形。
2.由兩個或非門構成的基本RS觸發(fā)器中,已知R、S
端的波形如圖所示,試畫出Q、
的波形。設觸發(fā)器的初始狀態(tài)為0。3.設圖所示的同步RS觸發(fā)器初始狀態(tài)為0,R、S
端的波形如圖所示。試畫出其輸出端Q、
的波形。4.在圖所示的維持阻塞D觸發(fā)器中,已知CP、D、
、
的波形如圖所示,試畫出其Q
端的波形。設觸發(fā)器的初態(tài)為0。10.已知下降沿觸發(fā)型JK觸發(fā)器的CP、J、K
波形如圖所示,試分別畫出其Q
端的波形。設
=
=1,觸發(fā)器的初始狀態(tài)為零。一、填空題1.組合邏輯電路任何時刻的輸出信號,與該時刻的輸入信號
;與電路原來所處的狀態(tài)
;時序邏輯電路任何時刻的輸出信號,與該時刻的輸入信號
;與信號作用前電路原來所處的狀態(tài)
。2.
一個4位移位寄存器,經(jīng)過
個時鐘脈沖
CP后,4位串行輸入數(shù)碼全部存入寄存器;再經(jīng)過
個時鐘脈沖CP后可串行輸出4位數(shù)碼。有關
有關
有關
無關
44時序邏輯電路3、構成一異步2n
進制加法計數(shù)器需要
個觸發(fā)器,一般將每個觸發(fā)器接成
型觸發(fā)器。如果觸發(fā)器是上升沿觸發(fā)翻轉的,則將最低位觸發(fā)器CP端與
相連,高位觸發(fā)器的CP端與
相連。4.時序邏輯電路按照其觸發(fā)器是否有統(tǒng)一的時鐘脈沖控制分為
時序電路和
時序電路。5.要組成模15計數(shù)器,至少需要采用
個觸發(fā)器。n計數(shù)或T′計數(shù)脈沖輸入端鄰低位端同步異步4二、判斷題1.
異步時序電路的各級觸發(fā)器類型不同。()2.
組合電路不含有記憶功能的器件。()3.模N計數(shù)器可用作N分頻器。()4.把一個5進制計數(shù)器與一個10進制計數(shù)器串聯(lián)可得到15進制計數(shù)器。()5.4位同步二進制加法計數(shù)器與4位異步二進制加法計數(shù)器的狀態(tài)轉換表不同。()×√××√6.利用反饋歸零法獲得N進制計數(shù)器時,若為異步置零方式,有短暫的過渡狀態(tài),不能穩(wěn)定而是立刻變?yōu)?狀態(tài)。()7.計數(shù)器的模是指對輸入的計數(shù)脈沖的個數(shù)。()8.具有N個獨立的狀態(tài),計滿N個計數(shù)脈沖后,狀態(tài)能進入循環(huán)的時序電路,稱之模N計數(shù)器。()√√×三、單項選擇題1.下列電路中,不屬于組合邏輯電路的是()。
A.編碼器B.譯碼器C.數(shù)據(jù)選擇器D.計數(shù)器2.同步時序電路和異步時序電路比較,其差異在于后者()。
A.沒有觸發(fā)器B.沒有統(tǒng)一的時鐘脈沖控制
C.沒有穩(wěn)定狀態(tài)D.輸出只與內(nèi)部狀態(tài)有關
DB3.判斷圖題所示電路為():A.并行輸入數(shù)碼寄存器B.左移位寄存器C.右移位寄存器D.串并行輸入移位數(shù)碼寄存器D4.在下列邏輯電路中,不是組合邏輯電路的有()。
A.譯碼器B.編碼器C.全加器D.寄存器5.判斷圖題所示電路為():
A.并行輸入數(shù)碼寄存器B.左移位寄存器
C.右移位寄存器D.串并行輸入移位數(shù)碼寄存器
DA
6.下列電路中,常用于數(shù)據(jù)串并行轉換的電路為()。
A.加法器B.計數(shù)器C.移位寄存器D.數(shù)值比較器7.判斷圖題所示電路為():
A.數(shù)碼寄存器B.左移位寄存器C.右移位寄存器
8.某移位寄存器的時鐘脈沖頻率為100KHZ,欲將存放在該寄存器中的數(shù)左移8位,完成該操作需要()時間。
BCB
9.N個觸發(fā)器可以構成能寄存()位二進制數(shù)碼的寄存器。
10.8位移位寄存器,串行輸入時經(jīng)()個脈沖后,8位數(shù)碼全部移入寄存器中。
11.判斷圖題所示電路為何種計數(shù)器()。
A.異步二進制減法B.同步二進制減法
C.異步二進制加法D.同步二進制加法
BDA12.用二進制異步計數(shù)器從0做加法,計到十進制數(shù)178,則最少需要()個觸發(fā)器。
A.6B.7C.8D.1013.某數(shù)字鐘需要一個分頻器將32768HZ的脈沖轉換為1HZ
的脈沖,欲構成此分頻器至少需要()個觸發(fā)器。
A.10B.15C.32D.3276814.判斷圖題所示電路為何種計數(shù)器()。
A.異步二進制減法B.同步二進制減法
C.異步二進制加法D.同步二進制加法
CBA15.判斷圖題所示電路為何種計數(shù)器()。
A.異步二進制減法B.同步二進制減法
C.異步二進制加法D.同步二進制加法16.一位8421BCD碼計數(shù)器至少需要()個觸發(fā)器。
A.3B.4C.5D.1017.同步計數(shù)器和異步計數(shù)器比較,同步計數(shù)器的顯著優(yōu)點是()。
A.工作速度高B.觸發(fā)器利用率高
C.電路簡單D.不受時鐘CP控制。CBA18.欲設計0,1,2,3,4,5,6,7這幾個數(shù)的計數(shù)器,如果設計合理,采用同步二進制計數(shù)器,最少應使用()級觸發(fā)器。
A.2B.3C.4D.8
19.圖題所示74HC161計數(shù)器電路的模是()。
A.7B.8C.9D.10BD20.
把一個五進制計數(shù)器與一個四進制計數(shù)器串聯(lián)可得到()進制計數(shù)器。
A.4B.5C.9D.20
21.判斷圖題所示電路為()計數(shù)器。
A.異步二進制減法B.同步二進制減法
C.異步二進制加法D.同步二進制加法DD四、計算分析1.已知圖所示單向移位寄存器的CP及輸入波形如圖所示,試畫出Q0、Q1、Q2、Q3波形(設各觸發(fā)初態(tài)均為0)。
4.利用集成計數(shù)器構成圖所示兩個電路,試分析各電路為幾進制計數(shù)器?并畫出狀態(tài)轉換圖。
a)為13進制計數(shù)器
b)為50進制計數(shù)器狀態(tài)轉換圖(略)5.圖是利用74HC163構成的N進制計數(shù)器,請分析其為幾進制計數(shù)器?
60進制計數(shù)器10.已知一天有24小時,試利用74HC160設計一個二十四進制計數(shù)器。一、填空題
1.某單穩(wěn)態(tài)觸發(fā)器在無外觸發(fā)信號時輸出為0態(tài),在外加觸發(fā)信號時,輸出跳變?yōu)?態(tài),因此,其穩(wěn)態(tài)為
態(tài),暫穩(wěn)態(tài)為
態(tài),暫穩(wěn)態(tài)所處時間的長短取決于電路本身
的參數(shù)。2.單穩(wěn)態(tài)觸發(fā)器在數(shù)字系統(tǒng)中應用很廣泛,通常用于脈沖信號的
、
及
。3.單穩(wěn)態(tài)觸發(fā)器有____個穩(wěn)定狀態(tài);多諧振蕩器有____個穩(wěn)定狀態(tài)。4.占空比q是指矩形波
持續(xù)時間與其
之比。01第六章脈沖信號的產(chǎn)生與轉換01
高電平周期展寬延時整形定時元件5.
觸發(fā)器能將緩慢變化的非矩形脈沖變換成邊沿陡峭的矩形脈沖。6.施密特觸發(fā)器有
個閥值電壓,分別稱作
和
。7.555定時器型號的最后數(shù)碼為555的是
產(chǎn)品,為7555的是
產(chǎn)品。8.為了實現(xiàn)高的頻率穩(wěn)定度,常采用
振蕩器;單穩(wěn)態(tài)觸發(fā)器受到外觸發(fā)時進入
態(tài)。施密特2上限閥值電壓下限閥值電壓TTLCMOS石英晶體暫穩(wěn)二、判斷題
1.當微分電路的時間常數(shù)τ=RC<<tW時,此RC
電路會成為耦合電路。()2.積分電路是一種RC串聯(lián)電路,它是從電容兩端上取出輸出電壓的。()3.微分電路是一種能夠將輸入的矩形脈沖變換為正負尖脈沖的波形變換電路。()4.單穩(wěn)態(tài)觸發(fā)器的暫穩(wěn)態(tài)維持時間用tW表示,與電路中RC成正比。()5.單穩(wěn)態(tài)觸發(fā)器的暫穩(wěn)態(tài)時間與輸入觸發(fā)脈沖寬度成正比。()×√√×√6.施密特觸發(fā)器的正向閾值電壓一定大于負向閾值電壓。()7.石英晶體多諧振蕩器的振蕩頻率與電路中的
R、C成正比。()8.多諧振蕩器的輸出信號的周期與阻容元件的參數(shù)成正比。()9.方波的占空比為。()10.555定時器不僅可以組成多諧振蕩器,而且還可以組成單穩(wěn)態(tài)觸發(fā)器、施密特觸發(fā)器。()√×√√√三、單項選擇題1、若圖題中為TTL門微分型單穩(wěn)態(tài)觸發(fā)器,對R1和R的選擇應使穩(wěn)態(tài)時:()
A.門G1、G2都導通(低電平輸出)
B.G1導通,G2截止
C.G1截止,G2導通
D.G1、G2都截止
B2、以下各電路中,
可以產(chǎn)生脈沖定時。
A.多諧振蕩器
B.單穩(wěn)態(tài)觸發(fā)器
C.施密特觸發(fā)器
D.石英晶體多諧振蕩器
B4.石英晶體多諧振蕩器的突出優(yōu)點是
。
A.速度高B.電路簡單
C.振蕩頻率穩(wěn)定D.輸出波形邊沿陡峭5.多諧振蕩器可產(chǎn)生
。
A.正弦波B.矩形脈沖
C.三角波D.鋸齒波6.能把2kHz正弦波轉換成2kHz矩形波的
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2024-2030年包裝軟件搬遷改造項目可行性研究報告
- 2024-2030年全球及中國聚苯醚(PPE)混合物和合金行業(yè)需求現(xiàn)狀及投資前景預測報告
- 2024-2030年全球及中國硫化氫檢測器行業(yè)供需現(xiàn)狀及發(fā)展前景預測報告
- 2024-2030年全球及中國珊瑚礁水族箱行業(yè)銷售渠道及營銷前景預測報告
- 2024-2030年全球及中國標準滾子鏈行業(yè)現(xiàn)狀動態(tài)及需求規(guī)模預測報告
- 2024-2030年全球及中國批發(fā)分銷ERP軟件行業(yè)現(xiàn)狀動態(tài)及應用前景預測報告
- 2024-2030年全球及中國容器編排系統(tǒng)行業(yè)發(fā)展趨勢及前景規(guī)劃分析報告
- 2024-2030年全球及中國含麩質谷物行業(yè)銷售策略及營銷動態(tài)分析報告
- 2024-2030年全球及中國加熱芯行業(yè)產(chǎn)銷動態(tài)及發(fā)展前景預測報告
- 2024-2030年全球與中國輪胎弦和輪胎面料行業(yè)運營效益及未來盈利預測報告
- 中小學生反恐防暴安全教育課件
- 《藥物制劑工程》課程教學大綱全套
- DL-T 2559-2022 燈泡貫流式水輪機狀態(tài)檢修評估技術導則
- 信陽市光山縣2023-2024學年七年級上學期期末數(shù)學測試卷(含答案)
- 《“健康中國2030”規(guī)劃綱要》全文健康中國2030規(guī)劃綱要全文
- 案場物業(yè)管理制度
- 軍隊文職-政治理論-政治-馬克思主義基本原理練習一
- 南京聯(lián)合體2022-2023學年九年級上學期期中考試化學試題(含答案)
- 電子商務網(wǎng)絡商務信息采集與處理考核試題及答案
- SA8000-2014社會責任績效委員會SPT組織架構、職責和定期檢討及評審會議記錄
- 攪拌釜式反應器攪拌釜式反應器課件
評論
0/150
提交評論