數字電子技術基礎第十章編程邏輯器件(PLD)簡介_第1頁
數字電子技術基礎第十章編程邏輯器件(PLD)簡介_第2頁
數字電子技術基礎第十章編程邏輯器件(PLD)簡介_第3頁
數字電子技術基礎第十章編程邏輯器件(PLD)簡介_第4頁
數字電子技術基礎第十章編程邏輯器件(PLD)簡介_第5頁
已閱讀5頁,還剩3頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

10.1編程邏輯器件

(PLD)簡介(ProgrammableLogic

Device)10.1.1PLD的基本概念與表示符號1.基本結構輸入電路與門陣列或門陣列輸出電路??????輸入或項輸入項積項輸出1AAAAAA2.緩沖器的表示方法

3.導線交叉點上的連接方式

5.或門表示法

4.與門表示法10.1.2常用PLD器件1.按可編程情況分分類與陣列或陣列輸出電路出現(xiàn)年代PROM固定可編程固定70年代初PLA可編程可編程固定70年代中PAL可編程固定固定70年代末GAL可編程固定可組態(tài)80年代初(1)PROM—可編程只讀存儲器I2I1I0O2O1O0與陣列(固定)或陣列(可編程)缺點:?只能實現(xiàn)標準與或式

?芯片面積大

?利用率低,不經濟用途:

?存儲器

?函數表

?顯示譯碼電路(ProgrammableReadOnlyMemory)(2)PLA—可編程邏輯陣列I2I1I0O2O1O0與陣列(可編程)或陣列(可編程)優(yōu)點:

?與陣列、或陣列都可編程

?能實現(xiàn)最簡與或式

缺點:

?價格較高

?門的利用率不高(ProgrammableLogicArray)(3)PAL—可編程陣列邏輯I2I1I0O2O1O0與陣列(可編程)或陣列(固定)優(yōu)點:

?速度高

?價格低?采用編程器現(xiàn)場編程

缺點:

?輸出方式固定一次編程(ProgrammableArrayLogic)(4)GAL—通用陣列邏輯I2I1I0O2O1O0與陣列(可編程)或陣列(固定)優(yōu)點:

?具有PAL的功能

?采用邏輯宏單元使輸出自行組態(tài)?功能更強,使用靈活,應用廣泛

(GenericArrayLogic)2.按可編程和改寫方法分PLD編程方式改寫方法特點、用途第一代一次性掩模(廠家)不能改寫固定程序、數據、函數表、字符發(fā)生器第二代編程器(用戶)紫外光擦除先擦除,后編程第三代編程器(用戶)電擦除擦除、編程同時進行第四代在系統(tǒng)可編程軟件直接在目標系統(tǒng)或線路板上編

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論