數(shù)電-第16講(觸發(fā)器、寄存器)課件_第1頁
數(shù)電-第16講(觸發(fā)器、寄存器)課件_第2頁
數(shù)電-第16講(觸發(fā)器、寄存器)課件_第3頁
數(shù)電-第16講(觸發(fā)器、寄存器)課件_第4頁
數(shù)電-第16講(觸發(fā)器、寄存器)課件_第5頁
已閱讀5頁,還剩38頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

第16講第14章時(shí)序邏輯電路14.1觸發(fā)器R-S觸發(fā)器D觸發(fā)器14.2寄存器2/6/2023電工電子技術(shù)第14章時(shí)序邏輯電路14.1觸發(fā)器14.1.1R-S觸發(fā)器&&RDSDQQRD—RESET直接復(fù)位端SD—SET直接置位端Q,Q輸出端1.基本的R-S觸發(fā)器組成:用2個(gè)與非門(或或非門)構(gòu)成2/6/2023電工電子技術(shù)R-S觸發(fā)器真值表RDSDQQ0101(復(fù)位)1010(置位)11保持原狀

00不確定&&RDSDQQ011100RD=0同時(shí)SD=1時(shí),Q=0。故RD稱為復(fù)位端,或稱為清0端2/6/2023電工電子技術(shù)&&RDSDQQR-S觸發(fā)器真值表RDSDQQ0101(復(fù)位)1010(置位)11保持原狀

00不確定指R、S從01或10變成11時(shí),輸出端狀態(tài)不變1111002/6/2023電工電子技術(shù)&&RDSDQQR-S觸發(fā)器真值表RDSDQQ0101(復(fù)位)1010(置位)11保持原狀

00不確定指RD、SD同時(shí)從00變成11時(shí),輸出端狀態(tài)不定0011112/6/2023電工電子技術(shù)R-S觸發(fā)器真值表RDSDQQ0101(復(fù)位)1010(置位)11保持原狀

00不確定指RD、SD同時(shí)從00變成11時(shí),輸出端狀態(tài)不定&&RDSDQQ00111111&&RDSDQQ001111110000即Q、Q也可能是01,也可能是10設(shè)計(jì)電路時(shí)此種情況應(yīng)避免2/6/2023電工電子技術(shù)R-S觸發(fā)器應(yīng)用舉例:單脈沖發(fā)生器&&RDSDQQ+5V+5V4.7k4.7kK2/6/2023電工電子技術(shù)R-S觸發(fā)器應(yīng)用舉例:單脈沖發(fā)生器&&RDSDQQ+5V+5V4.7k4.7kK2/6/2023電工電子技術(shù)R-S觸發(fā)器應(yīng)用舉例:單脈沖發(fā)生器&&RDSDQQ+5V+5V4.7k4.7kKQQt正脈沖負(fù)脈沖2/6/2023電工電子技術(shù)時(shí)鐘控制電平觸發(fā)的R-S觸發(fā)器(續(xù))時(shí)鐘控制—只有CP=1時(shí),輸出端狀態(tài)才能改變電平觸發(fā)—在CP=1時(shí),控制端R、S的電平(1或0)發(fā)生變化時(shí),輸出端狀態(tài)才改變CPRSQn+1說明100Qn

保持1011置11100清0111不定避免0Qn保持用途:D觸發(fā)器和J-K觸發(fā)器的內(nèi)部電路2/6/2023電工電子技術(shù)14.1.2D觸發(fā)器1.時(shí)鐘控制電平觸發(fā)的D觸發(fā)器CPRSQn+1說明100Qn

保持1011置11100清0111不定避免0Qn保持1D&&RDSDQQ&&RSCP其他兩種情況不會(huì)出現(xiàn)2/6/2023電工電子技術(shù)時(shí)鐘控制電平觸發(fā)的D觸發(fā)器功能表CPDQn+1

1001110QnCP=1時(shí),Qn+1=DCP=0時(shí),保持原狀1DCP&&RDSDQQ&&D觸發(fā)器具有數(shù)據(jù)記憶功能2/6/2023電工電子技術(shù)2.維持阻塞型D觸發(fā)器&&RDSDQQ&&&&DCP符號(hào)RDSDDCPQQ2/6/2023電工電子技術(shù)維持阻塞型D觸發(fā)器的引腳功能符號(hào)RD直接清0端(復(fù)位端)R=0,S=1時(shí),Q=0SD直接置1端(置位端)R=1,S=0時(shí),Q=1

小圈表示低電平有效D數(shù)據(jù)輸入端CP時(shí)鐘脈沖Q、Q輸出端,Q的小圈

表示是反相輸出端,

即Q總是與Q相反RDSDDCPQQ2/6/2023電工電子技術(shù)維持阻塞型D觸發(fā)器的引腳功能(續(xù))功能表CPQn+1D觸發(fā)方式:邊沿觸發(fā)(時(shí)鐘上升沿觸發(fā))功能表說明:在CP上升沿時(shí),Q等于D;在CP高電平、低電平和下降沿時(shí),Q保持不變RDSDDCPQQ2/6/2023電工電子技術(shù)3.集成D觸發(fā)器介紹(1)集成雙D觸發(fā)器74LS74RDSDDCPQQRDSDDCPQQVcc(+5V)GND(地)2/6/2023電工電子技術(shù)D觸發(fā)器應(yīng)用舉例:用D觸發(fā)器將一個(gè)時(shí)鐘進(jìn)行2分頻.DCPQQCPCPQQ01RD、SD不用時(shí),甩空或通過4.7k的電阻吊高電平頻率FQ

=FCP/2D觸發(fā)器功能CP時(shí),Q=D2/6/2023電工電子技術(shù)用2個(gè)2分頻器級(jí)聯(lián)組成一個(gè)4分頻器DCPQQDCPQQCP1Q2QF2Q=F1Q/2=FCP/42/6/2023電工電子技術(shù)集成4D觸發(fā)器74LS175的應(yīng)用舉例—搶答電路1Q1Q2Q2Q3Q3Q4Q4QVccGND1D2D3D4DCPR5004+5V111&&1+5V4.7k風(fēng)鳴器CP1kHz主持人清0甲乙丙丁74LS175參賽人搶答按鍵12/6/2023電工電子技術(shù)(3)集成8D觸發(fā)器內(nèi)部有8個(gè)D觸發(fā)器Q輸出R公共CP公共QDRQDR內(nèi)部有8個(gè)D觸發(fā)器CP1D8DRDGNDVcc1Q2D3D4D5D6D7D2Q3Q4Q5Q6Q7Q8Q2/6/2023電工電子技術(shù)課堂練習(xí)題目:時(shí)鐘CP及輸入信號(hào)D的波形如圖所示,試畫出各觸發(fā)器輸出端Q的波形,設(shè)各輸出端Q的初始狀態(tài)=0.DQDCPQ1Q2DQDCP2/6/2023電工電子技術(shù)課堂練習(xí)(續(xù))Q2DQDCPCPDQ12/6/2023電工電子技術(shù)14.2寄存器14.2.1數(shù)碼寄存器(并行寄存器)DCP一個(gè)D觸發(fā)器組成1位的數(shù)碼寄存器CP上升沿,Q=DCP高電平、低電平、下降沿,Q不變由D觸發(fā)器組成,用于存放數(shù)碼RDSDDCPQQ2/6/2023電工電子技術(shù)由4D集成電路74LS175組成4位二進(jìn)制數(shù)寄存器RDQQRDQQRDQQRDQQCP1D2D3D4DR2Q1Q3Q4Q1Q2Q3Q4QVcc(+5V)GND〔吊高電平〕D3D2D1D0CPQ3Q2Q1Q0RGNDVcc+5V+5V74LS175(電源〕CP1D2D3D4D1Q2Q3Q4Q4D鎖存器數(shù)碼寄存器(續(xù))4位二進(jìn)制數(shù)2/6/2023電工電子技術(shù)數(shù)碼寄存器(續(xù))由8D集成電路74LS273組成8位二進(jìn)制數(shù)寄存器D3D2D1D0CPQ3Q2Q1Q0R+5V74LS2731D8D1Q8Q8D鎖存器Q4Q5Q6Q7D4D5D6D7CP8位二進(jìn)制數(shù)D7~D02/6/2023電工電子技術(shù)數(shù)碼寄存器用于計(jì)算機(jī)并行輸入/輸出接口外部設(shè)備(打印機(jī))8D鎖存器1D~8D1Q~8QCPD7~D0計(jì)算機(jī)CPU控制信號(hào)計(jì)算機(jī)CPU數(shù)據(jù)總線輸出接口計(jì)算機(jī)總線畫法:一條粗線代表8條線2/6/2023電工電子技術(shù)14.2.2串行移位寄存器1.用D觸發(fā)器組成的移位寄存器QSRDQSRDQSRDQSRDDiCQ1Q2Q3Q4CP串行輸入2/6/2023電工電子技術(shù)13.6寄存器13.6.2串行移位寄存器1.用D觸發(fā)器組成的移位寄存器經(jīng)4個(gè)CP脈沖,Di出現(xiàn)在Q4上Q1Q2Q3Q4CPDiDiDiDiCPDiDiDi0CPDiDi00CPDi000C0000由D觸發(fā)器組成的串行移位寄存器功能表QSRDQSRDQSRDQSRDDiCQ1Q2Q3Q4CP串行輸入2/6/2023電工電子技術(shù)循環(huán)移位寄存器CQSRDQSRDQSRDQSRDQ1Q2Q3Q4CP經(jīng)4個(gè)CP脈沖循環(huán)一周CPQ1Q2Q3Q401000101002001030001410002/6/2023電工電子技術(shù)既具有串行輸入又具有并行輸入的移位寄存器CPQ4CQSRDQSRDQSRDQSRDQ1Q2Q3串行輸入數(shù)據(jù)Di清0脈沖&&&&D1D2D3D4L并行輸入脈沖并行輸入數(shù)據(jù)00001010011101R=1S=0Q1=1R=1S=0Q3=1R=1S=1Q2不變R=1S=1Q4不變12/6/2023電工電子技術(shù)14.2.3集成電路雙向移位寄存器(74LS194)并行輸入數(shù)據(jù)右移串入數(shù)據(jù)控制端輸出清0端時(shí)鐘左移串入數(shù)據(jù)Q0Q1Q2Q3DSRD0D1D2D3DSL

CRMBMACP74LS1942/6/2023電工電子技術(shù)Q0Q1Q2Q3DSRD0D1D2D3DSL

CRMBMACP74LS194雙向移位寄存器74LS194的功能CRCPMBMAQ0Q1Q2Q300000100保持101DSR右移一位110左移一位DSL111D0D1D2D3

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論