電路基礎(chǔ)與集成電子技術(shù)-144 數(shù)碼寄存器和移位寄存器課件_第1頁
電路基礎(chǔ)與集成電子技術(shù)-144 數(shù)碼寄存器和移位寄存器課件_第2頁
電路基礎(chǔ)與集成電子技術(shù)-144 數(shù)碼寄存器和移位寄存器課件_第3頁
電路基礎(chǔ)與集成電子技術(shù)-144 數(shù)碼寄存器和移位寄存器課件_第4頁
電路基礎(chǔ)與集成電子技術(shù)-144 數(shù)碼寄存器和移位寄存器課件_第5頁
已閱讀5頁,還剩12頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

集成電子技術(shù)蔡惟錚主編

王淑娟楊春玲齊明副主編14.4.1數(shù)碼寄存器14.4.2移位寄存器14.4數(shù)碼寄存器和移位寄存器14.4數(shù)碼寄存器和移位寄存器

由于寄存器具有清除數(shù)碼、接收數(shù)碼、存放數(shù)碼和傳送數(shù)碼的功能,因此,它必須具有記憶功能,所以寄存器都由觸發(fā)器和門電路組成的。寄存器分為數(shù)碼寄存器(也簡稱為存儲器)和移位寄存器兩種。兩者都具有暫時存放數(shù)碼的記憶功能,不同之處是后者具有移位功能而前者卻沒有。在邏輯電路中,常常需要將一些數(shù)碼、指令或運算結(jié)果暫時存放起來,這些暫時存放數(shù)碼或指令的器件就是寄存器。

D觸發(fā)器的輸出Qn+1=Dn=Xn;若輸入數(shù)碼Xn=1,Qn+1=D

n=1;若輸入數(shù)碼Xn=0,Qn+1=Dn=0??梢?,不管各位觸發(fā)器的原狀態(tài)如何。當(dāng)接收脈沖CP到來后,輸入數(shù)據(jù)X1~X4就一齊送入D觸發(fā)器,這種輸入方式稱為并行輸入。圖中寄存器每位的輸出端加了一個與門,在讀出脈沖為高電平時,寄存器就有輸出。寄存器輸出端一般接有三態(tài)門,以利與總線連接。圖14.4.1的寄存器在輸出時也是各位同時輸出的。因此,稱這種輸出方式為并行輸出。

14.4.2移位寄存器在數(shù)字系統(tǒng)中,常常要將寄存器中的數(shù)碼按時鐘的節(jié)拍向左移或右移一位或多位,能實現(xiàn)這種移位功能的寄存就稱為移位寄存器。在計算機(jī)中,進(jìn)行二制數(shù)的乘法和除法都是由移位操作結(jié)合加法操作來完成。用JK觸發(fā)器構(gòu)成移位寄存器雙向移位寄存器中規(guī)模集成寄存器串行輸入串并行輸出右移寄存器14.4.2.1串行輸入串并行輸出右移寄存器規(guī)定向高位移----右移

串行輸入,串行、并行輸出右移寄存器,以同步時鐘作為移位脈沖CP使用。因為要實現(xiàn)數(shù)據(jù)右移,所以每位觸發(fā)器的輸出要連向相鄰右側(cè)觸發(fā)器的數(shù)據(jù)輸入端,如圖所示。

在各時鐘脈沖作用下,觸發(fā)器的狀態(tài)轉(zhuǎn)換關(guān)系如下表所示。

若需要從移位寄存器中取出數(shù)碼,可從每位觸發(fā)器的輸出端引出,這種輸出方式稱并行輸出。另一種輸出方式是由最后一級觸發(fā)器F4輸出端引出。若寄存器中已存有數(shù)碼1011,每來一個移位脈沖輸出一個數(shù)碼(即將寄存器中的數(shù)碼右移一位),則再來四個移位脈沖后,四位數(shù)碼全部逐個輸出,這種方式稱之為串行輸出。移位寄存器也可以進(jìn)行左移位。原理和右移寄存器沒有本質(zhì)的區(qū)別,電子工程手冊編委會規(guī)定向高位移稱為右移,向低位移稱為左移*

,而不管紙面上的方向如何。

74LS194的邏輯圖符號如圖所示,這是一種具有并行輸出、并行輸入、左移、右移、保持等多種功能的移位寄存器。邏輯符號中的SRG4(ShiftRegister4)是四位移位寄存器的縮寫。

14.4.2.2通用多功能74LS194型雙向移位寄存器圖14.4.374LS194的簡化邏輯符號74LS194的功能表:2.送數(shù)當(dāng)控制端[S1S0]=11(3)時,由功能表表的第3行可知,在時鐘上升沿到來時,它將接收A、B、C、D數(shù)據(jù)的并行輸入。3.保持當(dāng)CP處于低電平,或者[S1S0]=00(0)時,移位寄存器處于保持狀態(tài)。即寄存器中的數(shù)據(jù)不產(chǎn)生移位。74LS194的功能表:4.右移當(dāng)[S1S0]=01(1)時,在時鐘的參與下執(zhí)行右移操作,將移位寄存器中的數(shù)據(jù)依次向高位移動一位,同時接收右移數(shù)據(jù)串行輸入端DSR的數(shù)據(jù)進(jìn)入QA,QD的數(shù)據(jù)將移出寄存器。5.左移當(dāng)[S1S0]=10(2)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論