電子應(yīng)用技術(shù)選擇簡(jiǎn)答自測(cè)題11_第1頁(yè)
電子應(yīng)用技術(shù)選擇簡(jiǎn)答自測(cè)題11_第2頁(yè)
電子應(yīng)用技術(shù)選擇簡(jiǎn)答自測(cè)題11_第3頁(yè)
電子應(yīng)用技術(shù)選擇簡(jiǎn)答自測(cè)題11_第4頁(yè)
電子應(yīng)用技術(shù)選擇簡(jiǎn)答自測(cè)題11_第5頁(yè)
已閱讀5頁(yè),還剩4頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

模擬部分自測(cè)題1一、選擇題:(每題2分,共20分)1、單極型半導(dǎo)體器件是(C)。A、二極管;B、雙極型三極管;C、場(chǎng)效應(yīng)管;D、穩(wěn)壓管。2、P型半導(dǎo)體是在本征半導(dǎo)體中加入微量的(A)元素組成的。A、三價(jià);B、四價(jià);C、五價(jià);D、六價(jià)。3、穩(wěn)壓二極管的正常工作狀態(tài)是(C)。A、導(dǎo)通狀態(tài);B、截止?fàn)顟B(tài);C、反向擊穿狀態(tài);D、隨意狀態(tài)。4、用萬(wàn)用表檢測(cè)某二極管時(shí),發(fā)現(xiàn)其正、反電阻均約等于1KΩ,說(shuō)明該二極管(C)。A、已經(jīng)擊穿;B、圓滿狀態(tài);C、內(nèi)部老化不通;D、沒法判斷。5、PN結(jié)兩頭加正向電壓時(shí),其正向電流是(A)而成。A、多子擴(kuò)散;B、少子擴(kuò)散;C、少子漂移;D、多子漂移。6、測(cè)得NPN型三極管上各電極對(duì)地電位分別為VE=2.1V,VB=2.8V,VC=4.4V,說(shuō)明此三極管處在(A)。A、放大區(qū);B、飽和區(qū);C、截止區(qū);D、反向擊穿區(qū)。7、絕緣柵型場(chǎng)效應(yīng)管的輸入電流(C)。A、較大;B、較?。籆、為零;D、沒法判斷。8、正弦電流經(jīng)過二極管整流后的波形為(C)。A、矩形方波;B、等腰三角波;C、正弦半波;D、仍為正弦波。9、三極管超出(C)所示極限參數(shù)時(shí),必定被破壞。A、集電極最大同意電流ICM;B、集—射極間反向擊穿電壓U(BR)CEO;C、集電極最大同意耗散功率PCM;D、管子的電流放大倍數(shù)。10、若使三極管擁有電流放大能力,一定知足的外面條件是(C)A、發(fā)射結(jié)正偏、集電結(jié)正偏;B、發(fā)射結(jié)反偏、集電結(jié)反偏;C、發(fā)射結(jié)正偏、集電結(jié)反偏;D、發(fā)射結(jié)反偏、集電結(jié)正偏。二、簡(jiǎn)述題:(每題4分,共28分)1、N型半導(dǎo)體中的多子是帶負(fù)電的自由電子載流子,P型半導(dǎo)體中的多子是帶正電的空穴載流子,所以說(shuō)N型半導(dǎo)體帶負(fù)電,P型半導(dǎo)體帶正電。上陳述法對(duì)嗎?為何?答:這類說(shuō)法是錯(cuò)誤的。因?yàn)椋w在摻入雜質(zhì)后,但是共價(jià)鍵上多出了電子或少了電子,進(jìn)而獲取了N型半導(dǎo)體或P型半導(dǎo)體,但整塊晶體中既沒有失電子也沒有得電子,所以仍呈電中性。2、某人用測(cè)電位的方法測(cè)出晶體管三個(gè)管腳的對(duì)地電位分別為管腳①12V、管腳②3V、管腳③3.7V,試判斷管子的種類以及各管腳所屬電極。答:管腳③和管腳②電壓相差0.7V,顯然一個(gè)硅管,是基極,一個(gè)是發(fā)射極,而管腳①比管腳②和③的電位都高,所以必定是一個(gè)NPN型硅管。再依據(jù)管子在放大時(shí)的原則可判斷出管腳②是發(fā)射極,管腳③是基極,管腳①是集電極。3、圖6-23所示電路中,已知E=5V,ui10sintV,二極管為理想元件(即以為正1/9導(dǎo)游通時(shí)電阻R=0,反向阻斷時(shí)電阻R=∞),試畫出u0的波形。答:解析:依據(jù)電路可知,當(dāng)ui>E時(shí),二極管導(dǎo)通u0=ui,當(dāng)ui<E時(shí),二極管截止時(shí),u0=E。所以u(píng)0的波形圖以下列圖所示:u/Vu010圖6-235ωt0ui4、半導(dǎo)體和金屬導(dǎo)體的導(dǎo)電機(jī)理有什么不同樣?單極型和雙極型晶體管的導(dǎo)電狀況又有何不同樣?答:金屬導(dǎo)體中只有自由電子一種載流子參加導(dǎo)電,而半導(dǎo)體中則存在空穴載流子和自由電子兩種載流子,它們同時(shí)參加導(dǎo)電,這就是金屬導(dǎo)體和半導(dǎo)體導(dǎo)電機(jī)理上的實(shí)質(zhì)不同樣點(diǎn)。單極型晶體管內(nèi)部只有多半載流子參加導(dǎo)電,所以和雙極型晶體管中同時(shí)有兩種載流子參加導(dǎo)電也是不同樣的。5、圖6-24所示電路中,硅穩(wěn)壓管DZ1的牢固電壓為8V,DZ2的牢固電壓為6V,正向壓降均為0.7V,求各電路的輸出電壓U0。圖6-24答:(a)圖:兩穩(wěn)壓管串聯(lián),總穩(wěn)壓值為14V,所以U0=14V;(b)圖:兩穩(wěn)壓管并聯(lián),輸出電壓按小值計(jì),所以U0=6V;(c)圖:兩穩(wěn)壓管反向串聯(lián),U0=8.7V;(d)圖:兩穩(wěn)壓管反向并聯(lián),可以為DZ1截止不通,則U0=0.7V。6、半導(dǎo)體二極管由一個(gè)PN構(gòu)造成,三極管則由兩個(gè)PN構(gòu)造成,那么,能否將兩個(gè)二極管背靠背后連結(jié)在一同組成一個(gè)三極管?如不可以,談?wù)劄楹??答:將兩個(gè)二極管背靠背后連結(jié)在一同是不可以組成一個(gè)三極管的。因?yàn)?,兩個(gè)背靠背的二極管,其基區(qū)太厚,不符合組成三極管基區(qū)很薄的內(nèi)部條件,即便是發(fā)射區(qū)向基區(qū)發(fā)射電子,到基區(qū)后也都會(huì)被基區(qū)中大批的空穴復(fù)合掉,根本不行能有載流子持續(xù)向集電區(qū)擴(kuò)散,所以這樣的“三極管”是不會(huì)有電流放大作用的。2/97、假如把三極管的集電極和發(fā)射極對(duì)換使用?三極管會(huì)破壞嗎?為何?答:集電極和發(fā)射極對(duì)換使用,三極管不會(huì)破壞,但是其電流放大倍數(shù)大大降低。因?yàn)榧姌O和發(fā)射極的雜技濃度差別很大,且結(jié)面積也不同樣。自測(cè)題2一、選擇題:(每題2分,共20分)1、基本放大電路中,經(jīng)過晶體管的信號(hào)有(C)。A、直流成分;B、溝通成分;C、交直流成分均有。2、基本放大電路中的主要放大對(duì)象是(B)。A、直流信號(hào);B、溝通信號(hào);C、交直流信號(hào)均有。3、分壓式偏置的共發(fā)射極放大電路中,若VB點(diǎn)電位過高,電路易出現(xiàn)(B)。A、截止失真;B、飽和失真;C、晶體管被燒損。4、共發(fā)射極放大電路的反應(yīng)元件是(B)。A、電阻RB;B、電阻RE;C、電阻RC。5、功放第一考慮的問題是(A)。A、管子的工作效率;B、不失真問題;C、管子的極限參數(shù)。6、電壓放大電路第一需要考慮的技術(shù)指標(biāo)是(A)。A、放大電路的電壓增益;B、不失真問題;C、管子的工作效率。7、射極輸出器的輸出電阻小,說(shuō)明該電路的(A)A、帶負(fù)載能力強(qiáng);B、帶負(fù)載能力差;C、減少前級(jí)或信號(hào)源負(fù)荷。8、功放電路易出現(xiàn)的失真現(xiàn)象是(C)。A、飽和失真;B、截止失真;C、交越失真。9、基極電流iB的數(shù)值較大時(shí),易惹起靜態(tài)工作點(diǎn)Q湊近(B)。A、截止區(qū);B、飽和區(qū);C、死區(qū)。10、射極輸出器是典型的(C)。A、電流串聯(lián)負(fù)反應(yīng);B、電壓并聯(lián)負(fù)反應(yīng);C、電壓串聯(lián)負(fù)反應(yīng)。二、簡(jiǎn)答題:(共23分)1、共發(fā)射極放大器中集電極電阻RC起的作用是什么?(3分)答:RC起的作用是把晶體管的電流放大變換成放大器的電壓放大。2、放大電路中為何建立靜態(tài)工作點(diǎn)?靜態(tài)工作點(diǎn)的高、低對(duì)電路有何影響?(4分)答:建立靜態(tài)工作點(diǎn)的目的是使放大信號(hào)能所有經(jīng)過放大器。Q點(diǎn)過高易使傳輸信號(hào)部分進(jìn)入飽和區(qū);Q點(diǎn)過低易使傳輸信號(hào)部分進(jìn)入截止區(qū),其結(jié)果都是信號(hào)發(fā)生失真。3、指出圖7-21所示各放大電路能否正常工作,如不可以,請(qǐng)校訂并加以說(shuō)明。(8分)3/9+VCC+VCCRCRB1+C2+C2C1+C1+TRB2RB2(a)(b)RC-VCCRC+VCCRB1C2RB1+C2+C1+C1+TTRB2RB2RECE(c)(d)圖7-21檢測(cè)題7-4-3電路圖答:(a)圖缺乏基極分壓電阻RB1,造成VB=UCC太高而使信號(hào)進(jìn)入飽和區(qū)發(fā)生失真,其他還缺乏RE、CE負(fù)反應(yīng)環(huán)節(jié),當(dāng)溫度發(fā)生變化時(shí),易使放大信號(hào)產(chǎn)生失真;(b)圖缺乏集電極電阻RC,沒法起電壓放大作用,同時(shí)少RE、CE負(fù)反應(yīng)環(huán)節(jié);(c)圖中C1、C2的極性反了,不可以正常隔直通交,并且也缺乏RE、CE負(fù)反應(yīng)環(huán)節(jié);d)圖的管子是PNP型,而電路則是按NPN型管子設(shè)置的,所以,只需把管子調(diào)動(dòng)成NPN型管子即可。4、說(shuō)一說(shuō)零點(diǎn)漂移現(xiàn)象是怎樣形成的?哪一種電路可以有效地控制零漂?(4分)答:直接耦合的多級(jí)放大電路,當(dāng)輸入信號(hào)為零時(shí),輸出信號(hào)電壓其實(shí)不為零的現(xiàn)象稱為零點(diǎn)漂移。晶體管參數(shù)受溫度的影響是產(chǎn)生零漂的根本和直接原由。采納差動(dòng)放大電路可以有效地解決零漂問題。5、為削除交越失真,平時(shí)要給功放管加上適合的正向偏置電壓,使基極存在的細(xì)小的正向偏流,讓功放管處于微導(dǎo)通狀態(tài),進(jìn)而除去交越失真。那么,這一正向偏置電壓能否越大越好呢?為何?(4分)答:這一正向電壓較小,僅使兩個(gè)管子都工作在微導(dǎo)通狀態(tài)即可。因?yàn)?,交越失真切際上是兩個(gè)功放管都存在正向死區(qū)電壓造成的,除去交越失真,實(shí)質(zhì)上就是解決死區(qū)電壓的問題。假如這一正向偏置電壓大于死區(qū)電壓好多,必定造成兩個(gè)功放管不可以正常工作。自測(cè)題3一、選擇題:(每題2分,共20分)1、理想運(yùn)放的開環(huán)放大倍數(shù)Au0為(A),輸入電阻為(A),輸出電阻為(B)。A、∞;B、0;C、不定。2、國(guó)產(chǎn)集成運(yùn)放有三種關(guān)閉形式,當(dāng)前國(guó)內(nèi)應(yīng)用最多的是(C)。A、扁平式;B、圓殼式;C、雙列直插式。3、由運(yùn)放組成的電路中,工作在非線性狀態(tài)的電路是(C)。4/9A、反相放大器;B、差分放大器;C、電壓比較器。4、理想運(yùn)放的兩個(gè)重要結(jié)論是(B)。A、虛短與虛地;B、虛斷與虛短;C、斷路與短路。5、集成運(yùn)放一般分為兩個(gè)工作區(qū),它們分別是(B)。A、正反應(yīng)與負(fù)反應(yīng);B、線性與非線性;C、虛斷和虛短。6、(B)輸入比率運(yùn)算電路的反相輸入端為虛地址。A、同相;B、反相;C、雙端。7、集成運(yùn)放的線性應(yīng)用存在(C)現(xiàn)象,非線性應(yīng)用存在(B)現(xiàn)象。A、虛地;B、虛斷;C、虛斷和虛短。8、各樣電壓比較器的輸出狀態(tài)只有(B)。A、一種;B、兩種;C、三種。9、基本積分電路中的電容器接在電路的(C)。A、反相輸入端;B、同相輸入端;C、反相端與輸出端之間。10、解析集成運(yùn)放的非線性應(yīng)用電路時(shí),不可以使用的觀點(diǎn)是(B)。A、虛地;B、虛短;C、虛斷。二、問題:(共20分)1、集成運(yùn)放一般由哪幾部分組成?各部分的作用怎樣?(4分)答:集成運(yùn)放一般由輸入級(jí)、輸出級(jí)和中間級(jí)及偏置電路組成。輸入級(jí)一般采納差動(dòng)放大電路,以使運(yùn)放擁有較高的輸入電阻及很強(qiáng)的控制零漂的能力,輸入級(jí)也是決定運(yùn)放性能利害的重點(diǎn)環(huán)節(jié);中間級(jí)為獲取運(yùn)放的高開環(huán)電壓放大倍數(shù)(103~107),一般采納多級(jí)共發(fā)射極直接耦合放大電路;輸出級(jí)為了擁有較低的輸出電阻和較強(qiáng)的帶負(fù)載能力,并能供給足夠大的輸出電壓和輸出電流,常采納互補(bǔ)對(duì)稱的射極輸出器組成;為了向上述三個(gè)環(huán)節(jié)提供適合而又牢固的偏置電流,一般由各樣晶體管恒流源電路組成偏置電路知足此要求。2、何謂“虛地”?何謂“虛短”?在什么輸入方式下才有“虛地”?若把“虛地”真切接“地”,集成運(yùn)放能否正常工作?(4分)答:電路中某點(diǎn)并未真切接“地”,但電位與“地”點(diǎn)同樣,稱為“虛地”;電路中兩點(diǎn)電位同樣,并無(wú)真切用短接線相連,稱為“虛短”,若把“虛地”真切接“地”,如反比較例運(yùn)放,把反相端也接地時(shí),就不會(huì)有ii=if建立,反比較率運(yùn)算電路也就沒法正常工作。3、集成運(yùn)放的理想化條件主要有哪些?(3分)答:集成運(yùn)放的理想化條件有四條:①開環(huán)差模電壓放大倍數(shù)AU0=∞;②差模輸入電阻rid=∞;③開環(huán)輸出電阻r0=0;④共??刂票菿CMR=∞。4、在輸入電壓從足夠低漸漸增大到足夠高的過程中,單門限電壓比較器和滯回比較器的輸出電壓各變化幾次?(3分)答:在輸入電壓從足夠低漸漸增大至足夠高的過程中,單門限電壓比較器和滯回比較器的輸出電壓均只躍變一次。5、集成運(yùn)放的反相輸入端為虛地時(shí),同相端所接的電阻起什么作用?(3分)答:同相端所接電阻起平衡作用。5/96、應(yīng)用集成運(yùn)放芯片連成各樣運(yùn)算電路時(shí),為何第一要對(duì)電路進(jìn)行調(diào)零?(3分)Rx答:調(diào)零是為了控制零漂,使運(yùn)算更正確。1MΩ∞-10V++VU0圖3-17檢測(cè)題5.2電路圖數(shù)字部分自測(cè)題一一、選擇題(每題2分,共20分)1、邏輯函數(shù)中的邏輯“與”和它對(duì)應(yīng)的邏輯代數(shù)運(yùn)算關(guān)系為(B)。A、邏輯加B、邏輯乘C、邏輯非2.、十進(jìn)制數(shù)100對(duì)應(yīng)的二進(jìn)制數(shù)為(C)。A、1011110B、1100010C、1100100D、110001003、和邏輯式AB表示不同樣邏輯關(guān)系的邏輯式是(B)。A、ABB、ABC、ABBD、ABA4、八輸入端的編碼器按二進(jìn)制數(shù)編碼時(shí),輸出端的個(gè)數(shù)是(B)。A、2個(gè)B、3個(gè)C、4個(gè)D、8個(gè)5、四輸入的譯碼器,其輸出端最多為(D)。A、4個(gè)B、8個(gè)C、10個(gè)D、16個(gè)6、當(dāng)74LS148的輸入端I0~I7按次次輸入11011101時(shí),輸出Y2~Y0為(B)。A、101B、010C、001D、1107、一個(gè)兩輸入端的門電路,當(dāng)輸入為1和0時(shí),輸出不是1的門是(D)。A、與非門B、或門C、或非門D、異或門8、節(jié)余輸入端可以懸空使用的門是(B)。A、與門B、TTL與非門C、CMOS與非門D、或非門9、數(shù)字電路中機(jī)器鑒識(shí)和常用的數(shù)制是(A)。A、二進(jìn)制B、八進(jìn)制C、十進(jìn)制D、十六進(jìn)制10、能驅(qū)動(dòng)七段數(shù)碼管顯示的譯碼器是(A)。A、74LS48B、74LS138C、74LS148D、TS547二、簡(jiǎn)述題(共8分)1、組合邏輯電路有何特色?解析組合邏輯電路的目的是什么?簡(jiǎn)述解析步驟。(4分)答:組合邏輯電路的特色是輸出僅取決于輸入的現(xiàn)態(tài)。解析組合邏輯電路的目的是找出已知組合邏輯電路的功能,解析的步驟為四步:①依據(jù)已知邏輯電路圖用逐級(jí)遞推法寫出對(duì)應(yīng)的邏輯函數(shù)表達(dá)式;②用公式法或卡諾圖法對(duì)的寫出的邏輯函數(shù)式進(jìn)行化簡(jiǎn),獲取最簡(jiǎn)邏6/9輯表達(dá)式;③依據(jù)最簡(jiǎn)邏輯表達(dá)式,列出相應(yīng)的邏輯電路真值表;④依據(jù)真值表找出電路可實(shí)現(xiàn)的邏輯功能并加以說(shuō)明,以理解電路的作用。2、何謂編碼?何謂譯碼?二進(jìn)制編碼和二—十進(jìn)制編碼有何不同樣?(4分)答:編碼就是把人們熟習(xí)的特定信息編成機(jī)器識(shí)其他二進(jìn)制代碼的過程;譯碼則是編碼的逆過程,就是把機(jī)器識(shí)其他二進(jìn)制代碼復(fù)原成人們識(shí)其他特定信息。二—十進(jìn)制編碼則每四位二進(jìn)制數(shù)對(duì)應(yīng)一個(gè)十進(jìn)制數(shù),此中擁有無(wú)效碼;而二進(jìn)制編碼則不擁有無(wú)效碼。uAtuBt圖9-42自測(cè)題2一、選擇題(每題2分,共20分)1、描繪時(shí)序邏輯電路功能的兩個(gè)必不行少的重要方程式是(B)。A、次態(tài)方程和輸出方程B、次態(tài)方程和驅(qū)動(dòng)方程C、驅(qū)動(dòng)方程和特點(diǎn)方程D、驅(qū)動(dòng)方程和輸出方程2、由與非門組成的基本RS觸發(fā)器不同樣意輸入的變量組合SR為(A)。A、00B、01C、10D、113、按各觸發(fā)器的狀態(tài)變換與時(shí)鐘輸入CP的關(guān)系分類,計(jì)數(shù)器可為(A)計(jì)數(shù)器。A、同步和異步B、加計(jì)數(shù)和減計(jì)數(shù)C、二進(jìn)制和十進(jìn)制4、按計(jì)數(shù)器的進(jìn)位制或循環(huán)模數(shù)分類,計(jì)數(shù)器可為(C)計(jì)數(shù)器。A、同步和異步B、加計(jì)數(shù)、減計(jì)數(shù)C、二進(jìn)制、十進(jìn)制或隨意進(jìn)制5、四位移位存放器組成扭環(huán)形計(jì)數(shù)器是(A)計(jì)數(shù)器。A、四進(jìn)制B、八進(jìn)制C、十六進(jìn)制6、存在空翻問題的觸發(fā)器是(B)A、D觸發(fā)器B、鐘控RS觸發(fā)器C、主從JK觸發(fā)器D、保持擁塞D觸發(fā)器7、利用中規(guī)模集成計(jì)數(shù)器組成隨意進(jìn)制計(jì)數(shù)器的方法是(B)A、復(fù)位法B、預(yù)置數(shù)法C、級(jí)聯(lián)復(fù)位法8、不產(chǎn)生節(jié)余狀態(tài)的計(jì)數(shù)器是(A)。A、同步預(yù)置數(shù)計(jì)數(shù)器B、異步預(yù)置數(shù)計(jì)數(shù)器C、復(fù)位法組成的計(jì)數(shù)器9、數(shù)碼可以并行輸入、并行輸出的存放器有(C)A、移位存放器B、數(shù)碼存放器C、兩者皆有10、改變555準(zhǔn)時(shí)電路的電壓控制端CO的電壓值,可改變(C)7/9A、555準(zhǔn)時(shí)電路的高、低輸出電平B、開關(guān)放電管的開關(guān)電平C、比較器的閾值電壓D、置“0”端R的電平值二、簡(jiǎn)述題(共10分)1、時(shí)序邏輯電路和組合邏輯電路的差別有哪些?(2分)答:主要差別有兩點(diǎn):時(shí)序邏輯電路的基本單元是觸發(fā)器,組合邏輯電路的基本單元是門電路;時(shí)序邏輯電路的輸出只與現(xiàn)時(shí)輸入相關(guān),不擁有記憶性,組合邏輯電路的輸出不僅和現(xiàn)時(shí)輸入相關(guān),還和現(xiàn)時(shí)狀態(tài)相關(guān),即擁有記憶性。2、何謂“空翻”現(xiàn)象?控制“空翻”可采納什么舉措?(3分)答:在一個(gè)時(shí)鐘脈沖為“1”時(shí)期,觸發(fā)器的輸出隨輸入發(fā)生多次變化的現(xiàn)象稱為“空翻”??辗斐捎|發(fā)器工作的不行靠,為控制空翻,人們研制出了邊緣觸發(fā)方式的主從型JK觸發(fā)器和保持擁塞型的D觸發(fā)器等等。這些觸發(fā)器因?yàn)橹辉跁r(shí)鐘脈沖邊緣到來(lái)時(shí)發(fā)生翻轉(zhuǎn),進(jìn)而有效地控制了空翻現(xiàn)象。3、試述時(shí)序邏輯電路的解析步驟。(3分)答:時(shí)序邏輯電路的解析步驟一般有以下幾點(diǎn):①確準(zhǔn)時(shí)序邏輯電路的種類。依據(jù)電路中各位觸發(fā)器能否共用一個(gè)時(shí)鐘脈沖CP觸發(fā)電路,判斷電路是同步時(shí)序邏輯電路仍是異步時(shí)序邏輯電路。若電路中各位觸發(fā)器共用一個(gè)時(shí)鐘脈沖CP觸發(fā),為同步時(shí)序邏輯電路;若..各位觸發(fā)器的CP脈沖端子不同樣,就為異步時(shí)序邏輯電路;依據(jù)時(shí)序邏輯電路除CP端子外..能否還有輸入信號(hào)判斷電路是米萊型仍是莫爾型,若有其余輸入信號(hào)端子時(shí),為米萊型時(shí)序邏輯電路,不然為莫爾型時(shí)序邏輯電路。②依據(jù)已知時(shí)序邏輯電路,分別寫出相應(yīng)的驅(qū)動(dòng)方程、次態(tài)方程、輸出方程(注:莫爾型時(shí)序邏輯電路沒有輸出方程),當(dāng)所解析電路屬于異步時(shí)序邏輯電路,還需要寫出各位觸發(fā)器的時(shí)鐘方程。③依據(jù)次態(tài)方程、時(shí)鐘方程或輸出方程,填寫狀態(tài)變換真值表或狀態(tài)變換圖。④依據(jù)解析結(jié)果和變換真值表(或狀態(tài)變換圖),得出時(shí)序邏輯電路的邏輯功能。4、試述米萊型時(shí)序邏輯電路和莫爾型時(shí)序邏輯電路的最大差別有哪些?(2分)答:米萊型時(shí)序邏輯電路和莫爾型時(shí)序邏輯電路的最大差

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論