微型計(jì)算機(jī)技術(shù)及應(yīng)用復(fù)習(xí)資料_第1頁(yè)
微型計(jì)算機(jī)技術(shù)及應(yīng)用復(fù)習(xí)資料_第2頁(yè)
微型計(jì)算機(jī)技術(shù)及應(yīng)用復(fù)習(xí)資料_第3頁(yè)
微型計(jì)算機(jī)技術(shù)及應(yīng)用復(fù)習(xí)資料_第4頁(yè)
微型計(jì)算機(jī)技術(shù)及應(yīng)用復(fù)習(xí)資料_第5頁(yè)
已閱讀5頁(yè),還剩5頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

千里之行,始于足下。第2頁(yè)/共2頁(yè)精品文檔推薦微型計(jì)算機(jī)技術(shù)及應(yīng)用復(fù)習(xí)資料一、挑選題

1.堆棧指針的作用是用來指示B。

A棧底地址B棧頂?shù)刂?/p>

C下一條要執(zhí)行指令的地址

D上一條要執(zhí)行指令的地址

2.CPU對(duì)存儲(chǔ)器或I/O端口完成一次讀/寫操作所需的時(shí)刻為一具

B。

A指令周期B總線周期C時(shí)鐘周期D機(jī)器周期3.微機(jī)讀寫操縱信號(hào)的作用是D。

A決定數(shù)據(jù)總線上的數(shù)據(jù)流的方向

B操縱存儲(chǔ)器讀寫操作的類型

C操縱流入、流出存儲(chǔ)器信息的方向

D以上三種作用

4.80X86中IP/EIP寄存器的作用是C。

A保存當(dāng)前棧頂?shù)刂?/p>

B保存代碼段的基地址

C指示下一條要執(zhí)行的指令地址

D暫存當(dāng)前執(zhí)行的指令地址

5.一具具有24根地址線的微機(jī)系統(tǒng)中,裝有16KBROM、480KBRAM和100MB的硬盤,講明其內(nèi)存容量為A。

A496K

BB16MB

C100.496MB

D100MB

6.查詢方式輸入/輸出時(shí),在I/O接口中設(shè)有狀態(tài)寄存器,經(jīng)過它來確定I/O設(shè)備是否預(yù)備好。輸入時(shí),預(yù)備好表示(1)A,輸出時(shí)預(yù)備

好表示(2)B。

(1)A.穩(wěn)定B.已空C.已滿

(2)A.穩(wěn)定B.已空C.已滿

7.依照下面所提供的某80X86微機(jī)內(nèi)存中的數(shù)據(jù),推斷INT11H中

斷服務(wù)程序的入口地址是(A)。

0000:0040B3188ACC4DF800F041F800F0C5188ACC

0000:005039E700F0A0198ACC2EE800F0D2EF00F0

A.F000:F84D

B.A019:8ACC

C.CC8A:19A0

D.4DF8:00F0

8.存儲(chǔ)字長(zhǎng)是指B。

A存放在一具存儲(chǔ)單元中的二進(jìn)制代碼組合

B存放在一具存儲(chǔ)單元中的二進(jìn)制代碼位數(shù)

C存儲(chǔ)單元的個(gè)數(shù)

D寄存器的位數(shù)

9.指令寄存器的位數(shù)取決于B。

A存儲(chǔ)器的容量B指令字長(zhǎng)C機(jī)器字長(zhǎng)D存儲(chǔ)器的類型

10.主機(jī)與設(shè)備傳送數(shù)據(jù)時(shí),采納C,CPU的效率最高。

A程序查詢方式B中斷方式

CDMA方式

D軟件查詢方式

11.從硬件的角度而言,采納硬件最少的數(shù)據(jù)傳送方式是

D。

ADMA操縱

B中斷傳送

C查詢傳送

D無條件傳送

12.按微機(jī)系統(tǒng)中與存儲(chǔ)器的關(guān)系,I/O端口的編址方式分為

D。

A線性和非線性編址

B集中和分散編址

C重疊和非重疊編址

D統(tǒng)一和獨(dú)立編址

13.I/O口與主機(jī)信息的交換采納中斷方式的特點(diǎn)是B。

ACPU與設(shè)備串行工作,傳送與主程序串行工作

BCPU與設(shè)備并行工作,傳送與主程序串行工作

CCPU與設(shè)備并行工作,傳送與主程序并行工作

DCPU與設(shè)備串行工作,傳送與主程序并行工作

14.8255A中的工作方式操縱字一定。C

A.別等于80H

B.小于等于80H

C.大于等于80H

15.在數(shù)據(jù)傳送過程中,數(shù)據(jù)由串行變?yōu)椴⑿?,或由并行變?yōu)榇?,這種轉(zhuǎn)換是經(jīng)過接口電路中的D實(shí)現(xiàn)的。

A數(shù)據(jù)寄存器B操縱寄存器

C鎖存器

D移位寄存器

16.在某一存儲(chǔ)器系統(tǒng)中,設(shè)有只讀存儲(chǔ)器10KB,隨機(jī)存儲(chǔ)器54KB,

使用16位地址來尋址,其中,只讀存儲(chǔ)器位于低地址段,其地址范圍為A。

A0000~27FFH

B0000~0FFFH

C0000~3FFFH

D0000~4AFFH

17.Intel8255A使用了個(gè)端口地址。D

A1

B2

C3

D4

18.當(dāng)多片8259A級(jí)聯(lián)使用時(shí),關(guān)于從8259A,級(jí)聯(lián)信號(hào)CAS2~CAS0是A。

A.輸入信號(hào)

B.輸出信號(hào)

C.雙向信號(hào)

D.中斷信號(hào)

19.波特率是串行通信中的一項(xiàng)重要參數(shù),以下講明中正確的是。B

A波特率是指單位時(shí)刻內(nèi)傳送的字符數(shù)

B波特率是指單位時(shí)刻內(nèi)傳送的二進(jìn)制數(shù)的位數(shù)

C波特率也稱為波特率因子

D通常收/發(fā)時(shí)鐘頻率等于波特率

20.指令隊(duì)列的作用是D。

A暫存操作數(shù)地址

B暫存操作數(shù)

C暫存指令地址

D暫存預(yù)取指令

21.當(dāng)M/IO=1,RD=1,WR=0時(shí),8086CPU完成的操作是C。

A存儲(chǔ)器讀

BI/O讀

C存儲(chǔ)器寫

DI/O寫

22.8255A能實(shí)現(xiàn)雙向傳送功能的工作方式為。C

A方式0B方式1C方式2D方式323.8086/8088的復(fù)位信號(hào)至少維持D個(gè)時(shí)鐘周期的高電

平有效。

A1

B2

C3

D4

24.在微機(jī)中,CPU拜訪各類存儲(chǔ)器的頻率由高到低的次序?yàn)?/p>

A。

ACache內(nèi)存磁盤磁帶

B內(nèi)存磁盤磁帶Cache

C磁盤內(nèi)存磁帶Cache

D磁盤Cache內(nèi)存磁帶

25.總線握手的作用是(C)。

A操縱總線占用權(quán),防止總線沖突

B實(shí)現(xiàn)I/O操作的同步?jīng)_突

C操縱每個(gè)總線操作周期中數(shù)據(jù)傳送的開始和結(jié)束

D促使數(shù)據(jù)傳輸成功

26.對(duì)于EPROM下面的講法中,正確的是D。

AEPROM是別能改寫的

BEPROM是可改寫的,故是一種隨機(jī)讀寫存儲(chǔ)器

CEPROM只能改寫一次

DEPROM是可改寫的,但它別能作為隨機(jī)讀寫存儲(chǔ)

27.CPU在D時(shí)響應(yīng)中斷。

A取指周期結(jié)束

B外設(shè)提出中斷申請(qǐng)

CINTR為高電平

D一條指令結(jié)束

28.存儲(chǔ)周期是(D)。

A存儲(chǔ)器的讀出時(shí)刻;

B存儲(chǔ)器的寫入時(shí)刻;

C存儲(chǔ)器舉行延續(xù)讀和寫操作所允許的最短時(shí)刻間隔;

D存儲(chǔ)器舉行延續(xù)寫操作所允許的最短時(shí)刻間隔

29.在Intel8255A中能夠舉行按位置位/復(fù)位的端口是C。

A.端口A

B.端口B

C.端口C

D.操縱口

30.在DMA數(shù)據(jù)傳送方式中,實(shí)現(xiàn)地址的修改與傳送字節(jié)數(shù)技術(shù)的主

要功能部件是D。

ACPU

B運(yùn)算器

C存儲(chǔ)器

DDMAC

31.在異步串行輸入/輸出接口中,實(shí)現(xiàn)并行數(shù)據(jù)與串行數(shù)據(jù)的轉(zhuǎn)換的要緊功能部件是A。

A發(fā)送和接收移位寄存器

B波特率發(fā)生器

C發(fā)送和接收數(shù)據(jù)緩沖器

D操縱字寄存器

31.異步串行通信的要緊特點(diǎn)是A。

A傳送的每個(gè)字符是獨(dú)立發(fā)送的

B通信雙方別需要同步

C字符之間的間隔時(shí)刻應(yīng)相同

D傳送的數(shù)據(jù)中別含有操縱信息

33.假如有多個(gè)中斷并且發(fā)生,系統(tǒng)將依照中斷優(yōu)先級(jí)響應(yīng)優(yōu)先級(jí)最高的中斷請(qǐng)求。若要調(diào)整中斷事件的響應(yīng)順序,能夠利用

B。

34.并行接口和串行接口的區(qū)不要緊表如今B之間的數(shù)據(jù)傳

輸前者是并行,后者是串行。

A接口與CPU

B接口與外設(shè)

C接口與CPU及外設(shè)

D接口與內(nèi)存

A中斷響應(yīng)

B中斷屏蔽

C中斷向量

D中斷嵌套

35.8086對(duì)下列中斷優(yōu)先級(jí)響應(yīng)最高的請(qǐng)求是C。

ANMI

BINTR

C內(nèi)部軟件中斷

D單步中斷

36.中斷向量地址是C。

A子程序入口

B中斷服務(wù)程序入口地址

C中斷服務(wù)程序入口地址的地址

D傳送數(shù)據(jù)的起始地址

37.下列8259A的命令字中,必須在正常操作開始前寫入的是

A。

A初始化命令字ICW

B操作命令字OCW

C初始化命令字ICW1

D初始化命令字ICW3

38.下面中斷中,惟獨(dú)C需要中斷類型碼。

AINTO

BINTn

CINTR

DNMI

39.設(shè)存儲(chǔ)器的地址線為20條,存儲(chǔ)單元為字節(jié),使用全譯碼方式

組成存儲(chǔ)器。該系統(tǒng)構(gòu)成需要64K*1位的存儲(chǔ)器芯片的數(shù)量需(D)塊。

A16

B32

C64

D128

40.在存儲(chǔ)器連線時(shí),線片操縱采納(D)方式時(shí),別存在()的

咨詢題,即所分配的地址是延續(xù)的。

A全譯碼地址重疊

B線選操縱地址浮動(dòng)

C線選操縱地址重疊

D全譯碼地址浮動(dòng)

41.當(dāng)用8259A中斷操縱器時(shí),其中斷服務(wù)程序執(zhí)行EOI命令的作

用是B。

A屏蔽正在被服務(wù)的中斷,使其別再發(fā)出中斷請(qǐng)求

B清除該中斷服務(wù)寄存器中的對(duì)應(yīng)位,以允許同級(jí)或低級(jí)的中斷

能被響應(yīng)

C清除該中斷請(qǐng)求寄存器中的對(duì)應(yīng)位,以免重復(fù)響應(yīng)該中斷。

D判定優(yōu)先級(jí)

二推斷題。

1.8086微處理器內(nèi)部由執(zhí)行部件和總線接口部件構(gòu)成。(√)

2.主存儲(chǔ)器和CPU之間增加高速緩沖存儲(chǔ)器的目的是為了擴(kuò)大主存儲(chǔ)器的容量。(х)

3.存儲(chǔ)器的存儲(chǔ)空間與微機(jī)的地址線位數(shù)有關(guān)。(√)

4.8086CPU響應(yīng)外設(shè)的中斷請(qǐng)求時(shí),要把標(biāo)志寄存器的IF和TF清零。(√)

5.異步串行通信傳送的數(shù)據(jù)中別含有操縱信息。(×)

6.8086CPU響應(yīng)外部可屏蔽中斷INTR時(shí),在第二個(gè)中斷響應(yīng)周期,

由數(shù)據(jù)總線讀入外設(shè)的中斷類型碼。(√)

7.8086系統(tǒng)中,軟件中斷和非屏蔽中斷執(zhí)行兩個(gè)中斷響應(yīng)總線周期。(×)

8.8086在對(duì)存儲(chǔ)器舉行拜訪時(shí),數(shù)據(jù)線和地址線分時(shí)復(fù)用,數(shù)

據(jù)線先于地址線有效。(х)

9.8255A工作于方式2時(shí),A口、B口均可作為雙向數(shù)據(jù)傳送端口,

C口各位作為它們的應(yīng)答操縱線。(×)

10.DMA方式的I/O操作與程序查詢方式和中斷操縱式相比,用硬

件操縱代替了那兒的軟件操縱,且無需經(jīng)CPU傳數(shù),所以數(shù)據(jù)傳送速度明顯提高。(√)

11.8086的最大工作模式用于多處理機(jī)系統(tǒng),8086作為主處理器,其它的處理器為協(xié)處理器,協(xié)助主處理器工作。(√)主存儲(chǔ)器和CPU之間增加高速緩沖存儲(chǔ)器的目的是為了擴(kuò)大主存儲(chǔ)器的容量。(х)

12.高速緩沖存儲(chǔ)器要緊是為了解決CPU運(yùn)算速度與內(nèi)存讀寫速度

別匹配的矛盾。(√)

13.CPU對(duì)外設(shè)的拜訪實(shí)質(zhì)上是對(duì)外設(shè)接口電路中相應(yīng)的端口舉行拜訪。(√)14.若I/O端口與主存單元統(tǒng)一用主存地址編址,這么在計(jì)算機(jī)的指令系統(tǒng)中能夠別設(shè)特意的I/O指令。(√)

15.8255A工作于方式0時(shí),別能使用中斷,而在方式1或方式2時(shí),

既可用中斷,也可別用中斷。(√)16.任何內(nèi)部軟件中斷都別受IF和TF妨礙。(×)17.在對(duì)存儲(chǔ)器舉行拜訪時(shí),地址線有效和數(shù)據(jù)線有效的時(shí)刻關(guān)系應(yīng)該是數(shù)據(jù)線較先有效。(×)

18.Intel8251A是一具既可工作在同步方式,又可工作在異步方式的通用串行通信接口芯片。(√)19.異步串行通信的收/發(fā)雙方無需用同一時(shí)鐘源,只需用同一頻率

的收發(fā)時(shí)鐘,就能保證可靠的通信。(√)20.在三種基本I/O同步操縱方式中,以DMA式操縱最好,中斷驅(qū)動(dòng)次之,程序查詢方式最差。(×)

21.DMA方式用于高速外圍設(shè)備的信息傳送,可以代替中斷方式。(×)

22.80X86的外部硬件中斷包括非屏蔽中斷(NMI)和可屏蔽中斷

(INTR)兩類,都受CPU內(nèi)部的中斷允許標(biāo)志(IF)的操縱。(×)23.在存儲(chǔ)器的三種片選譯碼辦法中,全譯碼別僅存儲(chǔ)空間利用率最高、譯碼電路簡(jiǎn)單,且別存在地址重疊咨詢題。(×)

24.輸入/輸出設(shè)備能夠別通過適配器(接口)而直截了當(dāng)接到系統(tǒng)總線上和主機(jī)舉行信息交換。(×)

25.虛擬存儲(chǔ)器技術(shù)的引入,使CPU可尋址的存儲(chǔ)空間范圍幾乎擴(kuò)展到無窮大。(×)

26.ROM只可用作微程序設(shè)計(jì)計(jì)算機(jī)的操縱存儲(chǔ)器。(×)

27.80X86MPU提供了兩種I/O端口尋址方式:馬上數(shù)尋址方式和DX寄存器間接尋址方式。前者尋址0~255,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論