xc3s400使用說(shuō)明和實(shí)驗(yàn)指導(dǎo)_第1頁(yè)
xc3s400使用說(shuō)明和實(shí)驗(yàn)指導(dǎo)_第2頁(yè)
xc3s400使用說(shuō)明和實(shí)驗(yàn)指導(dǎo)_第3頁(yè)
xc3s400使用說(shuō)明和實(shí)驗(yàn)指導(dǎo)_第4頁(yè)
xc3s400使用說(shuō)明和實(shí)驗(yàn)指導(dǎo)_第5頁(yè)
已閱讀5頁(yè),還剩11頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

PAGE10PAGE10省 XC3S400V1.2嵌入式應(yīng)用開(kāi)發(fā) 結(jié)構(gòu)布局 正面布 —系統(tǒng)概 二系統(tǒng)資 三.相關(guān)配 XC3S400V1.2J6J7引腳映射 SRAM引腳映射 原理圖 PLD實(shí)驗(yàn)指 實(shí)驗(yàn)一按鍵控制LED實(shí) 一.程序位 二.實(shí)驗(yàn)過(guò) —實(shí)驗(yàn)?zāi)?二實(shí)驗(yàn)說(shuō) 預(yù)習(xí)內(nèi)容 一.實(shí)驗(yàn)?zāi)?二.實(shí)驗(yàn)說(shuō) 三.實(shí)驗(yàn)要 四.實(shí)驗(yàn)報(bào)告要 實(shí)驗(yàn)四VGA控制輸出實(shí) 一.程序位 二.實(shí)驗(yàn)過(guò) 一.程序位 二.實(shí)驗(yàn)過(guò) 一.程序位 二.實(shí)驗(yàn)過(guò) V1.2LogicCells:I/O141開(kāi)發(fā)板上所有I/O經(jīng)引出)DifferentialI/Opairs.62SystemGates:400KBlockRAM(kbits):288kSpeedGrade:4DedicatedMultipliers:16正面布背面布—系統(tǒng)概述一代串行配置XF02S。為了方便用戶(hù)單獨(dú)使用這塊板(也就是作為背板插在自己的目標(biāo)系統(tǒng)上使用),本。板上有一個(gè)JTAG插座,這是為了用戶(hù)對(duì)JTAG口進(jìn)行評(píng)估試驗(yàn)所設(shè)置。同時(shí)我們?cè)诎迳显O(shè)置了一個(gè)配置選二系統(tǒng)資源FPGA1個(gè)SD 將向不斷推出模塊,AD模塊,。2512K×16BitSRAM,10ns,16Bit。三.1 XC3S400V1.2開(kāi)發(fā)板1塊2 LCD1620液晶1個(gè)3 串口線(xiàn)1根4 USB連線(xiàn)1根5 5V/1A開(kāi)關(guān)電源1個(gè)6 8 9 XILINX線(xiàn)1根XC3S400V1.2J6J7HSNIOSV4.0HSNIOS6234579(見(jiàn)附頁(yè)實(shí)驗(yàn)一按鍵控制LED實(shí)將key2led.bit到FPGA 實(shí)驗(yàn)二LCD顯示實(shí)4. e 將LCD160到。這時(shí)候可以看見(jiàn)顯示e 標(biāo)準(zhǔn)接口第1腳:VSS為地電源第2腳:VDD接5V正電源第3腳:V0為液晶顯示器對(duì)比度調(diào)整端,接正電源時(shí)對(duì)比度最弱,接地電源時(shí)對(duì)比度最高,對(duì)比度過(guò)高時(shí)會(huì)產(chǎn)生“鬼影”,使用時(shí)可以通過(guò)一個(gè)10K的電位4RS為寄存器選擇,高電平時(shí)選擇數(shù)據(jù)寄存器、低電平時(shí)選擇指令寄存器。第5RW為讀寫(xiě)信號(hào)線(xiàn),高電平時(shí)進(jìn)行讀操作,低電平時(shí)進(jìn)行寫(xiě)操作。當(dāng)RSRW者顯示地址,當(dāng)RSRWRSRW6腳:E端為使能端,當(dāng)E端由高電平跳變成低電平時(shí),液晶模塊執(zhí)行命令。第7~14腳:D0~D7為8位1602液晶模塊內(nèi)部的字符發(fā)生器(CGROM)已經(jīng)了160個(gè)不同的點(diǎn)陣字符圖形,如表1所示碼,比如大寫(xiě)的英文字母“A”的代碼是0100_0001B(41H),顯示時(shí)模塊把地址41H來(lái),我們就能看到字母“A”三設(shè)計(jì)提示實(shí)驗(yàn)三BCD七段顯示譯實(shí)將SEG7DISP.BIT到FPGA.板上的數(shù)碼管顯示0-F,LED1-LED4顯示BCD碼LED段為a,b,c,d,e,f,g,Dp。它們的關(guān)系表格如下:下圖為譯邏輯圖,請(qǐng)按圖進(jìn)行連線(xiàn)。其中A,B,C,D接撥號(hào)開(kāi)關(guān),a,b,c,d,e,f,g,dp和使能端AN(高電平工作)接數(shù)碼顯示接口,管腳映射均為I/O三.實(shí)驗(yàn)要求用VerilogHDL234射按要求進(jìn)行,在數(shù)碼管上顯示譯碼后的數(shù)字;5、查看資料,描述七段譯的工作原理;實(shí)驗(yàn) VGA控制輸出實(shí) 本次實(shí)驗(yàn)要求用verilogHDLVGA控制顯示器來(lái)顯示已經(jīng)編寫(xiě)好的程序里面的顏色。若要顯示器正常工作首先要了解VGA知道CRT顯示器的工作原理,另外還要掌握VGA端口輸出信號(hào)的時(shí)序關(guān)系。VGA端口 000000001010011100101110111向是從上向。如下圖一水平方向?yàn)槔荆挥挟?dāng)電子沿正方向流的時(shí)候(即從左向右,從上向下)顯ABCDE1Fh=OPQRS4-Fv=實(shí)驗(yàn)五PS2鼠標(biāo)控制實(shí)驗(yàn)六乒乓球游戲?qū)岶PGA實(shí)驗(yàn)七鼠標(biāo)VGA顯示控FPGAVGA顯示器上面顯示一個(gè)十字標(biāo)記在顯示器中心??梢酝ㄟ^(guò)鼠標(biāo)控制十字標(biāo)記的移動(dòng),板上面的K0,K1,K2可以改變背景。實(shí)驗(yàn)七RS232串口數(shù)據(jù)一 實(shí)驗(yàn)?zāi)吭跀?shù)據(jù)輸出過(guò)程中,CPU(并行地)送入“數(shù)據(jù)輸出寄存器”,“數(shù)據(jù)輸出寄存器”的內(nèi)容傳輸?shù)健鞍l(fā)送移位寄存器”,然后由“發(fā)送移位寄存器”移位,把數(shù)據(jù)1位1位地送到外設(shè)?!鞍l(fā)送移位寄存器”的移位速度由“發(fā)送時(shí)鐘”確定。接口中的“控制寄存器”用來(lái)容納CPU送給此接口的各種控制信息,這些控制能夠完成上述“串<-->并”轉(zhuǎn)換功能的電路,通常稱(chēng)為通用異步收發(fā)器”(UART:UniversalAsynchronousReceiverandTransmitter)。包括:雙緩存發(fā)送數(shù)據(jù)寄存器,并行轉(zhuǎn)串行裝置,雙緩存輸入數(shù)據(jù)寄存器,串行轉(zhuǎn)并行裝置。RS232通訊協(xié)議基本結(jié)構(gòu)起始位低,停止位高1設(shè)rxd2=rxd1;”當(dāng)16rxd1==0r

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論