工藝技術(shù)薄膜工藝-淀積_第1頁
工藝技術(shù)薄膜工藝-淀積_第2頁
工藝技術(shù)薄膜工藝-淀積_第3頁
工藝技術(shù)薄膜工藝-淀積_第4頁
工藝技術(shù)薄膜工藝-淀積_第5頁
已閱讀5頁,還剩39頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

工藝技術(shù)薄膜工藝-淀積第1頁/共44頁芯片中的金屬層Photo11.1

第2頁/共44頁薄膜特性好的臺階覆蓋能力填充高的深寬比間隙的能力好的厚度均勻性高純度和高密度受控制的化學劑量低的膜應力好的電學特性對襯底材料或下層膜好的黏附性第3頁/共44頁膜對臺階的覆蓋

如果淀積的膜在臺階上過渡的變薄,就容易導致高的膜應力、電短路。應力還可能導致襯底發(fā)生凸起或凹陷的變形。共形臺階覆蓋非共形臺階覆蓋均勻厚度第4頁/共44頁—制造業(yè)—第5頁/共44頁高的深寬比間隙

可以用深寬比來描述一個小間隙(如槽或孔),深寬比定義為間隙的深度和寬度的比值。深寬比

=

深度

寬度=21深寬比

=500?250?500?D250?W第6頁/共44頁高的深寬比間隙PhotographcourtesyofIntegratedCircuitEngineering第7頁/共44頁制備薄膜的方法之一:

化學汽相淀積(CVD)

(ChemicalVaporDeposition)

通過氣態(tài)物質(zhì)的化學反應在襯底上淀積一層薄膜材料的過程。產(chǎn)生化學變化反應物必須以氣相的形式參加反應膜中所有材料物質(zhì)都來源于外部的源第8頁/共44頁CVD傳輸和反應步驟第9頁/共44頁

CVD的反應速度取決于質(zhì)量傳輸和表面反應兩個因素。第10頁/共44頁質(zhì)量傳輸限制

CVD反應的速率不能超過反應氣體從主氣體流傳輸?shù)焦杵砻娴乃俾省?/p>

在質(zhì)量傳輸階段淀積工藝對溫度不敏感,這意味著無論溫度如何,傳輸?shù)焦杵砻婕铀俜磻姆磻獨怏w的量都不足。在此情況下,CVD工藝通常是受質(zhì)量傳輸所限制的。第11頁/共44頁速度限制在更低的反應溫度和壓力下,反應物到達硅片表面的速度將超過表面化學反應的速度。在更低的反應溫度和壓力下,由于只有更少的能量來驅(qū)動表面反應,表面反應速度會降低。最終反應物達到硅片表面的速度將超過表面化學反應的速度。在這種情況下。淀積速度是受化學反應速度限制的,此時稱速度限制。

第12頁/共44頁常壓化學汽相淀積(APCVD)

質(zhì)量傳輸限制,相對簡單低壓化學汽相淀積(LPCVD)

反應速度限制,更好的膜性能等離子增強化學汽相淀積(PECVD)等離子體輔助CVD等離子體增強CVD(PECVD)高密度等離子體CVD(HDPCVD)CVD的種類第13頁/共44頁各種類型CVD反應器及其主要特點Table11.2第14頁/共44頁連續(xù)加工的APCVD

反應爐硅片膜反應氣體2反應氣體1惰性分隔氣體(a)氣體注入類型N2反應氣體加熱器N2N2N2N2N2硅片(b)通氣類型第15頁/共44頁LPCVD

為了獲得低壓,必須在中等真空度下(約0.1~5托),反應溫度一般在300~900℃。

LPCVD的反應室通常是反應速度限制的。在這種低壓條件下,反應氣體的質(zhì)量傳輸不再限制反應的速度。與APCVD相比,LPCVD系統(tǒng)有更低的成本、更高的產(chǎn)量及更好的膜性能。

第16頁/共44頁LPCVD三溫區(qū)加熱部件釘式熱電偶(外部,控制)壓力表抽氣至真空泵氣體入口熱電偶(內(nèi)部)第17頁/共44頁LPCVD淀積氧化硅壓力控制器三溫區(qū)加熱器加熱器TEOSN2O2真空泵氣流控制器LPCVD爐溫度控制器計算機終端工作接口爐溫控制器尾氣中等真空度下(約0.1~5托)反應溫度一般在650-750℃載氣載氣氣態(tài)源液態(tài)源固態(tài)源前驅(qū)物氣體前驅(qū)物/源揮發(fā)第18頁/共44頁等離子體

等離子體是一種高能量、離子化的氣體。當從中性原子中去除一個價電子時,形成正離子和自由電子。在一個有限的工藝腔內(nèi),利用強直流或交流磁場或用某些電子源轟擊氣體原子都會導致氣體原子的離子化。

等離子體輔助CVD第19頁/共44頁

離子的形成F+9離子是質(zhì)子(+)與電子(-)數(shù)不等地原子電子從主原子中分離出來.少一個電子的氟原子到原子失去一個電子時產(chǎn)生一個正離子F+9具有質(zhì)子(+9)和電子(-9)數(shù)目相等地中性粒子是原子氟原子總共有7個價電子價層環(huán)最多能有8個電子價層電子(-)內(nèi)層電子(-)在原子核中的質(zhì)子(未顯示電子)第20頁/共44頁CVD過程中使用等離子體的好處1. 更低的工藝溫度(250–450℃);2. 對高的深寬比間隙有好的填充能力(用高密度等離子體);3. 淀積的膜對硅片有優(yōu)良的黏附能力;4. 高的淀積速率;5. 少的針孔和空洞,因為有高的膜密度;6. 工藝溫度低,因而應用范圍廣。

第21頁/共44頁在等離子體輔助CVD中膜的形成PECVD反應室連續(xù)膜8) 副產(chǎn)物去除1)反應物進入反應室襯底2)電場使反應物分解3)薄膜初始物形成4)初始物吸附5) 初始物擴散到襯底中

6) 表面反應7)副產(chǎn)物的解吸附作用排氣氣體傳送RF發(fā)生器副產(chǎn)物電極電極RF場第22頁/共44頁PECVDProcessgasesGasflowcontrollerPressurecontrollerRoughingpumpTurbopumpGaspanelRFgeneratorMatchingnetworkMicrocontrolleroperatorInterfaceExhaustGasdispersionscreenElectrodes第23頁/共44頁化學氣相淀積的設備第24頁/共44頁ChemicalVaporDeposition(CVD)TungstenOutputCassetteInputCassetteWaferHanderWafersWater-cooledShowerheadsMultistationSequentialDepositionChamberResistivelyHeatedPedestal第25頁/共44頁高密度等離子體淀積腔Photo11.4

第26頁/共44頁CVD單晶硅

(外延):最初的外延生長技術(shù)是指:利用化學氣相淀積的方法在單晶襯底上生長一薄層單晶硅的技術(shù)。

P-siliconepilayerP+siliconsubstrate用CVD淀積不同的材料薄膜第27頁/共44頁硅片上外延生長硅SiSiClClHHSiSiSiSiSiSiSiSiSiSiSiClHClH化學反應副產(chǎn)物淀積的硅外延層多晶硅襯底第28頁/共44頁外延的主要優(yōu)點可根據(jù)需要方便地控制薄層單晶的電阻率、電導類型、厚度及雜質(zhì)分布等參數(shù),增加了工藝設計和器件制造的靈活性。

第29頁/共44頁第30頁/共44頁第31頁/共44頁硅氣相外延爐排氣排氣排氣RF加熱RF加熱氣體入口氣體入口臥式反應爐桶式反應爐立式反應爐第32頁/共44頁CVD二氧化硅:

可以作為金屬化時的介質(zhì)層,而且還可以作為離子注入或擴散的掩蔽膜等。低溫CVD氧化層:低于500℃中等溫度淀積:500~800℃高溫淀積:900℃左右薄膜摻雜PSG、BSG、BPSG、FSG第33頁/共44頁TEOSSource第34頁/共44頁多晶硅的化學汽相淀積:利用多晶硅替代金屬鋁作為MOS器件的柵極是MOS集成電路技術(shù)的重大突破之一。氮化硅的化學汽相淀積:中等溫度(780~820℃)的LPCVD或低溫(300℃)PECVD方法淀積。金屬的淀積第35頁/共44頁ChemicalVaporDeposition(CVD)TungstenChemicalReactionsWF6+3H2

W+6HFProcessConditionsFlowRate:100to300sccmPressure:100mTorrTemperature:400degreesC.第36頁/共44頁小結(jié)薄膜特性要求CVD反應步驟和原理CVD分類APCVD、LPCVD、PECVDCVD淀積不同材料si、sio2、多晶硅、氮化硅、金屬第37頁/共44頁CMOSn/p-wellFormationGrowThinOxideDepositNitrideDepositResistsiliconsubstrateUVExposureDevelopResistEtchNitriden-wellImplantRemoveResist第38頁/共44頁siliconsubstratep-welln-wellGrowGateOxideCMOSTransistorFabricationDepositPolySiPolySiImplantpolySipolySiDepositResistUVExposureDevelopResistEtchPolySiRemoveResistFox第39頁/共44頁siliconsubstratep-welln-wellCMOSContacts&InterconnectsDepositBPTEOSBPTEOSBPSGReflowPlanarizationEtchbackDepositResistUVExposureDevelopResistContactEtchbackRemoveResistFoxpolySipolySin+n+p+p+第40頁/共44頁siliconsubstratep-welln-wellCMOSContacts&InterconnectsDepostMetal1Metal1DepositResistUVExposureDevelopResistEtchMetal1RemoveResistFoxpolySipolySip+p+n+n+BPTEOS第41頁/共44頁siliconsubstratep-welln-wellCMOSContacts&InterconnectsDepositIMD1IMD1DepositSOGSOGPlanarizationEtchbackDepositResistUVExposureDevelopResistViaEtchRemoveResistFoxpolySipolySip+p+Metal1n+n+BPTEOS第42頁/共44頁silic

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論