基于CPLD的CCD相機(jī)圖像信號(hào)模擬器的設(shè)-設(shè)計(jì)應(yīng)用_第1頁(yè)
基于CPLD的CCD相機(jī)圖像信號(hào)模擬器的設(shè)-設(shè)計(jì)應(yīng)用_第2頁(yè)
基于CPLD的CCD相機(jī)圖像信號(hào)模擬器的設(shè)-設(shè)計(jì)應(yīng)用_第3頁(yè)
基于CPLD的CCD相機(jī)圖像信號(hào)模擬器的設(shè)-設(shè)計(jì)應(yīng)用_第4頁(yè)
基于CPLD的CCD相機(jī)圖像信號(hào)模擬器的設(shè)-設(shè)計(jì)應(yīng)用_第5頁(yè)
已閱讀5頁(yè),還剩2頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

精品文檔-下載后可編輯基于CPLD的CCD相機(jī)圖像信號(hào)模擬器的設(shè)-設(shè)計(jì)應(yīng)用1引言

多年來(lái)CCD器件以體積小、重量輕、功耗小、工作電壓低和抗燒毀等優(yōu)點(diǎn)以及在分辨率、動(dòng)態(tài)范圍、靈敏度、實(shí)時(shí)傳輸、自掃描等特性,廣泛地應(yīng)用于攝像器材、氣象、航天航空、軍事、醫(yī)療以及工業(yè)檢測(cè)等眾多領(lǐng)域。

在對(duì)某多通道高速CCD相機(jī)輸出圖像信號(hào)的采集系統(tǒng)設(shè)計(jì)過(guò)程當(dāng)中,我們需要對(duì)此系統(tǒng)在正式使用之前進(jìn)行調(diào)試,來(lái)測(cè)試它能否正常工作。本文利用CPLD和LVDS嚴(yán)格對(duì)CCD相機(jī)的輸出接口進(jìn)行了模擬,并且以LVDS方式輸出圖像信號(hào)。

2相機(jī)系統(tǒng)輸出接口信號(hào)及Cameralink接口

此CCD相機(jī)終的輸出信號(hào)符合cameralink接口標(biāo)準(zhǔn),每個(gè)通道輸出3072個(gè)像元后,接著輸出1024個(gè)零電平像元,數(shù)據(jù)采用LVDS差分輸出,每通道的輸出信號(hào)包括:控制信號(hào):像元時(shí)鐘DCLK,行同步信號(hào)LVAL和外觸發(fā)信號(hào)DTRG;數(shù)字圖像信號(hào)(8位并行輸出)DATA。各信號(hào)波形大致如圖1所示:

圖1

·DCLK像元時(shí)鐘頻率為31MHz,由62MHz晶振產(chǎn)生后二分頻得到。以LVDS信號(hào)輸出。

·nbsp;行同步信號(hào)LVAL在輸出3072個(gè)像元和1024個(gè)零電平像元時(shí),LVAL為低電平,在兩個(gè)有效行中間會(huì)跳變幾個(gè)無(wú)效的像素點(diǎn),跳變無(wú)效像素點(diǎn)時(shí),LVAL為高電平。跳過(guò)的像素點(diǎn)的數(shù)目未定,初步設(shè)為固定4個(gè)像素。以LVDS信號(hào)輸出。

·外觸發(fā)信號(hào)DTRG是用來(lái)觸發(fā)采集卡的工作,它與LVAL信號(hào)下降沿對(duì)齊,高電平寬度為像元時(shí)鐘一個(gè)周期的寬度。

為提高傳輸效率以及降低傳輸成本,CCD相機(jī)將以上圖像信號(hào)按CameraLink標(biāo)準(zhǔn)轉(zhuǎn)換成低電平差分信號(hào)(LVDS)輸出。系統(tǒng)采用與CCD相機(jī)相匹配的Nationalsemiconductor芯片組DS90C031W/ML來(lái)完成TTL電平信號(hào)和LDVS信號(hào)之間的轉(zhuǎn)換,轉(zhuǎn)換接口芯片如圖2所示,一個(gè)接口轉(zhuǎn)換芯片可以將4個(gè)信號(hào)轉(zhuǎn)換成4對(duì)符合TIA/EIA-644標(biāo)準(zhǔn)的LVDS數(shù)據(jù)流。另外還有兩個(gè)使能端,在工作時(shí),EN接低電平,接高電平。此芯片的傳輸速度可達(dá)77.7MHz,供電電壓為+5V,符合系統(tǒng)需要。輸出信號(hào)接到圖像采集系統(tǒng)的輸入端。在本文的設(shè)計(jì)當(dāng)中,只用到驅(qū)動(dòng)芯片,接收芯片放在圖像采集系統(tǒng)電路中。

3硬件結(jié)構(gòu)

本設(shè)計(jì)的硬件電路主要由三部分組成,結(jié)構(gòu)框圖如圖3所示。包括晶振電路、

CPLD、輸出接口(9片DS90C031)。整個(gè)電路的部分是CPLD,采用ALTERA公司的MAX7000S系列中的EPM7128SLC84-15芯片。它除了產(chǎn)生控制信號(hào)外,還要模擬一個(gè)灰度圖象的數(shù)據(jù)源。62MHz晶振用來(lái)產(chǎn)生CPLD工作所需要的時(shí)鐘。DSC90C031用來(lái)把CPLD產(chǎn)生的圖像信號(hào)和控制信號(hào)(TTL信號(hào))轉(zhuǎn)化成LVDS信號(hào),并輸出。其中每?jī)善墚a(chǎn)生一個(gè)通道的8位的圖像輸出信號(hào),共有4個(gè)通道,第9片用來(lái)轉(zhuǎn)換控制信號(hào)并輸出。

在電路設(shè)計(jì)過(guò)程中,為了提高系統(tǒng)的可靠性,要注意以下問(wèn)題:1、CPLD器件的每個(gè)供電電壓管腳都要外接0.1μ電容來(lái)進(jìn)行濾波。CPLD輸出信號(hào)也要進(jìn)行濾波之后再接到DSC90C031。2、在輸出端,要使用終端電阻實(shí)現(xiàn)對(duì)差分傳輸線的匹配,阻值一般在90——130之間,系統(tǒng)也需要此終端電阻來(lái)產(chǎn)生正常工作的差分電壓。必要時(shí)也可使用2個(gè)阻值各為50的電阻,并在中間通過(guò)一個(gè)電容接地,以濾去共模噪聲。

4CPLD程序設(shè)計(jì)

因?yàn)榭紤]到設(shè)計(jì)后期還要在CPLD前端加單片機(jī)對(duì)圖像信號(hào)的變化進(jìn)行各種控制,所以要用到大約50個(gè)I/O口的操作,所以選用了ALTERA公司的MAX7000S系列中的EPM7128SLC84-15芯片,該芯片共有84個(gè)引腳,內(nèi)部集成了6000門(mén),其中典型可用門(mén)為2500個(gè),有128個(gè)邏輯單元,60個(gè)可用I/O口,可單獨(dú)配置為輸入、輸出及雙向工作方式,2個(gè)全局時(shí)鐘及一個(gè)全局使能端和一個(gè)全局清除端。它支持多電壓工作,其傳輸延時(shí)為7.5ns,工作頻率高達(dá)125MHz。我們采用ALTERA公司的第三代開(kāi)發(fā)軟件MaxplusII進(jìn)行仿真、綜合和。

整個(gè)程序分三個(gè)模塊:u1,u2,u3,其中u1是分頻模塊,用4輸出計(jì)數(shù)器對(duì)輸入的62M主時(shí)鐘(mclk)進(jìn)行2分頻,u2是圖像數(shù)據(jù)產(chǎn)生模塊,用8位的計(jì)數(shù)器來(lái)產(chǎn)生灰度圖象數(shù)據(jù)。u3模塊是利用13位的計(jì)數(shù)器來(lái)產(chǎn)生控制信號(hào),嚴(yán)格按照要求的時(shí)序關(guān)系,分別產(chǎn)生像元時(shí)鐘(DCLK)、行同步信號(hào)(LVAL)、外觸發(fā)信號(hào)(DTRG)。部分源程序如下:

begin

u1:fenpinportmap(mclk,clr0,set,clk);//引用分頻模塊

u2:count8portmap(clk,clr1,set,countout8);//引用8位計(jì)數(shù)器

u3:count13portmap(clk,clr2,set,countout13);//引用13位計(jì)數(shù)器

set='1';

clr1='0';

dclk=clk;

process(clk)

begin

if(clk'eventandclk='1')then

if(countout13=4096andcountout13=4099)then

lval='1';

data=countout8;

else

lval='0';

endif;

if(countout13=4099)then

dtrg='1';

clr2='1';

else

dtrg='0';

clr2='0';

endif;

if(countout13=0andcountout13=3071)then

data=countout8;//輸出有效像元

endif;

if(countout13=3072andcountout13=4095)then

data=0;//輸出零像元

endif;

endif;

endprocess;

endrtl;

時(shí)序仿真圖如下圖所示:

5總結(jié)

編譯仿真通過(guò)后,在頂層用原理圖進(jìn)行綜合實(shí)現(xiàn),然后燒入芯片進(jìn)行實(shí)驗(yàn),并根據(jù)實(shí)際運(yùn)行情況,對(duì)設(shè)計(jì)進(jìn)行改進(jìn)。如根據(jù)實(shí)際器件的延時(shí)特性,在設(shè)計(jì)中某些地方插入適當(dāng)?shù)难舆t單元以保證各時(shí)延一致。

根據(jù)本文介紹的設(shè)計(jì)方案,采用CPLD技術(shù)設(shè)計(jì)的多路CCD圖像信號(hào)模擬器結(jié)構(gòu)簡(jiǎn)單,實(shí)現(xiàn)方便,易于修改。在圖像采集卡的測(cè)試過(guò)程中,發(fā)揮了重要作用。

(李?lèi)?ài)玲張伯珩達(dá)選福邊川平)

參考文獻(xiàn):

[1].CPLDdatasheet/datasheet/CPLD_1136600.html.[2].LVDSdatasheet/datasheet/LVDS_457917.html.[3].TTLdatasheet/datasheet/TTL_1174409.html.[4].DS90C0

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論