數(shù)字邏輯復(fù)習(xí)課件_第1頁
數(shù)字邏輯復(fù)習(xí)課件_第2頁
數(shù)字邏輯復(fù)習(xí)課件_第3頁
數(shù)字邏輯復(fù)習(xí)課件_第4頁
數(shù)字邏輯復(fù)習(xí)課件_第5頁
已閱讀5頁,還剩74頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

數(shù)字邏輯復(fù)習(xí)

2013

第一部分---知識(shí)要點(diǎn)

一.第一章開關(guān)理論基礎(chǔ)

1.數(shù)制與碼制

(1)基數(shù):某一進(jìn)位數(shù)制中所用到的不同數(shù)碼的個(gè)數(shù)。例如:十進(jìn)制的基數(shù)為10,二進(jìn)制的基數(shù)為2,…

(2)權(quán)數(shù):不同進(jìn)位數(shù)制中每一位的值是該位的數(shù)碼乘上一固定的數(shù),這個(gè)固定的數(shù)稱為權(quán)數(shù)。權(quán)數(shù)是一個(gè)基數(shù)的冪。例如:一個(gè)十進(jìn)制數(shù)的百位是5,則這一位的值是5×102。

(3)任何進(jìn)制數(shù)都可寫成權(quán)表示的形式,

例如:

(207.9)10=2×102+0×101+7×100+9×10-1

(1101.101)2=1×23+1×22+0×21+1×20+

1×2-1+0×2-2+1×2-3

(8AE6.B)16=8×163+A×162+E×161+6×160

+B×16-1

(4)十進(jìn)制數(shù)轉(zhuǎn)換為二進(jìn)制數(shù)

整數(shù)部分:除2取余數(shù)

小數(shù)部分:乘2取整數(shù)

(5)十進(jìn)制數(shù)轉(zhuǎn)換為八進(jìn)制數(shù)

整數(shù)部分:除8取余數(shù)

小數(shù)部分:乘8取整數(shù)

(6)十進(jìn)制數(shù)轉(zhuǎn)換為十六進(jìn)制數(shù)

整數(shù)部分:除16取余數(shù)

小數(shù)部分:乘16取整數(shù)

(7)二進(jìn)制數(shù)、八進(jìn)制數(shù)和十六進(jìn)制數(shù)轉(zhuǎn)換

為十進(jìn)制數(shù),按權(quán)相加的方法進(jìn)行

(8)八進(jìn)制數(shù)轉(zhuǎn)換為二進(jìn)制數(shù)

每一位數(shù)用3位二進(jìn)制數(shù)表示

(9)十六進(jìn)制數(shù)轉(zhuǎn)換為二進(jìn)制數(shù)

每一位數(shù)用4位二進(jìn)制數(shù)表示

(10)二進(jìn)制數(shù)轉(zhuǎn)換為八進(jìn)制數(shù)

從小數(shù)點(diǎn)開始,分別向左右兩邊每3位一組(不足3位的要用0補(bǔ)足3位)用一位八進(jìn)制數(shù)代替。

(11)二進(jìn)制數(shù)轉(zhuǎn)換為十六進(jìn)制數(shù)

從小數(shù)點(diǎn)開始,分別向左右兩邊每4位一組(不足4位的要用0補(bǔ)足4位)用一位十六進(jìn)制數(shù)代替。

2.二進(jìn)制編碼

(1)二—十進(jìn)制編碼(BCD碼)

用4位二進(jìn)制碼表示1位十進(jìn)制數(shù).

(2)8421碼

是有權(quán)碼,各位與權(quán)數(shù)掛勾.即4個(gè)二進(jìn)制位的權(quán)數(shù)從高到低分別是8,4,2,1.

(3)余3碼

8421碼加上3(二進(jìn)制形式0011).

(4)循環(huán)碼

相鄰兩個(gè)代碼中只有一位不同,格雷碼是一種循環(huán)碼。

3.邏輯函數(shù)的描述工具

(1)布爾代數(shù)法

布爾代數(shù)是按一定邏輯規(guī)律進(jìn)行運(yùn)算的代數(shù),布爾代數(shù)中的變量稱為邏輯變量,邏輯變量只能取值0或1。

(2)真值表法

它是由邏輯輸入變量數(shù)n的所有可能取值的組合(2n種)及其對(duì)應(yīng)的邏輯函數(shù)輸出值所構(gòu)成的表格。例如:有邏輯輸入變量A,B,C,D,則n=

4,輸入有24種組合。

(3)邏輯圖法

用標(biāo)準(zhǔn)化的圖形符號(hào)表示邏輯運(yùn)算關(guān)系的組合型網(wǎng)絡(luò)圖形,以表示邏輯函數(shù)所實(shí)現(xiàn)的功能.

(4)卡諾圖法

卡諾圖是一種方格幾何圖形,用來表示邏輯函數(shù)輸入變量與輸出變量之間的對(duì)應(yīng)關(guān)系.圖中的每個(gè)方格對(duì)應(yīng)一個(gè)最小項(xiàng).

(5)波形圖法

用邏輯電平的高低來動(dòng)態(tài)地表示邏輯變量值輸入/輸出變化的圖形.

4.基本邏輯運(yùn)算

(1)與運(yùn)算F=AB

(2)或運(yùn)算F=A+B

(3)非運(yùn)算F=A

(4)與非運(yùn)算F=AB

(5)或非運(yùn)算F=A+B

(6)異或運(yùn)算F=A⊕B

(7)同或運(yùn)算F=A⊙B

(8)與或非運(yùn)算F=AB+CD

5.正邏輯高電平為邏輯1,低電平邏輯0.

6.三態(tài)門邏輯1、邏輯0和高阻

7.布爾代數(shù)

(1)布爾代數(shù)的基本定律(P16表1.6)

A+0=A

A·0=0

A+1=1

A·1=A

A+A=A

A·A=A

A+A=1

A·A=0

A+A·B=A

A·(A+B)=A

A+A·B=A+B

A·B·C···=A+B+C+···

A+B+C+···=A·B·C···

(2)布爾代數(shù)運(yùn)算的基本規(guī)則

①反演規(guī)則—將邏輯表達(dá)式中的與換成或,或換成與;原變量換成非變量,非變量換成原變量;0換成1,1換成0,得到原邏輯函數(shù)的非函數(shù),記為F。[F=F]

②對(duì)偶規(guī)則—將邏輯表達(dá)式中的與換成或,或換成與;0換成1,1換成0,得到原邏輯函數(shù)的對(duì)偶式,記作F’。[(F’)’=F]

變換時(shí)保持原式中先與后或的運(yùn)算順序。

(3)用布爾代數(shù)簡(jiǎn)化邏輯函數(shù)的方法①并項(xiàng)法利用A+A=1,將兩項(xiàng)合并為一項(xiàng)②吸收法利用A+AB=A,消去多余的項(xiàng)③消去法利用A+AB=A+B,消去多余的因子④配項(xiàng)法利用A=A(B+B),作配項(xiàng)用,消去多余的項(xiàng)8.卡諾圖

(1)最小項(xiàng)一個(gè)邏輯函數(shù)如有n個(gè)輸入變量,則有2n個(gè)最小項(xiàng).最小項(xiàng)是一個(gè)與項(xiàng),其中每個(gè)輸入變量都是它的因子,且都以原變量或非變量形式出現(xiàn)一次。

卡諾圖中的每個(gè)方格對(duì)應(yīng)一個(gè)最小項(xiàng)。任一邏輯函數(shù)都可表示為唯一的最小項(xiàng)之或的形式,稱為最小項(xiàng)形式。

(2)卡諾圖結(jié)構(gòu)AB

C01ABCD0001111000ABCABC00ABCDABCD

ABCD

ABCD

m0m1m0m1m3m201ABCABC01ABCDABCD

ABCD

ABCD

m2m3m4m5m7m611ABCABC11ABCDABCD

ABCD

ABCD

m6m7m12m13m15m1410ABCABC10ABCDABCD

ABCD

ABCD

m4m5m8m9m11m10

三變量卡諾圖四變量卡諾圖

(3)利用卡諾圖化簡(jiǎn)先將邏輯函數(shù)填入卡諾圖;再按最大化的原則,對(duì)圖中的物理相鄰或邏輯相鄰的最小項(xiàng)(即8個(gè)相鄰、4個(gè)相鄰和2個(gè)相鄰)進(jìn)行合并。每個(gè)最小項(xiàng)至少被包含一次。這樣,一邏輯函數(shù)可化簡(jiǎn)成最簡(jiǎn)的與或表達(dá)式。

(4)利用無關(guān)項(xiàng)進(jìn)行化簡(jiǎn)

無關(guān)項(xiàng)是指在給定的邏輯函數(shù)中不可能出現(xiàn)的最小項(xiàng),或者說這些最小項(xiàng)取值是0是1與給定的邏輯函數(shù)無關(guān),又稱為任意項(xiàng)。利用無關(guān)項(xiàng)進(jìn)行化簡(jiǎn),往往是將某些無關(guān)項(xiàng)取值為1,進(jìn)而可以和卡諾圖中有用的最小項(xiàng)進(jìn)行合并,使邏輯函數(shù)方便地表示成最簡(jiǎn)的與或形式。

(參考P26例19)

二、第二章組合邏輯

1.組合邏輯分析

組合邏輯電路不存在輸出到輸入的反饋通路,任意時(shí)刻的輸出狀態(tài)取決于該時(shí)刻的輸入狀態(tài)。組合邏輯分析,就是根據(jù)邏輯電路圖,找出邏輯圖中輸入與輸出的關(guān)系。

(1)逐級(jí)電平推導(dǎo)法

(2)列寫布爾表達(dá)式法

(3)數(shù)字波形圖分析法

(4)列寫邏輯電路真值表法2.組合邏輯設(shè)計(jì)組合邏輯設(shè)計(jì)的步驟:(1)根據(jù)邏輯問題描述—寫出邏輯表達(dá)式;(2)對(duì)邏輯表達(dá)式進(jìn)行化簡(jiǎn)—得到最簡(jiǎn)與-或表達(dá)式;(3)將最簡(jiǎn)與-或表達(dá)式變換為用指定門電路表示的形式;(4)畫出邏輯電路圖。

參考P37例5和P38例6。3.組合邏輯電路的等價(jià)變換

(1)狄摩根定理的應(yīng)用;A·B=A+B與非門等價(jià)于非或門

A+B=A·B或非門等價(jià)于非與門

(2)將邏輯函數(shù)的最簡(jiǎn)與-或表達(dá)式變換為“與或非”表達(dá)式;

對(duì)最簡(jiǎn)與-或表達(dá)式兩次求反對(duì)最簡(jiǎn)與-或表達(dá)式一次求反

參考P42例12。

4.常用的組合邏輯功能構(gòu)件

(1)數(shù)據(jù)選擇器—多路輸入,單路輸出

(2)數(shù)據(jù)分配器—單路輸入,多路輸出

(3)譯碼器—輸入是一組二進(jìn)制代碼,輸出是一組高低電平信號(hào),且只有一個(gè)輸出低電平為有效狀態(tài)。

(4)編碼器—所有輸入線中只允許一個(gè)輸入線上有信號(hào),輸出是對(duì)應(yīng)的二進(jìn)制代碼。

(5)優(yōu)先編碼器—允許多個(gè)輸入信號(hào)有效,只對(duì)其中優(yōu)先級(jí)最高的輸入信號(hào)編碼。

(6)數(shù)據(jù)比較器—輸入是兩組二進(jìn)制數(shù)A和B,輸出是比較結(jié)果(A>B、A=B、A<B中的一種)且高電平有效。

(7)加法器—輸入是加數(shù)Ai、被加數(shù)Bi和低位進(jìn)位信號(hào)Ci-1,輸出是和數(shù)Si及向高位的進(jìn)位信號(hào)Ci。一位全加器的邏輯表達(dá)式是:

Si=Ai⊕

Bi⊕

Ci-1

Ci

=AiBi+AiCi-1+BiCi-1=AiBi+(Ai⊕

Bi)Ci-1(8)奇偶校驗(yàn)器—

奇校驗(yàn):數(shù)據(jù)位和校驗(yàn)位1的個(gè)數(shù)湊成奇數(shù)個(gè);

偶校驗(yàn):數(shù)據(jù)位和校驗(yàn)位1的個(gè)數(shù)湊成偶數(shù)個(gè);

三.第三章時(shí)序邏輯

1.鎖存器

SR鎖存器的狀態(tài)方程:Qn+1=S+RQnSR鎖存器的約束方程:

S+R=1

輸入端S、R不允許同時(shí)為0

(低電平)。2.D觸發(fā)器

D觸發(fā)器的狀態(tài)方程:

Qn+1=D3.JK觸發(fā)器

JK觸發(fā)器的狀態(tài)方程:

Qn+1=JQn+KQn

一般情況下脈沖正沿觸發(fā),可用于計(jì)數(shù)。

4.寄存器可用D鎖存器或D觸發(fā)器構(gòu)成通過三態(tài)門輸出的寄存器。三態(tài)門在輸出控制信號(hào)作用下,可呈現(xiàn)邏輯0、邏輯1和高阻三種輸出狀態(tài)。D鎖存器采用電平方式工作,D觸發(fā)器采用脈沖邊沿方式工作。

5.移位寄存器在時(shí)鐘信號(hào)控制下,將寄存器(一般由若干位D觸發(fā)器構(gòu)成)的數(shù)據(jù)向左或向右同步移位。

6.計(jì)數(shù)器所有觸發(fā)器的時(shí)鐘都與同一時(shí)鐘脈沖源接在一起,每個(gè)觸發(fā)器的狀態(tài)變化都與時(shí)鐘脈沖同步,稱為同步計(jì)數(shù)器。計(jì)數(shù)器所能記憶脈沖的最大數(shù)目稱為計(jì)數(shù)器的模數(shù)。一般情況下:

K位計(jì)數(shù)器的最大模數(shù)是2k;

K位扭環(huán)(移位)計(jì)數(shù)器的模數(shù)是2K;

K位環(huán)形(移位)計(jì)數(shù)器的模數(shù)是K。

參考P72-P74。

7.同步時(shí)序邏輯分析(1)米里型時(shí)序邏輯電路電路輸出不僅與該時(shí)刻的輸入Xi有關(guān),而且與現(xiàn)態(tài)Qin有關(guān)。(2)摩爾型時(shí)序邏輯電路

電路輸出與該時(shí)刻的輸入Xi無關(guān),僅與現(xiàn)態(tài)Qin有關(guān)。摩爾型時(shí)序邏輯電路,可看作是米里型時(shí)序邏輯電路的特例。

(3)同步時(shí)序邏輯電路分析的方法①根據(jù)給定的邏輯圖,寫出輸出函數(shù)(如果有的話)和激勵(lì)函數(shù)表達(dá)式;②建立次態(tài)表達(dá)式(狀態(tài)方程)并進(jìn)行適當(dāng)化簡(jiǎn);③構(gòu)建狀態(tài)轉(zhuǎn)移表(注意計(jì)數(shù)循環(huán));④建立狀態(tài)表和狀態(tài)圖;⑤說明邏輯電路的邏輯功能。

參考P87例10。

四.第四章存儲(chǔ)邏輯

1.隨機(jī)讀寫存儲(chǔ)器RAM

目前大容量的RAM都采用MOS型存儲(chǔ)器,分為SRAM(靜態(tài))和DRAM(動(dòng)態(tài))兩種。

2.只讀存儲(chǔ)器ROM(1)掩模ROM

由廠家為用戶定做生產(chǎn),存儲(chǔ)具有特定功能的程序和數(shù)據(jù)。

(2)可編程ROM

①PROM

一次性可編程只讀存儲(chǔ)器②EPROM

光擦除可編程只讀存儲(chǔ)器③E2PROM(EEPROM)

電擦除可編程只讀存儲(chǔ)器

3.存儲(chǔ)器容量的擴(kuò)充

(1)字長(zhǎng)位數(shù)擴(kuò)充多片存儲(chǔ)芯片的地址線和控制線公用,而數(shù)據(jù)線單獨(dú)分開連接。

(2)存儲(chǔ)容量擴(kuò)充多片存儲(chǔ)芯片的地址線和數(shù)據(jù)線公用,控制總線的R/W公用;使能端EN不能公用,它由地址總線的高位段譯碼來決定片選信號(hào)。

第二部分---典型例題

一.單項(xiàng)選擇題1.與八進(jìn)制數(shù)(375.235)8等值的十六進(jìn)制數(shù)是(

)。

A.(FD.4E8)

16

B.(7E1.4E8)

16

C.(FD.4E1)

16

D.(7E1.4E1)

16

2.10000101是

8421BCD

碼,與它等值的十進(jìn)制數(shù)是(

)。

A.

205

B.

85C.

l33

D.

412

3.與邏輯函數(shù)F=A⊕(A⊕B)等值的是

()。

A.B

B.A

C.A⊕B

D.A⊙B4.與邏輯函數(shù)F=(A+B)(A+C)等值的是()。

A.AB+ACB.ABC

C.A+BC

D.A+B+C

5.下面邏輯式中,正確的是

()。

A.A+AB=AB.A+AB=A+BC.A+AB=A+BD.A+AB=AB

6.邏輯表達(dá)式X+Y+Z=()。A.X+Y+Z B.X·Y·Z C.X·Y·ZD.X·Y·Z

7.下面真值表對(duì)應(yīng)的邏輯表達(dá)式F=

()。A.AB+ABABFB.AB+AB0 00C.A+B011D.A+B101110

8.邏輯表達(dá)式A(B+C)=AB+AC的對(duì)偶式是()。

A.AB+AC=A(B+C)

B.A+BC=(A+B)(A+C)

C.A+BC=A+AB+C

D.A+BC=(A+B)(A+C)

9.邏輯表達(dá)式F=(A+B)(A+C)的對(duì)偶式是()。A.F’=AB+ACB.F’=A(B+A)CC.F’=AB+AC D.F’=AB+AC

10.設(shè)F=AB+CD,則它的非函數(shù)是()。

A.F=A+BC+D

B.F=(A+B)(C+D)

C.F=(A+B)(C+D)

D.F=

A+B

C+D

11.設(shè)F=A·B+C·D,則它的非函數(shù)是(

)。A.F=A+B·C+D B.F=(A+B)·(C+D)C.F=(A+B)(C+D)D.F=A+B·CD12.在(

)情況下,函數(shù)F=WX+YZ

的輸出是邏輯“0”。A.W,

X,Y,

Z全部輸入為“0”B.W,X同時(shí)為“1”或Y,Z同時(shí)為“l(fā)”C.任一輸入為“1”,其他輸入為“0”D.W,Y輸入為“1”,X,Z輸入為“0”

13.n個(gè)變量的最小項(xiàng)是()。

A.n個(gè)變量的或項(xiàng),它包含全部n個(gè)變量,每個(gè)變量可以原變量或非變量

B.n個(gè)變量的與項(xiàng),它包含全部n個(gè)變量,每個(gè)變量?jī)H為原變量

C.n個(gè)變量的或項(xiàng),它包含全部n個(gè)變量,每個(gè)變量?jī)H為原變量

D.n個(gè)變量的與項(xiàng),它包含全部n個(gè)變量,每個(gè)變量可以原變量或非變量

14.八路數(shù)據(jù)分配器,其地址輸入(選擇控制)端有(

)個(gè)。

A.1

B.2

C.3

D.8

15.在8:3線優(yōu)先編碼器(74LS148)中,8條數(shù)據(jù)輸入線I0-I7同時(shí)有效時(shí),優(yōu)先級(jí)最高為

I7線,則輸出線Y2Y1Y0的值應(yīng)是()。

A.000

B.010

C.101

D.111

16.四位比較器(74LS85)的三個(gè)輸出信號(hào)A>B、A=B、A<B中,只有一個(gè)是有效信號(hào),它呈現(xiàn)()電平。

A.低 B.高

C.高阻 D.任意

17.采用4位比較器(74LS85)對(duì)兩個(gè)四位數(shù)比較時(shí),先比較()。

A.最低位B.次低位

C.次高位 D.最高位

18.一位全加器有三個(gè)輸入,加數(shù)Ai,被加數(shù)Bi,低位的進(jìn)位信號(hào)Ci-1,則本位和Si

的邏輯表達(dá)式是()。

A.Si=Ai+Bi+Ci-1B.Si=AiBi

+(Ai⊕Bi)Ci-1C.Si=Ai⊕Bi⊕Ci-1

D.Si=AiBi

+Ai⊕Bi⊕Ci-1

19.一位全加器有三個(gè)輸入加數(shù)Ai,被加數(shù)Bi,低位的進(jìn)位信號(hào)Ci-1,則向高位的進(jìn)位信號(hào)Ci的邏輯表達(dá)式是()。

A.Ci

=Ai+Bi+Ci-1B.Ci

=AiBi

+(Ai⊕Bi)Ci-1C.

Ci

=Ai⊕Bi⊕Ci-1

D.Ci

=AiBi

+Ai⊕Bi⊕Ci-1

20.四位二進(jìn)制碼A1A2A3A4,若電路采用奇校驗(yàn),則校驗(yàn)位的邏輯表達(dá)式是(

)。

A.A1⊕A2⊕A3⊕A4⊕1B.A1⊕A2⊕A3⊕A4⊕0C.A1+A2+A3+A4+1

D.A1A2A3A4+1

21.JK觸發(fā)器在CP脈沖作用下,欲使Qn+1=Qn,則輸入信號(hào)應(yīng)為()。

A.J=1,K=1B.J=1,K=0C.J=0,K=1D.J=0,K=022.設(shè)RS觸發(fā)器有兩個(gè)輸入端R和S,有兩個(gè)輸出端Q和Q。如果發(fā)生了觸發(fā)器狀態(tài)不確定的情況,其原因是兩個(gè)輸入端為()。A.S=0,R=0B.S=0,R=1C.S=1,R=0D.S=1,R=1

23.一個(gè)8421BCD碼計(jì)數(shù)器至少需要(

)個(gè)觸發(fā)器構(gòu)成。

A.3

B.4

C.5

D.10

24.在下列邏輯電路的名稱中,(

)不是組合邏輯電路。

A.鎖存器B.編碼器

C.全加器 D.譯碼器

25.用n個(gè)移位寄存器構(gòu)成的扭環(huán)計(jì)數(shù)器,可得到的最大計(jì)數(shù)模數(shù)是()。

A.2n

B.

n2

C.

2nD.

n

26.用4個(gè)D型觸發(fā)器構(gòu)成的扭環(huán)計(jì)數(shù)器,計(jì)數(shù)器的模數(shù)是()。

A.3B.4C.8

D.16

27.用n個(gè)移位寄存器構(gòu)成的環(huán)形計(jì)數(shù)器,可得到的最大計(jì)數(shù)模數(shù)是()。

A.nB.2nC.2nD.2n-128.米里型時(shí)序電路的輸出(

)。

A.與輸入和當(dāng)前狀態(tài)都無關(guān)

B.與輸入和當(dāng)前狀態(tài)都有關(guān)

C.只與當(dāng)前輸入有關(guān)

D.只與當(dāng)前狀態(tài)有關(guān)

29.EPROM是指(

)。

A.隨機(jī)讀寫存儲(chǔ)器

B.掩模式只讀存儲(chǔ)器

C.光擦除可編程只讀存儲(chǔ)器

D.電擦除可編程只讀存儲(chǔ)器

30.E2PROM是指(

)。

A.掩模式只讀存儲(chǔ)器

B.一次性可編程只讀存儲(chǔ)器

C.光擦除可編程只讀存儲(chǔ)器

D.電擦除可編程只讀存儲(chǔ)器

31.使用256×1位ROM芯片組成1024×8位ROM存儲(chǔ)器,需要(

)片芯片。

A.8B.10C.16D.32

32.使用256×4位ROM芯片組成1024×16位ROM存儲(chǔ)器,需要(

)片芯片。

A.4B.8C.16D.32

一.單項(xiàng)選擇題參考答案:1A2B3A4C5B6C7A8D9C10B11B12B13D14C15A16B17D18C19B20A21D22A23B24A25C26C27A28B29C30D31D32C

二.填空題

1.十進(jìn)制數(shù)0.625轉(zhuǎn)換為八進(jìn)制數(shù)為

,轉(zhuǎn)換為十六進(jìn)制數(shù)為

。2.十進(jìn)制數(shù)998轉(zhuǎn)換為八進(jìn)制數(shù)為

,轉(zhuǎn)換為十六進(jìn)制數(shù)為

3.

十進(jìn)制數(shù)30.7的8421BCD碼是

,余3碼是

。4.一個(gè)邏輯函數(shù),如果有n個(gè)變量,則有

個(gè)最小項(xiàng)。任何一個(gè)邏輯函數(shù)可以化成唯一的

之和的表達(dá)式。

5.?dāng)?shù)字系統(tǒng)中常用的BCD碼有

(有權(quán)碼)和

(無權(quán)碼)。

6.

卡諾圖是

的一種圖形表示,卡諾圖中的每一格子對(duì)應(yīng)一個(gè)

。

7.三個(gè)邏輯變量X、Y、Z的狄摩根定律是

。

8.常用的組合邏輯分析方法有逐級(jí)電平推導(dǎo)法、數(shù)字波形圖分析法、

法和

法。

9.邏輯函數(shù)的描述工具除了布爾代數(shù)、邏輯圖、波形圖、硬件描述語言之外,還有

。10.三態(tài)門的輸出有:邏輯1、

三種狀態(tài)。

11.RS觸發(fā)器的狀態(tài)方程是

,

約束條件方程是

。12.D觸發(fā)器的狀態(tài)方程是

JK觸發(fā)器的狀態(tài)方程是

。

13.組合邏輯電路中不包含存儲(chǔ)信息

元件,它一般由各種

組合而成。

14.由各種

組合而成且無反饋

的邏輯電路,稱為

電路。

15.時(shí)序邏輯電路的輸出不僅與

關(guān),而且與

有關(guān)。

16.同步時(shí)序邏輯電路,

按其輸入與

輸出的關(guān)系不同,分為

兩類。17.4K×16位的EPROM芯片,其地

址線有

條,數(shù)據(jù)線有

條。18.1G×32位的RAM芯片,

其地址

線有

條,數(shù)據(jù)線有

條。

二.填空題參考答案:1.

0.

5

,

0.

A1746,3E6(0011

0000.

0111)8421BCD碼

(0110

0011.

1010)余3碼4.2n,

最小項(xiàng)5.

8421碼,格雷碼6.

邏輯函數(shù)(邏輯表達(dá)式),最小項(xiàng)

7.

X+Y+Z=XYZ,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論