按模塊硬件數(shù)字邏輯試卷_第1頁
按模塊硬件數(shù)字邏輯試卷_第2頁
按模塊硬件數(shù)字邏輯試卷_第3頁
按模塊硬件數(shù)字邏輯試卷_第4頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

班級 成績得得 常用的BCD碼有 將十進(jìn)制數(shù)45轉(zhuǎn)換成8421碼可 同步RS觸發(fā)器的特性方程為 ;約束方程 數(shù)字電路按照是否有記憶功能通??煞譃閮深? 當(dāng)數(shù)據(jù)選擇器的數(shù)據(jù)輸入端的個數(shù)為8時,則其地址碼選擇端應(yīng)有

圖2.1所示 觸發(fā)器的狀態(tài)圖 B. C. D.在下列邏輯電路中,不是組合邏輯電路的 A.譯碼 B.編碼 C.全加 D.寄存 A. B. C. D.多諧振蕩器可產(chǎn) A.正弦 B.矩形脈 C.三角 D.鋸齒N個觸發(fā)器可以構(gòu)成最大計數(shù)長度(進(jìn)制數(shù)) 的計數(shù)器 隨機(jī)存取存儲器具 功能A.讀/ B.無讀/ C.只 D.只只讀存儲器ROM中的內(nèi)容,當(dāng)電源斷掉后又接通,存儲器中的內(nèi) A.全部改變B.全部為 C.不可預(yù) D.保持不555定時器構(gòu)成施密特觸發(fā)器時,其回差電壓 路 時序電路兩片中規(guī)模集成電路10進(jìn)制計數(shù)器串聯(lián)后,最大計數(shù)容量 位得得對于四位二進(jìn)制譯碼器,其相應(yīng)的輸出端共 4 B.16 C.8 D.10要實現(xiàn)Qn1Qn,JK觸發(fā)器的J、K取值應(yīng) B. C. D.

B. C. D.得得電平;水面高于檢測元件時,檢測元件給出低電平?,F(xiàn)要求當(dāng)水位超過C 3

13

v2V,v1VC輸出低電平,CI13 I23 本RS觸發(fā) (置0\置1\狀態(tài)不變放電三極管T導(dǎo)通,輸出端v2V,v1VC輸出高電平,CI13 I23 本RS觸發(fā) (置0\置1\狀態(tài)不變放電三極管T截止,輸出端當(dāng)v<2V,v>1V時比較器C輸 I13 I23 得 ,得得得

5.1(1 RD復(fù) 圖5 &&

J

&S

&1(3) &1vI2 vv

T

8(20%) PTABCD×0×××××××0000↑10××ABCDABCD×110××××× ×11×0×××× ↑1111×××× DDCBA12此

”1”1NDCBACrQD3P1N 0001120開始計數(shù)L

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論