FPGA開發(fā)板使用和配置方式_第1頁
FPGA開發(fā)板使用和配置方式_第2頁
FPGA開發(fā)板使用和配置方式_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

FPGA開發(fā)板使用和配置方式1.實(shí)例的主要內(nèi)容本節(jié)旨在通過給定的工程實(shí)例——“按鍵開關(guān)控制LED”來熟悉XilinxISE軟件的基本操作、設(shè)計(jì)、編譯及仿真流程。同時(shí)使用基于XilinxFPGA的開發(fā)板將該實(shí)例進(jìn)行下載、驗(yàn)證及調(diào)試,完成工程設(shè)計(jì)的硬件實(shí)現(xiàn),熟悉XilinxFPGA開發(fā)板的使用及配置方式。

在本訓(xùn)練中設(shè)計(jì)軟件采用ISE7.1i,實(shí)現(xiàn)功能是利用4個(gè)按鍵開關(guān)來控制8個(gè)LED燈。具體的顯示方案是由4個(gè)按鍵開關(guān)控制8個(gè)LED燈,根據(jù)按鍵開關(guān)按下的不同,會(huì)有不同的燈點(diǎn)亮。

在本訓(xùn)練中,將主要講解下面一些知識(shí)點(diǎn)。

·XilinxISE工程創(chuàng)建及屬性設(shè)置。

·XilinxISE源文件設(shè)計(jì)輸入方式。

·XilinxISE綜合。

·XilinxISE行為仿真。

·XilinxISE約束設(shè)計(jì)。

·XilinxISE布局布線。

·XilinxISE時(shí)序仿真。

·XilinxISE硬件下載。通過這些知識(shí)點(diǎn),按照下面提供的訓(xùn)練流程,讀者可以迅速地掌握使用XilinxISE軟件進(jìn)行FPGA開發(fā)的方法。2.實(shí)例目標(biāo)通過詳細(xì)的流程講解,讀者應(yīng)達(dá)到下面的目標(biāo)。

·熟悉XilinxISE軟件的操作環(huán)境。

·熟悉XilinxISE軟件開發(fā)FPGA的基本流程。

·可獨(dú)立使用XilinxISE軟件開發(fā)新工程。2.6.2平臺(tái)簡介

本實(shí)例基于紅色颶風(fēng)II代Xilinx板,此開發(fā)板集成了Xilinx的Spartan340萬門FPGA及相關(guān)的豐富外設(shè)資源。

此開發(fā)板更加詳細(xì)的信息、擴(kuò)展附件及使用方法,可以到紅色颶風(fēng)的官方網(wǎng)站:獲取更多的信息。

本實(shí)例將通過一個(gè)簡單的實(shí)例在這個(gè)開發(fā)板上對(duì)Xilinx的FPGA設(shè)計(jì)流程做一個(gè)全面的介紹,依照此例程的流程便可在該開發(fā)板上運(yùn)行一個(gè)FPGA程序。

如圖2.65所示為此開發(fā)板的一個(gè)外觀圖。圖2.65紅色颶風(fēng)II代Xilinx板外觀圖2.6.3實(shí)例詳解

本節(jié)同樣將使用圖解的方式將整個(gè)流程一步一步展現(xiàn)給讀者,使讀者能夠輕松掌握ISE的開發(fā)流程。1.工程創(chuàng)建及屬性設(shè)置(1)啟動(dòng)ProjectNavigator。

安裝好ISE7.1套件后,可以按照以下的方法打開ProjectNavigator。

①在桌面上面雙擊XilinxISE7.1i的快捷方式圖標(biāo),如圖2.66左圖所示。

②選擇“開始”→“所有程序”→“XilinxISE7.1i”→“ProjectNavigator”,打開ProjectNavigator,如圖2.66右圖所示。

打開后的ProjectNavigator界面如圖2.67所示??梢钥吹?,ProjectNavigator的界面是一個(gè)標(biāo)準(zhǔn)的Windows軟件視窗。分別包括標(biāo)題欄、菜單欄、工具欄、工程瀏覽器、進(jìn)度瀏覽器、主工作區(qū)、信息欄、狀態(tài)欄。圖2.66ISE的啟動(dòng)圖2.67ProjectNavigator主界面(2)創(chuàng)建一個(gè)新的工程。

單擊“File”→“NewProject…”,彈出如圖2.68所示對(duì)話框。圖2.68新建工程對(duì)話框在這里填寫將要?jiǎng)?chuàng)建的工程的名稱(ProjectName)、路徑(ProjectLocation)和工程的頂層模塊類型(Top-LevelModuleType)。頂層模塊類型我們主要使用前面兩種:HDL(HardwareDesignLanguage)硬件設(shè)計(jì)語言模式和Schematic原理圖模式,這里選擇HDL。

(3)設(shè)置工程屬性。

填寫好后,單擊“Next”按鈕,在如圖2.69所示的對(duì)話框中設(shè)置工程的屬性。圖2.69工程屬性對(duì)話框在這個(gè)對(duì)話框可設(shè)置的屬性定義,如表2.4所示。

表2.4屬性定義DeviceFamily

使用的FPGA的種類Device使用的FPGA的型號(hào)Package使用的FPGA的封裝SpeedGrade使用的FPGA的速度級(jí)別Top-LevelModuleType頂層模塊類型SynthesisTool綜合工具Simulator仿真工具GeneratedSimulationLanguage仿真模塊語言類型

本實(shí)例選用的都是ISE自己帶的綜合工具和仿真工具,這里也可以選擇第三方的應(yīng)用軟件,如圖2.70和圖2.71所示。圖2.70工程屬性對(duì)話框選擇第三方綜合工具圖2.71工程屬性對(duì)話框選擇第三方仿真工具M(jìn)odelS

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論