數(shù)字電子技術(shù)復(fù)習(xí)題及答案_第1頁
數(shù)字電子技術(shù)復(fù)習(xí)題及答案_第2頁
數(shù)字電子技術(shù)復(fù)習(xí)題及答案_第3頁
數(shù)字電子技術(shù)復(fù)習(xí)題及答案_第4頁
數(shù)字電子技術(shù)復(fù)習(xí)題及答案_第5頁
已閱讀5頁,還剩3頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

PAGE4-數(shù)字電子技術(shù)復(fù)習(xí)題及答案 一、填空題 1、(238)10=(11101110)2=(EE)16。(110110.01)2=(36.4)16=(54.25)10。 2、德?摩根定理表示為=(),=()。 3、數(shù)字信號只有(兩)種取值,分別表示為(0)和(1)。 4、異或門電路的表達(dá)式是();同或門的表達(dá)式是()。 5、組成邏輯函數(shù)的基本單元是(最小項)。 6、與最小項相鄰的最小項有()、()和(ABC)。 7、基本邏輯門有(與門)、(或門)和(非門)三種。復(fù)合門有(與非門)、(或非門)、(與或非門)和(異或門)等。 8、 9、 10、最簡與或式的定義是乘積項的(個數(shù)最少),每個乘積項中相乘的(變量個數(shù)也最少)的與或表達(dá)式。 11、在正邏輯的約定下,“1”表示(高電平),“0”表示(低電平)。在負(fù)邏輯的約定下,“1”表示(低電平),“0”表示(高電平)。 12、一般TTL門電路輸出端(不能)直接相連,實現(xiàn)線與。(填寫“能”或“不能”) 13、三態(tài)門的三種可能的輸出狀態(tài)是(高電平)、(低電平)和(高阻態(tài))。 14、實現(xiàn)基本和常用邏輯運算的(電子電路),稱為邏輯門電路,簡稱門電路。 15、在TTL三態(tài)門、OC門、與非門、異或門和或非門電路中,能實現(xiàn)“線與”邏輯功能的門為(OC門),能實現(xiàn)總線連接方式的的門為(三態(tài)門)。 16、TTL與非門的多余輸入端不能接(低)電平。 17、 18、真值表是將輸入邏輯變量的(所有可能取值)與相應(yīng)的(輸出變量函數(shù)值)排列在一起而組成的表格。 19、組合邏輯電路是指任何時刻電路的穩(wěn)定輸出,僅僅只決定于(該時刻各個輸入變量的取值)。 20、用文字、符號或者數(shù)碼表示特定對象的過程叫做(編碼)。把代碼的特定含義翻譯出來的過程叫(譯碼)。在幾個信號同時輸入時,只對優(yōu)先級別最高的進(jìn)行編碼叫做(優(yōu)先編碼)。 21、兩個1位二進(jìn)制數(shù)相加,叫做(半加器)。兩個同位的加數(shù)和來自低位的進(jìn)位三者相加,叫做(全加器)。 22、比較兩個多位二進(jìn)制數(shù)大小是否相等的邏輯電路,稱為(數(shù)值比較器)。 23、半導(dǎo)體數(shù)碼顯示器的內(nèi)部接法有兩種形式:共(陽)極接法和共(陰)極接法。對于共陽接法的發(fā)光二極管數(shù)碼顯示器,應(yīng)采用(低)電平驅(qū)動的七段顯示譯碼器。 24、能夠?qū)ⅲ?個)輸入數(shù)據(jù),根據(jù)需要傳送到(m個)輸出端的任意一個輸出端的電路,叫做數(shù)據(jù)分配器。 25、在多路傳輸過程中,能夠根據(jù)需要將(其中任意一路挑選出來)的電路,叫做數(shù)據(jù)選擇器,也稱為多路選擇器或多路開關(guān)。 26、觸發(fā)器又稱為雙穩(wěn)態(tài)電路,因為它具有(兩個)穩(wěn)定的狀態(tài)。 27、根據(jù)邏輯功能不同,觸發(fā)器可分為(RS觸發(fā)器)、(D觸發(fā)器)、(JK觸發(fā)器)、(T觸發(fā)器)和(T’觸發(fā)器)等。根據(jù)邏輯結(jié)構(gòu)不同,觸發(fā)器可分為(基本觸發(fā)器)、(同步觸發(fā)器)和(邊沿觸發(fā)器)等。 28、JK觸發(fā)器在JK=00時,具有(保持)功能,JK=11時;具有(翻轉(zhuǎn))功能;JK=01時,具有(置0)功能;JK=10時,具有(置1)功能。 29、JK觸發(fā)器具有(保持)、(置0)、(置1)和(翻轉(zhuǎn))的邏輯功能。D觸發(fā)器具有(置0)和(置1)的邏輯功能。RS觸發(fā)器具有(保持)、(置0)和(置1)的邏輯功能。T觸發(fā)器具有(保持)和(翻轉(zhuǎn))的邏輯功能。T’觸發(fā)器具有(翻轉(zhuǎn))的邏輯功能。 30、邊沿觸發(fā)器具有共同的動作特點,即觸發(fā)器的次態(tài)僅取決于CP信號(上升沿或下降沿)到來時刻輸入的邏輯狀態(tài),而在這時刻之前或之后,輸入信號的變化對觸發(fā)器輸出的狀態(tài)沒有影響。 31、基本RS觸發(fā)器的特性方程是();其約束條件是()。JK觸發(fā)器的特性方程是();D觸發(fā)器的特性方程是();T觸發(fā)器的特性方程是();T’觸發(fā)器的特性方程是()。 32、時序邏輯電路的邏輯功能的特點是任何時刻電路的穩(wěn)定(輸出),不僅和(該時刻的輸入信號)有關(guān),而且還取決于(電路原來的狀態(tài))。 33、時序邏輯電路一定包含有作為存儲單元的(觸發(fā)器),時序電路中可以沒有(組合)電路,但不能沒有(觸發(fā)器)。 34、時序邏輯電路的邏輯功能通常可用(邏輯表達(dá)式)、(狀態(tài)表)、(卡諾圖)、(狀態(tài)圖)和(時序圖)等方式描述。 35、時序邏輯電路按觸發(fā)器時鐘端的連接方式不同可以分為(同步時序邏輯電路)和(異步時序邏輯電路)兩類。 36、可以用來暫時存放數(shù)據(jù)的器件稱為(寄存器)。寄存器分為(基本寄存器)和(移位寄存器)兩種。 37、若ROM有5根地址輸入線,有8根數(shù)據(jù)輸出線,則ROM的字線數(shù)為(32),ROM的容量為(256)。 38、把移位寄存器的(輸出以一定方式饋送到)串行輸入端,即得到(移位寄存器型)計數(shù)器。 39、一個十進(jìn)制加法計數(shù)器需要由(4個)JK觸發(fā)器組成。 40、RAM與ROM比較,其優(yōu)點是(讀寫方便,使用靈活);缺點是(掉電丟失信息)。 41、順序脈沖發(fā)生器可分成(計數(shù)型)和(移位型)兩大類。 42、555定時器由(分壓器)、(比較器)、(基本RS觸發(fā)器)、(晶體管開關(guān))和(輸出緩沖器)五部分組成。 43、施密特觸發(fā)器有兩個穩(wěn)定狀態(tài)(“0”態(tài)和“1”態(tài)),其維持與轉(zhuǎn)換完全取決于(輸入電壓的大?。?。 44、單穩(wěn)態(tài)觸發(fā)器狀態(tài)有一個(穩(wěn)定狀態(tài))和一個(暫穩(wěn)狀態(tài))。 45、多諧振蕩器是一種(自激振蕩)電路,它沒有(穩(wěn)態(tài)),只有兩個(暫穩(wěn)態(tài))。它不需要外加觸發(fā)信號,就能自動的輸出(矩形)脈沖。 46、石英晶體多諧振蕩器的振蕩頻率僅決定于晶體本身的(諧振頻率),而與電路中(RC)的數(shù)值無關(guān)。 47、 48、AD轉(zhuǎn)換器是把(模擬量)轉(zhuǎn)換為(數(shù)字量)的轉(zhuǎn)換器。D/A轉(zhuǎn)換器是把(數(shù)字量)轉(zhuǎn)換為(模擬量)的轉(zhuǎn)換器。 49、衡量D/A和A/D轉(zhuǎn)換器性能優(yōu)劣的主要指標(biāo)都是(轉(zhuǎn)換精度)和(轉(zhuǎn)換速度)。 50、A/D轉(zhuǎn)換過程四個步驟的順序是(采樣)、(保持)、(量化)、(編碼)。 二、選擇題 1、數(shù)字電路中使用的數(shù)制是(B)。 A、十進(jìn)制 B、二進(jìn)制 C、十六進(jìn)制 D、八進(jìn)制2、二進(jìn)制數(shù)1111100.01對應(yīng)的十進(jìn)制數(shù)為(D)。 A、140.125 B、125.50 C、136.25 D、124.253、十進(jìn)制數(shù)127.25對應(yīng)的二進(jìn)制數(shù)為(A)。 A、1111111.01 B、10000000.1 C、1111110.01 D、1100011.11 4、將二進(jìn)制、八進(jìn)制、十六進(jìn)制數(shù)轉(zhuǎn)換為十進(jìn)制數(shù)的共同規(guī)則是(C)。 A、除十取余 B、乘十取整 C、按權(quán)展開 D、以上均可 5、標(biāo)準(zhǔn)與或式是由(D)構(gòu)成的邏輯表達(dá)式。 A、最大項之積 B、最小項之積 C、最大項之和 D、最小項之和 6、函數(shù)的最簡與或式為(C)。 A、AB B、 C、1 D、0 7、n個變量可以構(gòu)成(C)個最小項。 A、n B、2n C、2n D、2n-1 8、若輸入變量A、B全為1時,輸出F=0,則其輸入與輸出關(guān)系是(B)。 A、非 B、與非 C、與 D、或 9、標(biāo)準(zhǔn)與或式是由(B)構(gòu)成的邏輯表達(dá)式。 A、與項相或 B、最小項相或 C、最大項相與 D、或項相與 10、以下表達(dá)式中符合邏輯運算法則的是(D)。 A、C·C=C2 B、1+1=10 C、0<1 D、A+1=12、將下列邏輯函數(shù)式展開成最小項表達(dá)式解: 五、用卡諾圖化簡法將下列函數(shù)化簡為最簡與或表達(dá)式 解:ABCDABCD00000111100111100111000010110000ABCD00000111100111101×1×1××1010×010× 六、作圖題 1、電路及CP、S、R的波形如圖1所示,試對應(yīng)畫出的波形。QQQQ圖12、邊沿觸發(fā)器及CP、J、K的波形如圖2所示,試對應(yīng)畫出的波形。QQQQ圖23、邊沿觸發(fā)器及CP、D的波形如圖3所示,試對應(yīng)畫出的波形。QQQQ圖34、電路及A、B和CP的波形如圖4所示,,試畫出Q端的波形,設(shè)觸發(fā)器的初始狀態(tài)Q=1。ABABCP=1ABCPQDQABDQCP圖4解:∵,故根據(jù)A、B的波形異或可先畫出D觸發(fā)器的D端波形,然后再根據(jù)D端的波形畫出D觸發(fā)器的Q端波形。如圖4右圖所示。5、已知JK觸發(fā)器電路和A、B和CP的波形如圖5所示,試畫出JK觸發(fā)器Q端的波形,設(shè)觸發(fā)器的初始狀態(tài)Q=0。解:∵J=K=AB,故根據(jù)A、B的波形相與可先畫出JK觸發(fā)器的J、K端波形,然后再根據(jù)J、K端的波形畫出JK觸發(fā)器的Q端波形。如圖5右圖所示。CPACPABABCP1J1K&QQCPABJKQ圖5七、分析題1、組合電路如圖6所示,分析該電路的邏輯功能。圖6解:⑴、寫表達(dá)式:,⑵、化簡與變換:⑶、由表達(dá)式列出真值表:⑷、分析邏輯功能:當(dāng)A、B、C三個變量不一致時,電路輸出為“1”,所以這個電路稱為“不一致電路”。1&1&ABCY≥1≥1=1解:由電路可直

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論