




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
ARM與神經(jīng)網(wǎng)絡(luò)處理器通信方案的設(shè)計實(shí)現(xiàn)引言人工神經(jīng)網(wǎng)絡(luò)在很多領(lǐng)域得到了很好的應(yīng)用,尤其是具有分布存儲、并行處理、自學(xué)習(xí)、自組織以及非線性映射等特點(diǎn)的網(wǎng)絡(luò)應(yīng)用更加廣泛。嵌入式便攜設(shè)備也越來越多地得到應(yīng)用,多數(shù)是基于ARM內(nèi)核及現(xiàn)場可編程門陣列FPGA的嵌入式應(yīng)用。某人工神經(jīng)網(wǎng)絡(luò)的FPGA處理器能夠?qū)?shù)據(jù)進(jìn)行運(yùn)算處理,為了實(shí)現(xiàn)集數(shù)據(jù)通信、操作控制和數(shù)據(jù)處理于一體的便攜式神經(jīng)網(wǎng)絡(luò)處理器,需要設(shè)計一種基于嵌入式ARM內(nèi)核及現(xiàn)場可編程門陣列FPGA的主從結(jié)構(gòu)處理系統(tǒng)滿足要求。1人工神經(jīng)網(wǎng)絡(luò)處理器1.1人工神經(jīng)網(wǎng)絡(luò)模型人工神經(jīng)網(wǎng)絡(luò)是基于模仿大腦功能而建立的一種信息處理系統(tǒng)。它實(shí)際上是由大量的、很簡單的處理單元(或稱神經(jīng)元),通過廣泛的互相連接而形成的復(fù)雜網(wǎng)絡(luò)系統(tǒng)。最早的神經(jīng)元模型是MP模型,由輸入X、連接權(quán)值W和閾值θ、激活函數(shù)f和輸出O組成,如圖1所示。圖1人工神經(jīng)元的MP模型神經(jīng)元j的輸出為:式中:netj是神經(jīng)元j的凈輸入,xi是神經(jīng)元j的輸入,wij是神經(jīng)元i到神經(jīng)元j的權(quán)值,θj是神經(jīng)元j的閾值,f()是神經(jīng)元凈輸入和輸出之間的變換函數(shù),稱為激活函數(shù)。[1]后來的各種網(wǎng)絡(luò)模型基本都由這幾個因素構(gòu)成,例如圖2的三層BP神經(jīng)網(wǎng)絡(luò)模型。圖2三層BP神經(jīng)網(wǎng)絡(luò)模型三層BP網(wǎng)絡(luò)的標(biāo)準(zhǔn)學(xué)習(xí)算法如下[2],當(dāng)網(wǎng)絡(luò)輸出與期望輸出不等時,存在輸出誤差E,定義如下:進(jìn)一步展開,是各層權(quán)值wij(隱層到輸出層)、vij(輸入層到隱層)的函數(shù):要使誤差不斷減小,需對權(quán)值進(jìn)行處理,最終的權(quán)值調(diào)整的公式為:三層前饋神經(jīng)網(wǎng)絡(luò)的BP學(xué)習(xí)算法的向量形式如下,對于輸出層:容易看出,各層權(quán)值調(diào)整公式均由3個因素決定,即學(xué)習(xí)率η、本層輸出的誤差信號δ以及本層出入信號Y(或X)。其中,輸出層誤差信號與網(wǎng)絡(luò)的期望輸出與實(shí)際輸出之差有關(guān),直接反映了輸出誤差,而各隱層的誤差信號與前面各層的誤差信號都有關(guān),是從輸出層開始逐層反傳過來的。神經(jīng)網(wǎng)絡(luò)的訓(xùn)練學(xué)習(xí)的過程就是通過不斷地調(diào)整各個節(jié)點(diǎn)的權(quán)值,使輸出誤差達(dá)到最小,最終獲得穩(wěn)定可靠的權(quán)值,實(shí)現(xiàn)網(wǎng)絡(luò)的預(yù)定功能。1.2人工神經(jīng)網(wǎng)絡(luò)的FPGA實(shí)現(xiàn)算法公式實(shí)際隱含著各種運(yùn)算過程,乘累加計算、激活函數(shù)及其導(dǎo)數(shù)的計算和邏輯運(yùn)算是3種必不可少的運(yùn)算,因此FPGA的實(shí)現(xiàn)主要是各種運(yùn)算器的設(shè)計和連接。處理器要處理各種類型的數(shù)據(jù),樣本數(shù)據(jù)X(訓(xùn)練樣本、實(shí)際樣本),網(wǎng)絡(luò)參數(shù)(學(xué)習(xí)速率η、每層神經(jīng)元個數(shù)n等)和權(quán)值W是必不可少的。網(wǎng)絡(luò)參數(shù)和初始權(quán)值用來對網(wǎng)絡(luò)初始化,訓(xùn)練樣本用來訓(xùn)練網(wǎng)絡(luò)學(xué)習(xí),最后在網(wǎng)絡(luò)應(yīng)用階段對實(shí)際樣本進(jìn)行處理。圖3神經(jīng)網(wǎng)絡(luò)的運(yùn)算模塊和數(shù)據(jù)存儲結(jié)構(gòu)圖圖3展示的是FPGA神經(jīng)網(wǎng)絡(luò)處理器的主體部分:存儲模塊和運(yùn)算模塊。根據(jù)網(wǎng)絡(luò)的結(jié)構(gòu)特點(diǎn),連接權(quán)值處于各個神經(jīng)元節(jié)點(diǎn)的連接處,與各自的權(quán)值運(yùn)算結(jié)構(gòu)一一對應(yīng),為分布式,所以分布式存儲器WM中存儲權(quán)值數(shù)據(jù);樣本數(shù)據(jù)統(tǒng)一從網(wǎng)絡(luò)的輸入層進(jìn)入網(wǎng)絡(luò),故DM中存儲樣本數(shù)據(jù);MAE是處理器的運(yùn)算部分。2通信硬件設(shè)計2.1系統(tǒng)整體架構(gòu)系統(tǒng)整體結(jié)構(gòu)框圖如圖4所示,分為ARM端和FPGA端兩個部分。ARM端有兩個功能:一是從內(nèi)存中讀取已有數(shù)據(jù),通過DMA方式下載到FPGA端,按照數(shù)據(jù)類型將數(shù)據(jù)下載到不同的存儲設(shè)備和存儲空間;二是對FPGA進(jìn)行控制,主要是各種中斷操作。FPGA端的功能是接收ARM傳送的數(shù)據(jù),存儲數(shù)據(jù),并在微程序控制器的控制下進(jìn)行運(yùn)算處理,最后把結(jié)果上傳給ARM。圖4系統(tǒng)整體結(jié)構(gòu)框圖ARM端以S3C44B0X芯片為核心,外部擴(kuò)展各類設(shè)備構(gòu)成。S3C44B0X是三星公司的16/32位微處理器,片內(nèi)集成了ARM7TDMI核,并在此基礎(chǔ)上集成了豐富的外圍功能模塊,為嵌入式設(shè)備提供一個低成本高性能的方案。S3C44B0X擁有4通道的DMA控制器,兩個ZDMA,連接于SSB(三星系統(tǒng)總線);另外兩個BDMA,連接在SSB和SPB(三星外圍總線)之間的接口層。其中ZDMA可從存儲器到存儲器、存儲器到I/O設(shè)備和I/O設(shè)備到存儲器傳送數(shù)據(jù)。DMA操作由S/W或來自外部請求引腳(nXDREQ0/1)的請求來啟動。[3]在DMA操作中,通過配置DMA特殊功能寄存器來實(shí)現(xiàn)對DMA的控制,如圖5所示。圖5ZDMA控制器框圖FPGA端的組成為FPGA芯片和擴(kuò)展存儲器。按處理數(shù)據(jù)類型的不同設(shè)計不同的存儲結(jié)構(gòu),具體如下所列。神經(jīng)網(wǎng)絡(luò)的結(jié)構(gòu)參數(shù)存放于控制寄存器組,初始權(quán)值、穩(wěn)定權(quán)值存放于分布式存儲器,其他參數(shù)(學(xué)習(xí)速率、學(xué)習(xí)速率調(diào)整因子等)存放于專用寄存器組A中,處理結(jié)果存放于專用寄存器組B中,樣本數(shù)據(jù)存放于擴(kuò)展存儲器SD卡中。以上所述的存儲體,除擴(kuò)展存儲器外其他結(jié)構(gòu)都在FPGA芯片內(nèi)部設(shè)計完成。采用這種設(shè)計是基于FPGA片上存儲資源的使用情況:①FPGA的配置文件占用;②分布式存儲器占用;③各類寄存器組占用。當(dāng)樣本數(shù)據(jù)數(shù)量較大時會占用比較大的空間,F(xiàn)PGA芯片將不能滿足,因此不能把樣本數(shù)據(jù)存儲在片上,而是存儲于擴(kuò)展存儲器。2.2硬件連接從上面的介紹容易發(fā)現(xiàn),ARM芯片的通信對象是基于SRAM工藝的FPGA芯片上的存儲體。因此,F(xiàn)PGA芯片作為存儲設(shè)備時,ARM芯片可直接與其相連。ARM與FPGA硬件連接示意圖如圖6所示。圖6ARM與FPGA硬件連接示意圖ARM與FPGA的片上存儲體的地址總線連接設(shè)置為12位,足夠存儲和尋址需求。數(shù)據(jù)總線的寬度為28位。神經(jīng)網(wǎng)絡(luò)處理器的數(shù)據(jù)精度為16位[4],F(xiàn)PGA樣本數(shù)據(jù)寄存器還有12位外部擴(kuò)展存儲器的地址數(shù)據(jù),因此整個數(shù)據(jù)總線的寬度為二者之和。除樣本數(shù)據(jù)寄存器之外的片上存儲體,數(shù)據(jù)線占用28位數(shù)據(jù)總線中的低16位??刂瓶偩€包括ARM端的片選線nGCS6和讀/寫控制線。對ARM相應(yīng)的寄存器進(jìn)行配置可激活BANK6(FPGA片上存儲體)和讀/寫數(shù)據(jù)。根據(jù)數(shù)據(jù)存儲位置的不同,硬件連接可分成兩方面。如圖7所示。圖7FPGA端部分硬件連接示意圖第一,存儲位置為FPGA端的外部擴(kuò)展存儲器。①ARM與FPGA通過12位地址總線、28位數(shù)據(jù)總線及控制總線直接相連,數(shù)據(jù)寫入樣本數(shù)據(jù)寄存器。②樣本數(shù)據(jù)寄存器的28位數(shù)據(jù)按照12位地址數(shù)據(jù)、16位樣本數(shù)據(jù),通過FPGA與外部擴(kuò)展存儲器之間的12位地址總線、16位數(shù)據(jù)總線,在存儲控制模塊的控制下,把樣本數(shù)據(jù)寫入擴(kuò)展存儲器。因此,把樣本數(shù)據(jù)寄存器分為兩部分,低16位為樣本數(shù)據(jù),高12位為該樣本數(shù)據(jù)在外部擴(kuò)展存儲器的存儲地址,如下所示。第二,存儲位置為FPGA的片上存儲體。ARM與FPGA通過12位地址總線、28位數(shù)據(jù)總線中的低16位、控制總線直接相連,控制寄存器組、專用寄存器組、分布式存儲器連接在這些總線上面。片上集成存儲系統(tǒng)采用統(tǒng)一編址的方式,其優(yōu)勢在于可以通過ARM芯片的DMA方式進(jìn)行數(shù)據(jù)傳輸,既可以提高傳輸速率又能夠釋放CPU。外部擴(kuò)展存儲器因?yàn)橹皇蹻PGA控制而采用獨(dú)立編址,但地址域的設(shè)計接續(xù)片上集成存儲系統(tǒng)的地址,如此方便操作。3ZDMA控制設(shè)計ARM端與FPGA端的數(shù)據(jù)通信如圖8所示,分為3個階段:①網(wǎng)絡(luò)初始化階段的數(shù)據(jù)通信:配置網(wǎng)絡(luò)初始化數(shù)據(jù)。a)需對網(wǎng)絡(luò)訓(xùn)練執(zhí)行階段②,b)否則執(zhí)行階段③。②網(wǎng)絡(luò)訓(xùn)練階段的通信:下載訓(xùn)練樣本數(shù)據(jù),訓(xùn)練完成上傳穩(wěn)定的權(quán)值。③實(shí)際應(yīng)用階段的通信:下載實(shí)際樣本數(shù)據(jù),上傳處理結(jié)果。每一個階段都是在ZDMA的方式下進(jìn)行。每一個階段完成后都會進(jìn)入中斷,提示本階段完成并進(jìn)行下一步操作。圖8數(shù)據(jù)通信階段流程圖3.1下載數(shù)據(jù)時ZDMA的配置按照是否為樣本數(shù)據(jù),通信可分為兩個階段:一是面向FPGA片上集成存儲系統(tǒng)的非樣本數(shù)據(jù)通信,二是面向FPGA片外擴(kuò)展存儲器的樣本數(shù)據(jù)通信。本設(shè)計使用ZDMA0、ZDMA1兩個通道中的一個。與ZDMA有關(guān)的特殊功能寄存器有:ZDMA控制寄存器(①ZDCONn):主要用于對DMA通道進(jìn)行控制,允許外部DMA請求(nXDREQ)。ZDMA0/1初始源/目的地址和計數(shù)寄存器、ZDMA0/1當(dāng)前源/目的地址和計數(shù)寄存器。ZDMAn初始/當(dāng)前源地址寄存器(②ZDISRC、③ZDCSRC):初始源地址為數(shù)據(jù)在ARM芯片內(nèi)存的存放地址;當(dāng)前源地址為即將傳輸?shù)臄?shù)據(jù)的內(nèi)存地址,值為初始源地址+計數(shù)值。ZDMAn初始/當(dāng)前目的地址寄存器(④ZDIDES、⑤ZDCDES):分為兩個階段:第一階段傳輸非樣本數(shù)據(jù)時初始目的地址為BANK6的起始地址;當(dāng)前目的地址是變化的,為初始目的地址+計數(shù)值。第二階段傳輸樣本數(shù)據(jù)時初始目的地址也是當(dāng)前目的地址,為樣本數(shù)據(jù)寄存器的地址。ZDMAn初始/當(dāng)前目的計數(shù)寄存器(⑥ZDICNT、⑦ZDCCNT):初始值為0,當(dāng)前值隨著傳輸數(shù)據(jù)的個數(shù)逐一遞增,直至達(dá)到所有數(shù)據(jù)的數(shù)量。樣本數(shù)據(jù)和非樣本數(shù)據(jù)的傳輸分兩個階段進(jìn)行,各自獨(dú)立。從這個過程中可以看出,配置ZDMA時需考慮FPGA端存儲結(jié)構(gòu)體多樣性的問題。3.2上傳數(shù)據(jù)時ZDMA的配置神經(jīng)網(wǎng)絡(luò)處理器的穩(wěn)定權(quán)值和處理結(jié)果存儲在FPGA上統(tǒng)一編址的專用寄存器組B中,不存在存儲結(jié)構(gòu)體多樣性的問題,所以上傳數(shù)據(jù)時ZDMA的配置相對簡單:初始源地址即專用寄存器組B的起始地址,每傳送一次數(shù)據(jù)專用寄存器組的地址指針+1并作為當(dāng)前源地址。初始
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 工程質(zhì)量管理流程標(biāo)準(zhǔn)化方案
- 陜西省西安市新城區(qū)2024-2025學(xué)年八年級上學(xué)期期末生物學(xué)試題(含答案)
- 投資理財借款合同
- 城市公園建設(shè)與管理合作協(xié)議
- 教育培訓(xùn)領(lǐng)域在線教育平臺內(nèi)容優(yōu)化策略研究
- 客戶關(guān)系管理解決方案實(shí)施報告
- 農(nóng)業(yè)產(chǎn)業(yè)鏈延伸作業(yè)指導(dǎo)書
- 干砌擋土墻現(xiàn)場質(zhì)量檢驗(yàn)報告單
- 國際貿(mào)易術(shù)語題庫
- 院感知識崗前培訓(xùn)
- 品管圈PDCA案例-介入中心提高手術(shù)患者交接記錄書寫合格率醫(yī)院品質(zhì)管理成果匯報
- 第十七屆山東省職業(yè)院校技能大賽中職組“西式烹飪”賽項規(guī)程
- 華東師范大學(xué)《外國人文經(jīng)典(下)》2022-2023學(xué)年第一學(xué)期期末試卷
- 儲能電池模組PACK和系統(tǒng)集成項目可行性研究報告
- 2024年安徽省公務(wù)員錄用考試《行測》真題及解析
- 2024年陜西省中考數(shù)學(xué)試題含答案
- 牙慢性損傷-楔狀缺損
- JTJ034-2000 公路路面基層施工技術(shù)規(guī)范
- 2024-2030年中國光伏建筑一體化(BIPV)市場規(guī)模預(yù)測與競爭格局分析研究報告
- 零售業(yè)視覺營銷與商品展示技巧考核試卷
- 民營醫(yī)院并購合同范本
評論
0/150
提交評論