第4章-第1節(jié)-S3C44B0X處理器介紹課件_第1頁
第4章-第1節(jié)-S3C44B0X處理器介紹課件_第2頁
第4章-第1節(jié)-S3C44B0X處理器介紹課件_第3頁
第4章-第1節(jié)-S3C44B0X處理器介紹課件_第4頁
第4章-第1節(jié)-S3C44B0X處理器介紹課件_第5頁
已閱讀5頁,還剩22頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

9/28/20231嵌入式系統(tǒng)原理柏桂枝第4章 基于S3C44B0X應用開發(fā)實例S3C44B0X處理器介紹S3C44B0X存儲控制器功能及應用開發(fā)S3C44B0X

I/O端口功能及應用開發(fā)S3C44B0X

UART接口功能及應用開發(fā)S3C44B0X中斷控制器功能及應用開發(fā)4.1

S3C44B0X處理器介紹S3C44B0X簡介S3C44B0X特點S3C44B0X功能結構框圖S3C44B0X引腳1、

S3C44B0X簡介ARM7TDMI核、工作頻率66MHz;8KB

Cache,外部存儲器控制器;LCD控制器(@256DSTN),1個LCD專用DMA通道;4個DMA通道(2個通用,2個帶外部請求引腳的);2通道UART、1個多主I2C總線控制器、1個IIS總線控制器;5通道PWM定時器及一個內部定時器;71個通用I/O口;8個外部中斷源;8通道10位ADC;實時時鐘。PLL時鐘發(fā)生器等。4.1

S3C44B0X處理器介紹S3C44B0X簡介S3C44B0X特點S3C44B0X功能結構框圖S3C44B0X引腳2、S3C44B0X特點1、S3C44B0X體系結構2、系統(tǒng)(存儲)管理

3、cache和片內SRAM4、時鐘和功耗管理5、中斷控制器6、帶PWM的定時器(脈寬可調制)7、實時鐘RTC8、通用輸入/輸出端口9、UART串口電路10、DMA控制器11、A/D轉換12、LCD控制器13、看門狗定時器14、I2C總線接口15、IIS總線接口16、SIO(同步串行I/O)17、操作電壓范圍18、運行頻率19、封裝。2、S3C44B0X特點6.1

S3C44B0X處理器介紹S3C44B0X簡介S3C44B0X特點S3C44B0X功能結構框圖S3C44B0X引腳3、S3C44B0X功能結構框圖S3C44B0X特性內核:2.5V

I/O

:

3.0

V

3.6

V最高為66MHz160

LQFP

/

160

FBGA4.1

S3C44B0X處理器介紹S3C44B0X簡介S3C44B0X特點S3C44B0X功能結構框圖S3C44B0X引腳4、S3C44B0X引腳1、S3C44B0X的引腳信號描述-總線控制信號2、S3C44B0X的引腳信號描述-DRAM/SDRAM/SRAM3、S3C44B0X的引腳信號描述-LCD控制信號4、S3C44B0X的引腳信號描述-TIMER/PWM控制信號5、S3C44B0X的引腳信號描述-中斷控制信號6、S3C44B0X的引腳信號描述-DMA控制信號7、S3C44B0X的引腳信號描述-UART控制信號8、S3C44B0X的引腳信號描述-IIC-BUS控制信號9、S3C44B0X的引腳信號描述-IIS-BUS控制信號10、S3C44B0X的引腳信號描述

SIO控制信號11、S3C44B0X的引腳信號描述

ADC12、S3C44B0X的引腳信號描述

GPIO13、S3C44B0X的引腳信號描述

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論