汽車電工電子課件:編碼電子鎖電路的制作與調(diào)試_第1頁(yè)
汽車電工電子課件:編碼電子鎖電路的制作與調(diào)試_第2頁(yè)
汽車電工電子課件:編碼電子鎖電路的制作與調(diào)試_第3頁(yè)
汽車電工電子課件:編碼電子鎖電路的制作與調(diào)試_第4頁(yè)
汽車電工電子課件:編碼電子鎖電路的制作與調(diào)試_第5頁(yè)
已閱讀5頁(yè),還剩30頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

2024/5/281高職高專改革創(chuàng)新示范教材2024/5/282項(xiàng)目八編碼電子鎖電路的制作與調(diào)試知識(shí)目標(biāo)能力目標(biāo)掌握數(shù)字信號(hào)概念了解汽車傳感器信號(hào)輸出形式掌握二進(jìn)制技術(shù)方法掌握與、或、非、與非、或非等邏輯關(guān)系和符號(hào)了解RS觸發(fā)器功能與符號(hào)掌握D觸發(fā)器功能與符號(hào);理解非門構(gòu)成的多諧振蕩器工作原理。了解或非門在汽車電路中的應(yīng)用了解汽車常用集成電路能解釋非門構(gòu)成的多諧振蕩器工作原理能看懂汽車防盜報(bào)警器電路圖能看懂汽車門鎖控制電路圖能說(shuō)出汽車常用集成電路的功能能說(shuō)出各種汽車傳感器輸出信號(hào)的類型能寫(xiě)出與、或、非、或非等邏輯關(guān)系和符號(hào)掌握與、或、非、與非、或非等邏輯關(guān)系和符號(hào)能看懂RS、JK、D觸發(fā)器符號(hào)2024/5/283

任務(wù)導(dǎo)入工作任務(wù):編碼電子鎖電路的制作與調(diào)試,編碼電子鎖電路如圖2024/5/284任務(wù)分析

一、時(shí)序邏輯電路分析

時(shí)序邏輯電路簡(jiǎn)稱時(shí)序電路,其特點(diǎn)是:電路每一時(shí)刻的輸出狀態(tài)除與該時(shí)刻的輸入狀態(tài)有關(guān)外,還與電路過(guò)去時(shí)刻的狀態(tài)有關(guān)。為了保存電路的原狀態(tài),在時(shí)序邏輯電路中必須有記憶功能的存儲(chǔ)單元(觸發(fā)器)。

時(shí)序邏輯電路的分析方法,其一般分析步驟為:(1)電路結(jié)構(gòu)分析根據(jù)邏輯電路圖,判斷是同步時(shí)序電路還是異步時(shí)序電路,并確定輸入信號(hào)和輸出信號(hào)。(2)寫(xiě)邏輯方程式

根據(jù)邏輯電路圖,寫(xiě)出各觸發(fā)器的時(shí)鐘方程、驅(qū)動(dòng)方程、狀態(tài)方程、輸出方程。(3)設(shè)定初始狀態(tài),列狀態(tài)表、畫(huà)狀態(tài)轉(zhuǎn)換圖和時(shí)序圖。

將電路的輸入信號(hào)與各觸發(fā)器現(xiàn)態(tài)()代入狀態(tài)方程和輸出方程,求出相應(yīng)的次態(tài)()和輸出,從而列出狀態(tài)表,根據(jù)狀態(tài)表畫(huà)出狀態(tài)圖及時(shí)序圖。(4)確定電路的邏輯功能

根據(jù)狀態(tài)表確定電路的邏輯功能。2024/5/285任務(wù)分析二、電路工作原理分析編碼電子鎖處在關(guān)的狀態(tài)開(kāi)啟電子鎖的過(guò)程自動(dòng)復(fù)位過(guò)程輸入非編碼時(shí)電子鎖的狀態(tài)四、電路調(diào)試三、電路的裝配與焊接熟悉工藝要求、準(zhǔn)備工作、清點(diǎn)元件、元件檢測(cè)裝配與焊接編碼電子鎖置0功能測(cè)試編碼電子鎖開(kāi)鎖功能測(cè)試自動(dòng)返回功能測(cè)試非編碼輸入時(shí)功能測(cè)試音樂(lè)門鈴功能測(cè)試2024/5/286知識(shí)準(zhǔn)備1.概述門電路:在數(shù)字電路中,門電路是最基本的邏輯元件,所謂“門”,就是一種開(kāi)關(guān),在一定條件下他能允許信號(hào)通過(guò),若是條件不滿足,信號(hào)就通不過(guò)。門電路也稱為邏輯門電路?;具壿嬯P(guān)系有“與”邏輯、“或”邏輯、“非”邏輯。 門電路不是用有觸點(diǎn)的開(kāi)關(guān),而是用二極管和晶體管等無(wú)觸點(diǎn)的開(kāi)關(guān)元件組成。門電路的輸入和輸出信息都是用電位(或電平)的高低來(lái)表示的,而電位的高低則用“1”和“0”來(lái)區(qū)別。若規(guī)定高電平為“1”,低電平為“0”,稱為正邏輯系統(tǒng)。若規(guī)定低電平為“1”,高電平為“0”,則稱為負(fù)邏輯系統(tǒng)。在此如果沒(méi)有特殊說(shuō)明,采用的都是正邏輯。2024/5/287任務(wù)分析2.分立元件門電路“與”門電路當(dāng)決定某一事件的條件全部具備時(shí),該事件才能發(fā)生。這種因果關(guān)系稱為“與”邏輯關(guān)系,能夠?qū)崿F(xiàn)“與”邏輯關(guān)系的電路稱為“與”門電路。如圖中的照明電路具有“與”邏輯關(guān)系,開(kāi)關(guān)A與B串聯(lián)。當(dāng)開(kāi)關(guān)A與B同時(shí)接通時(shí)(條件),燈泡F發(fā)亮(結(jié)果);只要有一個(gè)開(kāi)關(guān)不接通,燈泡就不會(huì)發(fā)亮。利用二極管的鉗位作用,可以構(gòu)成“與”門電路,“與”門電路及符號(hào)如圖所示。它有兩個(gè)輸入端(也可以有多個(gè))。2024/5/288任務(wù)分析“或”門電路在決定某一件事件的各個(gè)條件中,只要具備一個(gè)條件該事件就會(huì)發(fā)生,這種因果關(guān)系稱為“或”關(guān)系,能夠?qū)崿F(xiàn)“或”邏輯關(guān)系的電路稱為“或”門電路。如圖所示的照明電路具有“或”邏輯關(guān)系,開(kāi)關(guān)A與B并聯(lián),只要開(kāi)關(guān)A或B中有一個(gè)接通,燈泡F就會(huì)亮。利用二極管的鉗位作用,可構(gòu)成“或”門電路?!盎颉遍T電路及符號(hào)如圖8-5所示。2024/5/289任務(wù)分析“非”門電路結(jié)果與條件處于相反狀態(tài)的邏輯關(guān)系稱為“非”邏輯關(guān)系,能夠?qū)崿F(xiàn)“非”邏輯關(guān)系的電路稱為“非”門電路。如圖所示的照明電路具有“非’邏輯關(guān)系,開(kāi)關(guān)與燈泡并聯(lián)。當(dāng)開(kāi)關(guān)斷開(kāi)時(shí),燈泡發(fā)亮;當(dāng)開(kāi)關(guān)接通時(shí),燈泡不亮。燈泡亮這一結(jié)果與開(kāi)關(guān)斷開(kāi)這個(gè)條件相反。由三極管組成的“非”門電路及符號(hào)如圖所示。2024/5/2810任務(wù)分析3.集成門電路TTL與非門電路隨著集成電路技術(shù)的發(fā)展,各種門電路已普遍采用集成電路,且每個(gè)集成塊包含多個(gè)門電路。TTL晶體管——晶體管邏輯電路的簡(jiǎn)稱,它是數(shù)字電路中最基本的單元電路,利用TTL集成電路可以構(gòu)成各種基本門電路。典型的TTL與非門電路如圖所示,它由輸入級(jí)、中間級(jí)、輸出級(jí)三部分組成。2024/5/2811任務(wù)分析3.集成門電路三態(tài)門電路(TSL)門電路在數(shù)據(jù)傳送領(lǐng)域中,廣泛使用到三態(tài)門。三態(tài)門又稱為三態(tài)輸出與非門。三態(tài)門是指輸出有三種狀態(tài)的與非門,簡(jiǎn)稱TSL門。下圖所示是一種形式的三態(tài)門電路。2024/5/2812任務(wù)分析4.組合電路邏輯代數(shù)的基本知識(shí)

1.邏輯代數(shù)運(yùn)算規(guī)則邏輯代數(shù)也稱為布爾代數(shù),它是分析與設(shè)計(jì)邏輯電路的數(shù)學(xué)工具。它雖然和普通代數(shù)一樣也用字母(A,B,C….)表示變量,但變量的取值只有“1”和“0”兩種,即邏輯“1”和邏輯“0”。它們不是數(shù)字符號(hào),而是代表兩種相反的邏輯狀態(tài)。邏輯代數(shù)所表示的是邏輯關(guān)系,不是數(shù)量關(guān)系,這是它與普通代數(shù)本質(zhì)上的區(qū)別。在邏輯代數(shù)中有“與”運(yùn)算、“或”運(yùn)算和“非”運(yùn)算三種基本運(yùn)算。根據(jù)這三種基本運(yùn)算可以推導(dǎo)出邏輯運(yùn)算的基本公式和定律見(jiàn)表2024/5/2813任務(wù)分析4.組合電路2.邏輯函數(shù)的表示方法在邏輯電路中,輸入變量A,B,C...的取值確定后,輸出變量Y的值也被惟一地確定了,我們就稱Y是A,B,C...的邏輯函數(shù),邏輯函數(shù)的一般表達(dá)式為Y=邏輯函數(shù)常用真值表、邏輯表達(dá)式、邏輯圖三種方法表示,他們之間可以相互轉(zhuǎn)換。3.邏輯函數(shù)的化簡(jiǎn)邏輯函數(shù)的化簡(jiǎn),通常是將邏輯函數(shù)化成最簡(jiǎn)“與或”表達(dá)式,也就是說(shuō),表達(dá)式中含有與項(xiàng)個(gè)數(shù)達(dá)到最少,且在滿足與項(xiàng)個(gè)數(shù)最少的條件下,各與項(xiàng)所含的變量數(shù)達(dá)到最少。例如,F=A+BC就是最簡(jiǎn)“與或”表達(dá)式。代數(shù)化簡(jiǎn)法就是運(yùn)用邏輯代數(shù)的公理、定理和規(guī)則的熟練運(yùn)用程度。下面舉一個(gè)邏輯函數(shù)化簡(jiǎn)的實(shí)例。2024/5/2814任務(wù)分析4.組合電路組合邏輯代數(shù)的分析與設(shè)計(jì)在組合邏輯電路中,電路任一時(shí)刻的輸出狀態(tài)僅取決于該時(shí)刻的輸入狀態(tài),而與輸入信號(hào)作用之前的電路狀態(tài)無(wú)關(guān),而且輸出狀態(tài)穩(wěn)定。下圖所示是組合邏輯電路的結(jié)構(gòu)示意圖,…,為輸入邏輯變量;…,為輸出邏輯變量。組合邏輯電路的分析:就是由給定電路找出輸入與輸出之間的邏輯關(guān)系,寫(xiě)出它的邏輯表達(dá)式,然后根據(jù)已知邏輯電路,分析電路的邏輯功能。具體分析步驟如下:根據(jù)已知的邏輯圖寫(xiě)出邏輯函數(shù)表達(dá)式。方法是逐級(jí)寫(xiě)出邏輯函數(shù)表達(dá)式,最后寫(xiě)出該電路輸出與輸入邏輯表達(dá)式;對(duì)寫(xiě)出的邏輯函數(shù)表達(dá)式進(jìn)行簡(jiǎn)化,一般化簡(jiǎn)為最簡(jiǎn)與或表達(dá)式;由簡(jiǎn)化后得表達(dá)式列出真值表,進(jìn)行邏輯功能分析。2024/5/2815任務(wù)分析組合邏輯電路的設(shè)計(jì)組合邏輯電路的設(shè)計(jì):就是根據(jù)邏輯功能的要求來(lái)設(shè)計(jì)能實(shí)現(xiàn)邏輯功能的簡(jiǎn)單又可靠的電路。具體設(shè)計(jì)步驟如下:

1)首先對(duì)命題要求的邏輯功能進(jìn)行分析,確定哪些是輸入變量,哪些是輸出變量,以及它們之間的相互關(guān)系,并對(duì)邏輯變量賦值。

2)根據(jù)邏輯功能列出真值表。邏輯變量的賦值不同,真值表也不一樣。

3)由真值表寫(xiě)出相應(yīng)的邏輯表達(dá)式,并進(jìn)行化簡(jiǎn)。最后轉(zhuǎn)換成命題所要求的邏輯函數(shù)表達(dá)式。

4)畫(huà)邏輯圖。根據(jù)最簡(jiǎn)邏輯表達(dá)式,畫(huà)出相應(yīng)的邏輯電路圖。2024/5/2816任務(wù)分析4.組合電路加法器兩個(gè)二進(jìn)制數(shù)之間的算術(shù)運(yùn)算無(wú)論是加、減、乘。除,目前在數(shù)字計(jì)算機(jī)中都是化作若干步加法運(yùn)算進(jìn)行的。因此,加法器是構(gòu)成算術(shù)運(yùn)算器的基本單元。半加器:實(shí)現(xiàn)兩個(gè)一位二進(jìn)制相加的電路稱為半加器,半加器的真值表如表所示,其中A,B是兩個(gè)加數(shù),S為相加的和,C為向高位的進(jìn)位,由真值表可寫(xiě)出和數(shù)S,進(jìn)位數(shù)C的函數(shù)表達(dá)式2024/5/2817任務(wù)分析4.組合電路全加器:完成同位的兩個(gè)數(shù)及來(lái)自低位的進(jìn)位數(shù)三者相加,得到本位及向高位進(jìn)位的運(yùn)算稱為全加運(yùn)算,實(shí)現(xiàn)全加運(yùn)算功能的電路叫作全加器。全加器的真值表如表所示,其中A,B是兩個(gè)加數(shù),Ci-1為低位的進(jìn)位,S為相加的和,Ci為向高位的進(jìn)位,由真值表可寫(xiě)出和數(shù)S、進(jìn)位數(shù)Ci的函數(shù)表達(dá)式如下。全加器的邏輯符號(hào)如圖所示,2024/5/2818任務(wù)分析4.組合電路譯碼器1.變量譯碼器變量譯碼器的輸入、輸出端數(shù)的關(guān)系是,當(dāng)有n個(gè)輸入端,就有個(gè)輸出端。而每一個(gè)輸出所代表的函數(shù)對(duì)應(yīng)于n個(gè)輸入變量的最小項(xiàng)。常見(jiàn)的變量譯碼器有74LS138(3線—8線譯碼器)、74LS154(4線—16線譯碼器)和74LS131(帶鎖存的3線—8線譯碼器)等。

2.顯示譯碼器顯示譯碼器是將二進(jìn)制代碼變換成顯示器件所需特定狀態(tài)的邏輯電路。數(shù)碼顯示器是常用的顯示器件之一。(1)數(shù)碼顯示器常用的數(shù)碼顯示器(也稱為數(shù)碼管)類型有半導(dǎo)體發(fā)光二極管數(shù)碼顯示器(LED)和液晶數(shù)碼顯示器(LCD)。用7段(或8段,含小數(shù)點(diǎn))顯示單元做成“日”字形,用來(lái)顯示0~9十個(gè)數(shù)碼,如圖所示。

2024/5/2819任務(wù)分析4.組合電路數(shù)碼顯示器在結(jié)構(gòu)上分為共陰極和共陽(yáng)極兩種,共陰極結(jié)構(gòu)的數(shù)碼顯示器需要高電平驅(qū)動(dòng)才能顯示;共陽(yáng)極結(jié)構(gòu)的數(shù)碼顯示器需要低電平驅(qū)動(dòng)才能顯示。

七段顯示譯碼器是用來(lái)與數(shù)碼管配合,把以二進(jìn)制BCD碼表示的數(shù)字信號(hào)轉(zhuǎn)換成數(shù)碼管所需的輸入信號(hào)。譯碼器的應(yīng)用范圍很廣,除了能驅(qū)動(dòng)顯示器外,還能實(shí)現(xiàn)存儲(chǔ)系統(tǒng)的地址譯碼和指令譯碼,實(shí)現(xiàn)邏輯函數(shù),作多路分配器,以及控制燈光等。2024/5/2820任務(wù)分析觸發(fā)器與時(shí)序邏輯電路觸發(fā)器在時(shí)序邏輯電路中,常采用觸發(fā)器作存儲(chǔ)電路。所謂觸發(fā)器,是指具有0和1兩種穩(wěn)定狀態(tài)的電路。在任一時(shí)刻,觸發(fā)器只處于一種穩(wěn)定狀態(tài),當(dāng)觸發(fā)器處于某一穩(wěn)定狀態(tài)時(shí),它能長(zhǎng)期保持這一狀態(tài),只有在一定條件下,它才能翻轉(zhuǎn)到另一個(gè)狀態(tài)并穩(wěn)定下來(lái),直到下一個(gè)輸入使它翻轉(zhuǎn)為止。觸發(fā)器是能夠存儲(chǔ)一位二進(jìn)制數(shù)的理想器件,它被廣泛用于時(shí)序電路中。根據(jù)邏輯功能的不同,觸發(fā)器可分為四種:RS觸發(fā)器、JK觸發(fā)器、T觸發(fā)器和D觸發(fā)器。1.RS觸發(fā)器將兩個(gè)與非門的輸入端和輸出端交叉連接就構(gòu)成基本RS觸發(fā)器。圖8-26所示就是基本RS觸發(fā)器的邏輯電路圖和邏輯符號(hào)。2024/5/2821任務(wù)分析觸發(fā)器與時(shí)序邏輯電路觸發(fā)器在時(shí)序邏輯電路中,常采用觸發(fā)器作存儲(chǔ)電路。所謂觸發(fā)器,是指具有0和1兩種穩(wěn)定狀態(tài)的電路。在任一時(shí)刻,觸發(fā)器只處于一種穩(wěn)定狀態(tài),當(dāng)觸發(fā)器處于某一穩(wěn)定狀態(tài)時(shí),它能長(zhǎng)期保持這一狀態(tài),只有在一定條件下,它才能翻轉(zhuǎn)到另一個(gè)狀態(tài)并穩(wěn)定下來(lái),直到下一個(gè)輸入使它翻轉(zhuǎn)為止。觸發(fā)器是能夠存儲(chǔ)一位二進(jìn)制數(shù)的理想器件,它被廣泛用于時(shí)序電路中。根據(jù)邏輯功能的不同,觸發(fā)器可分為四種:RS觸發(fā)器、JK觸發(fā)器、T觸發(fā)器和D觸發(fā)器。(1)RS觸發(fā)器將兩個(gè)與非門的輸入端和輸出端交叉連接就構(gòu)成基本RS觸發(fā)器。右圖所示就是基本RS觸發(fā)器的邏輯電路圖和邏輯符號(hào)。2024/5/2822任務(wù)分析觸發(fā)器與時(shí)序邏輯電路(2)可控RS觸發(fā)器上面介紹的基本RS觸發(fā)器是各種雙穩(wěn)態(tài)觸發(fā)器的共同部分,為了便于多個(gè)相關(guān)觸發(fā)器同步工作,必須引入時(shí)鐘脈沖信號(hào)CP(一種控制命令),這種受時(shí)鐘信號(hào)控制的觸發(fā)器稱為可控觸發(fā)器。如圖所示是可控RS觸發(fā)器的邏輯電路圖和邏輯符號(hào)。2024/5/2823任務(wù)分析觸發(fā)器與時(shí)序邏輯電路(3)JK觸發(fā)器JK觸發(fā)器由兩個(gè)可控RS觸發(fā)器組成,兩者分別稱為主觸發(fā)器和從觸發(fā)器。此外,還通過(guò)一個(gè)非門將兩個(gè)觸發(fā)器的時(shí)鐘脈沖連接起來(lái);時(shí)鐘脈沖的前沿使主觸發(fā)器接受信號(hào),而封鎖從觸發(fā)器,使觸發(fā)器維持原來(lái)的輸出狀態(tài)不變;時(shí)鐘脈沖的后沿讓觸發(fā)器跟隨主觸發(fā)器狀態(tài)翻轉(zhuǎn),則輸出狀態(tài)向主觸發(fā)器看齊,并且封鎖主觸發(fā)器,使輸入信號(hào)無(wú)論如何變化,都不會(huì)影響輸出狀態(tài),從而達(dá)到克服“空翻”的目的。

JK觸發(fā)器是功能完善、使用靈活和通用性較強(qiáng)的一種觸發(fā)器。常用型號(hào)有74LS112(下降沿觸發(fā))、CC4027(上升沿觸發(fā))等。如圖所示是主從JK觸發(fā)器的邏輯電路和圖形符號(hào)。2024/5/2824任務(wù)分析觸發(fā)器與時(shí)序邏輯電路(4)D觸發(fā)器D觸發(fā)器是只有一個(gè)控制信號(hào)輸入端的觸發(fā)器,通常為邊沿觸發(fā)器。D觸發(fā)器分為上升沿觸發(fā)和下降沿觸發(fā)兩種,D觸發(fā)器的次態(tài)只取決于時(shí)鐘脈沖觸發(fā)邊沿到來(lái)前控制信號(hào)D端的狀態(tài)。D觸發(fā)器的應(yīng)用很廣,可用作數(shù)字信號(hào)的寄存、移位寄存、分頻及波形發(fā)生等。有很多種型號(hào)的D觸發(fā)器可供各種用途的需要來(lái)選用,如74LS74(雙D觸發(fā)器)、74LS1759(四D觸發(fā)器)、74LS74(六D觸發(fā)器)、74LS273(八D觸發(fā)器)及CC4013(CMOS雙D觸發(fā)器)等。下圖所示為74LS74D觸發(fā)器邏輯符號(hào)。D觸發(fā)器的輸出和輸入之間的關(guān)系為:在觸發(fā)脈沖作用下,D為0,則輸出Q為0;D為1,則輸出Q為1.2024/5/2825任務(wù)分析觸發(fā)器與時(shí)序邏輯電路(5)T觸發(fā)器T觸發(fā)器屬于只有一個(gè)控制信號(hào)輸入端的觸發(fā)器,其邏輯功能較簡(jiǎn)單。當(dāng)T=1時(shí),觸發(fā)器的狀態(tài)翻轉(zhuǎn);當(dāng)T=0時(shí),觸發(fā)器的狀態(tài)保持不變。下表是T觸發(fā)器的邏輯功能表。2024/5/2826任務(wù)分析在數(shù)字電路中,各種信息都是用二進(jìn)制這一基本工作信號(hào)來(lái)表示的,而觸發(fā)器是存放這種信號(hào)的基本單元。由于觸發(fā)器結(jié)構(gòu)簡(jiǎn)單、工作可靠,在基本觸發(fā)器的基礎(chǔ)上能演變出許許多多的其他應(yīng)用電路,因此被廣泛運(yùn)用。特別是時(shí)鐘控制的觸發(fā)器為同時(shí)控制多個(gè)觸發(fā)器的工作狀態(tài)提供了條件,它是時(shí)序電路的基礎(chǔ)單元電路,常被用來(lái)構(gòu)造信息的傳輸、緩沖、鎖存電路及其他常用電路。寄存器每個(gè)觸發(fā)器都能寄存1為二進(jìn)制信息,因此觸發(fā)器可用來(lái)構(gòu)成寄存器。下圖所示為四位寄存器。觸發(fā)器的應(yīng)用若輸入控制端W允許輸入數(shù)據(jù)(W=1),當(dāng)時(shí)鐘脈沖到來(lái)時(shí),4位輸入二進(jìn)制數(shù)將被同時(shí)存入4個(gè)觸發(fā)器中。其輸出端可接至輸出控制電路(圖中未畫(huà)出)。若輸入控制端W不允許輸入數(shù)據(jù)(W=0),寄存器則不能接收數(shù)據(jù),寄存器輸出狀態(tài)將保持不變。直到W端允許,且有時(shí)鐘脈沖到來(lái)時(shí),才更新寄存數(shù)據(jù)。

2024/5/2827任務(wù)分析移位寄存器移位寄存器可將寄存器有效的二進(jìn)制數(shù)進(jìn)行左移或右移。用觸發(fā)器構(gòu)成的移位寄存器如圖所示,它將各觸發(fā)器的輸入與輸出之間串行連接。各觸發(fā)器的時(shí)鐘控制端連在一起采用同步控制。設(shè)所有觸發(fā)器的初始狀態(tài)都處于0狀態(tài)。在控制時(shí)鐘的聯(lián)續(xù)作用下,被存儲(chǔ)的二進(jìn)制數(shù)(0101)一位接一位地從左向右移動(dòng),根據(jù)D觸發(fā)器的特點(diǎn),當(dāng)時(shí)鐘脈沖沿到來(lái)時(shí),輸出端的狀態(tài)與輸入端狀態(tài)相同。所以時(shí)鐘端CP每來(lái)一個(gè)脈沖都會(huì)引起所有觸發(fā)器狀態(tài)向右移動(dòng)一位,若來(lái)4個(gè)時(shí)鐘脈沖,移位寄存器就存儲(chǔ)了4位二進(jìn)制信息。被存儲(chǔ)的信息可由各觸發(fā)器的輸出端讀出,稱為并行輸出;也可逐位向右移出,稱為串行輸出(必須再發(fā)4個(gè)時(shí)鐘控制脈沖)。2024/5/2828任務(wù)分析單脈沖去抖電路實(shí)際應(yīng)用中,有時(shí)需要產(chǎn)生一個(gè)單脈沖作為開(kāi)關(guān)輸入信號(hào),如搶答器中的搶答信號(hào)、鍵盤輸入信號(hào)、中斷請(qǐng)求信號(hào)等。若采用機(jī)械式的開(kāi)關(guān)電路會(huì)產(chǎn)生抖動(dòng)現(xiàn)象,并由此引起錯(cuò)誤信息。圖(a)所示是用基本RS觸發(fā)器構(gòu)成的單脈沖去抖電路。設(shè)開(kāi)關(guān)S的初始位置打在B點(diǎn),此時(shí),觸發(fā)器被置0;當(dāng)開(kāi)關(guān)S由B點(diǎn)打到A點(diǎn)后,觸發(fā)器被置1;當(dāng)開(kāi)關(guān)S由A點(diǎn)再打回到B點(diǎn)后,觸發(fā)器的輸出有變回原來(lái)的狀態(tài),在觸發(fā)器的Q端產(chǎn)生一個(gè)正脈沖。雖然在開(kāi)關(guān)S由B到A或由A到B的運(yùn)動(dòng)過(guò)程中會(huì)出現(xiàn)與A、B兩點(diǎn)都不接觸的中間狀態(tài),但此時(shí)觸發(fā)器輸入端均為高電平狀態(tài),根據(jù)基本RS觸發(fā)器的特性可知,觸發(fā)器的輸出狀態(tài)將繼續(xù)保持原來(lái)狀態(tài)不變。直到開(kāi)關(guān)S到達(dá)A或B點(diǎn)為止。同理,當(dāng)開(kāi)關(guān)S在A點(diǎn)附近或B點(diǎn)附近發(fā)生抖動(dòng)時(shí),也不會(huì)影響觸發(fā)器的輸出狀態(tài),即觸發(fā)器同樣會(huì)保持原狀態(tài)不變,由此可見(jiàn),該電路能在輸入開(kāi)關(guān)的作用下產(chǎn)生一個(gè)理想的單脈沖信號(hào),消除了抖動(dòng)現(xiàn)象。其脈沖波形如圖(b)所示。圖中TA1為S第一次打到A的時(shí)刻,TB1為S第一次打到B的時(shí)刻,TA2為S第二次打到A的時(shí)刻,TB2為S第二次打到B的時(shí)刻。2024/5/2829任務(wù)分析寄存器寄存器是計(jì)算機(jī)及數(shù)字電子系統(tǒng)中用以存放數(shù)據(jù)或代碼的一種基本邏輯部件。由于觸發(fā)器具有兩個(gè)穩(wěn)定狀態(tài),所以用一個(gè)觸發(fā)器剛好可以存放一位二進(jìn)制信息,如果要寄存n位二進(jìn)制信息,寄存器就需要用n位觸發(fā)器構(gòu)成。寄存器常分為數(shù)碼寄存器和移位寄存器兩種,其區(qū)別在于有無(wú)移位的功能。計(jì)數(shù)器計(jì)數(shù)器是一種能夠記錄脈沖數(shù)目的裝置,是數(shù)字電路中最常用的邏輯部件之一。計(jì)數(shù)器按計(jì)數(shù)脈沖輸入方式分為同步型和異步型,按進(jìn)位方式分為二進(jìn)制、十進(jìn)制和其他進(jìn)制計(jì)數(shù)器,按計(jì)數(shù)功能分為加法、減法和可逆計(jì)數(shù)器。計(jì)數(shù)器的應(yīng)用:(1).數(shù)字鐘如圖所示是數(shù)字鐘示意圖。由振蕩器產(chǎn)生標(biāo)準(zhǔn)的“秒”信號(hào),送入秒計(jì)數(shù)器。當(dāng)秒計(jì)數(shù)器記滿60個(gè)脈沖,向分計(jì)數(shù)器送1個(gè)進(jìn)位信號(hào),同時(shí)秒計(jì)數(shù)器復(fù)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論