徐海二 組合邏輯電路實驗(全減器)_第1頁
徐海二 組合邏輯電路實驗(全減器)_第2頁
徐海二 組合邏輯電路實驗(全減器)_第3頁
徐海二 組合邏輯電路實驗(全減器)_第4頁
徐海二 組合邏輯電路實驗(全減器)_第5頁
已閱讀5頁,還剩8頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

第二次實驗EWB軟件(ElectronicWorkbench)在數(shù)字電路中的應(yīng)用簡介。ElectronicWorkbench使用練習(xí):用三種方法設(shè)計全減器。1.EWB軟件(ElectronicWorkbench)在數(shù)字電路中的應(yīng)用簡介。全減器真值表AiBiCi-1SiCi0000000111010110110110010101001100011111

1.變量賦值A(chǔ)i:被減數(shù)、Bi:減數(shù),Ci-1:低位向本位的借位,Si:兩數(shù)之差,Ci

:為本位向高位的借位。3.表達式化簡與變換Si==Ci==用集成芯片用3線/8線譯碼器74LS138實現(xiàn)全減器Si=

m(1、2、4、7)Ci=

m(1、2、3、7)74LS1383線/8線譯碼器功能表降維卡諾圖

Si

Ci

SA0

A1D3

D2

D1

D0F1×××

×××0000×××

D0D0001××

D1×D1010×

D2

××D2011D3×××D374LS153數(shù)據(jù)選擇器功能表用數(shù)據(jù)選擇器輸入用邏輯字發(fā)生器全減器波形第三次實驗預(yù)習(xí)要求任務(wù):1.設(shè)計三人搶答器電路選用器件:74LS74(D觸發(fā)器)和少量門

74LS112(JK觸發(fā)器)和少量門要求:⑴設(shè)置1個主持人開關(guān),3個搶答人開關(guān)。⑵主持人開關(guān)能清除以前的搶答結(jié)果。⑶一人搶答成功后,其他人再

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論