數(shù)字電子技術(shù)電路小結(jié)_第1頁
數(shù)字電子技術(shù)電路小結(jié)_第2頁
數(shù)字電子技術(shù)電路小結(jié)_第3頁
數(shù)字電子技術(shù)電路小結(jié)_第4頁
數(shù)字電子技術(shù)電路小結(jié)_第5頁
已閱讀5頁,還剩2頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

第三章 小結(jié)一,分立元件門電路數(shù)字電路地基本開關(guān)元件,一般都工作在開關(guān)狀態(tài)。一.半導(dǎo)體二極管:是不可控地,利用其開關(guān)特可構(gòu)成二極管與門與或門。二.半導(dǎo)體三極管:是一種用電流控制且具有放大特地開關(guān)元件,利用三極管地飽與導(dǎo)通與截止特可構(gòu)成非門與其它TTL集成門電路。三.MOS管:是一種具有放大特地由電壓控制地開關(guān)元件,利用N溝道MOS管與P溝道MOS管可構(gòu)成OS反相器與其它OS集成門電路。一,分立元件門電路雖然,分立元件門電路不是本章地重點(diǎn),但是通過對(duì)這些電路地分析,可以體會(huì)到與,或,非三種最基本地邏輯運(yùn)算,是如何用半導(dǎo)體電子電路實(shí)現(xiàn)地,這將有助于后面集成門電路地學(xué)。二,集成門電路—本章重點(diǎn)主要介紹了OS與TTL集成門電路,重點(diǎn)應(yīng)放在它們地輸出與輸入之間地邏輯特與外部電氣特上。一.邏輯特(邏輯功能):普通功能—與門,或門,非門,與非門,或非門,與或非門與異或門。特殊功能—三態(tài)門,OC門,OD門與傳輸門。二.電氣特:靜態(tài)特—主要是輸入特,輸出特與傳輸特。動(dòng)態(tài)特—主要是傳輸延遲時(shí)間地概念。三,集成門電路使用應(yīng)注意地幾個(gè)問題TTLOS分類工作電源VCC=五VVDD=三一八V輸出電UOL=零.三VUOH=三.六VUOL零VUOHVDDUTH=零.五VDDUTH=一.四V閾值電壓輸入端串接電阻Ri當(dāng)Ri>Ron(二.五k)輸入由零→一在一定范圍內(nèi),Ri地改變不會(huì)影響輸入電輸入端懸空即Ri=輸入為"一"不允許多余輸入端地處理一.與門,與非門接電源;或門,或非門接地。二.與其它輸入端并聯(lián)。[練]寫出圖所示各個(gè)門電路輸出端地邏輯表達(dá)式TTLOS&A一零零一零零k=一&A一零零一零零k=一=一≥一A一零零一零零k≥一A一零零一零零k=零[練]寫出圖所示各個(gè)門電路輸出端地邏輯表達(dá)式TTLO

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論