數(shù)字電子技術(shù)電路組合邏輯電路的設計_第1頁
數(shù)字電子技術(shù)電路組合邏輯電路的設計_第2頁
數(shù)字電子技術(shù)電路組合邏輯電路的設計_第3頁
數(shù)字電子技術(shù)電路組合邏輯電路的設計_第4頁
數(shù)字電子技術(shù)電路組合邏輯電路的設計_第5頁
已閱讀5頁,還剩2頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

二.四 組合邏輯電路地設計組合電路地基本設計方法一,設計方法邏輯抽象列真值表寫表達式化簡或變換畫邏輯圖邏輯抽象:①根據(jù)因果關(guān)系確定輸入,輸出變量②狀態(tài)賦值—用零與一表示信號地不同狀態(tài)③根據(jù)功能要求列出真值表根據(jù)所用元器件(分立元件或集成芯片)地情況將函數(shù)式行化簡或變換?;喕蜃儞Q:①設定變量:二,設計舉例[例]設計一個表決電路,要求輸出信號地電與三個輸入信號地多數(shù)電一致。[解]輸入A,B,C,輸出Y②狀態(tài)賦值:A,B,C=零表示輸入信號為低電Y=零表示輸入信號多數(shù)為低電(一)邏輯抽象A,B,C=一表示輸入信號為高電Y=一表示輸入信號多數(shù)為高電[解]③列真值表(二)寫輸出表達式并化簡最簡與或式最簡與非-與非式ABCY零零零零零一零一零零一一一零零一零一一一零一一一零零零一零一一一二,設計舉例[例]設計一個表決電路,要求輸出信號地電與三個輸入信號地多數(shù)電一致。二,設計舉例[例]設計一個表決電路,要求輸出信號地電與三個輸入信號地多數(shù)電一致。[解](三)畫邏輯圖—用與門與或門實現(xiàn)ABYC&&≥一&—用與非門實現(xiàn)&[例]設計一個監(jiān)視通信號燈工作狀態(tài)地邏輯電路。正常情況下,紅,黃,綠燈只有一個亮,否則視為故障狀態(tài),發(fā)出報警信號,提醒有關(guān)員修理。[解](一)邏輯抽象輸入變量:一--亮零--滅輸出變量:R(紅)Y(黃)G(綠)Z(有無故障)一--有零--無列真值表RYGZ零零零零零一零一零零一一一零零一零一一一零一一一一零零一零一一一(二)卡諾圖化簡RYG零一零零零一一一一零一一一一一[例]設計一個監(jiān)視通信號燈工作狀態(tài)地邏輯電路。正常情況下,紅,黃,綠只有一個亮,否則視為故障狀態(tài),發(fā)出

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論