數電期末考試題及答案_第1頁
數電期末考試題及答案_第2頁
數電期末考試題及答案_第3頁
數電期末考試題及答案_第4頁
數電期末考試題及答案_第5頁
已閱讀5頁,還剩2頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

一、單項選擇題(每小題2分,共20分)1.多諧振蕩器有(C)個穩(wěn)態(tài)A.兩個穩(wěn)態(tài)B.一個穩(wěn)態(tài)C.沒有穩(wěn)態(tài)D.不能確定2.五進制計數器的無效狀態(tài)有(A)A.3個B.4個C.11個D.0個3.為了把串行輸入的數據轉換為并行輸出的數據,可以使用(B)A.寄存器B.移位寄存器C.計數器D.存儲器4.從多個輸入數據中選出其中一個輸出的電路是(B)A.數據分配器B.數據選擇器C.數字比較器D.編碼器5.TTL或非門多余輸入端的處理是(A)A.懸空

B.接高電平C.接低電平

D.接“1”6.邏輯函數F1、F2、F3的卡諾圖如下圖所示,他們之間的邏輯關系是(B)A.F3=F1?F2 B.F3=F1+F2C.F2=F1?F3 D.F2=F1+F37.在邏輯函數中的卡諾圖化簡中,若被合并的最小項數越多(畫的圈越大),則說明化簡后(D)。A.乘積項個數越少B.實現該功能的門電路少C.該乘積項含因子少D.乘積項和乘積項因子兩者皆少8.555定時器不可以組成(D)A.多諧振蕩器 B.單穩(wěn)態(tài)觸發(fā)器 C.施密特觸發(fā)器D.JK觸發(fā)器9.某邏輯門的輸入端A、B和輸出端F的波形下圖所示,F與A、B的邏輯關系是:(B)A.與非B.同或C.異或D.或10.一位八進制計數器至少需要(A)個觸發(fā)器A.3 B.4 C.5 D.10二、填空題(每空2分,共30分)1.5個變量可構成25 個最小項,全體最小項之和為1 。2.要構成十進制計數器,至少需要4個觸發(fā)器,其無效狀態(tài)有6 個。3.施密特觸發(fā)器的最主要特點是具有滯回特性。4.三態(tài)門輸出的三種狀態(tài)分別為:高電平、低電平和高阻態(tài)。5.3個地址輸入端譯碼器,其譯碼輸出信號最多應有____8____個。6.邏輯電路中,低電平用1表示,高電平用0表示,則稱為_負__邏輯。7.觸發(fā)器的輸出狀態(tài)由觸發(fā)器的___輸入__和__現態(tài)___決定。8.基本邏輯關系有三種,它們是__與運算、或運算、非運算。三、化簡題(5分)請用圖形法(卡諾圖)將下式化為最簡與或式。(5分)四、分析題(30分)1.分析如下圖所示電路的邏輯功能。(10分)2.分析下面時序電路的邏輯功能,寫出電路的驅動方程、狀態(tài)方程和輸出方程,畫出電路的狀態(tài)轉換圖和時序圖,說明電路能否自啟動。(20分)五、設計題(15分)用四位二進制加法計數器74LS161同步清零功能接成12進制計數器。并畫出其有效狀態(tài)循環(huán)圖。(74LS161的狀態(tài)表以及符號已給出,連線圖可直接在已給符號基礎上作圖)(15分)一、單項選擇題(每小題2分,共20分)1.為了把串行輸入的數據轉換為并行輸出的數據,可以使用(B )A.寄存器B.移位寄存器C.計數器D.存儲器2.和TTL電路相比,CMOS電路最突出的優(yōu)點在于(D)A.可靠性高B.抗干擾能力強C.速度快D.功耗低3.當JK觸發(fā)器在時鐘CP作用下,欲使Qn+1=Qn,則必須使(C)A.J=0,K=1B.J=1,K=0C.J=K=0D.J=K=14.從多個輸入數據中選出其中一個輸出的電路是(B)A.數據分配器B.數據選擇器C.數字比較器D.編碼器5.計數器主要由(B)構成A.與外門B.觸發(fā)器C.或外門D.組合邏輯電路6.RS觸發(fā)器當R=S=0時,Qn+1=(C)A.0B.1C.QnD.Qn’7.八路數據選擇器,其地址輸入端(選擇控制端)有(C)個A.8個 B.2個C.3個 D.4個8.二進制數的權值為(B)A.10的冪B.2的冪C.16的冪D.8的冪9.為了提高多諧振蕩器頻率的穩(wěn)定性,最有效的方法是(C)A.提高電容、電阻的精度B.提高電源的穩(wěn)定度C.采用石英晶體振蕩器C.保持環(huán)境溫度不變10.一個具有N個地址端的數據選擇器的功能是(C)A.N選1B.2N選1 C.2N選1 D.(2N-1)選1二、填空題(每空2分,共30分)1.時序邏輯電路由_組合_電路和_存儲_電路組成。2.組合邏輯電路的特點是任一時刻,輸出信號僅僅取決于當時的輸入信號,而與電路原來所處的狀態(tài)無關;時序邏輯電路的特點是任一時刻電路的穩(wěn)態(tài)輸出,不僅和該時刻的輸入信號有關,而且還取決于電路原來的狀態(tài)。3.5個地址輸入端譯碼器,其譯碼輸出信號最多應有___2n_個。4.今測得NPN三極管各電極對地的電位分別為VC=6V,VB=-0.6V,VE=0V,該三極管工作狀態(tài)為截止狀態(tài)。5.施密特觸發(fā)器常用于對脈沖波形的波形變換;鑒幅;脈沖整形。6.如果對72個符號進行二進制編碼,則至少需要7位二進制代碼。7.描述邏輯函數與對應變量取值關系的表格叫真?zhèn)俦韄。8.邊沿觸發(fā)器按其邏輯功能分類,可以分成JK型、D型、T型、T’型四類。9.經常用來表示觸發(fā)器邏輯功能的方法有特性表、卡諾圖、特性方程、狀態(tài)圖和時序圖;等五種。這幾種方法之間能否相互轉換?能。10.半導體三極管是一種用電流控制且具有放大功能的開關元件。11.MOS管是用電壓進行控制的,也具有放大特性。三、化簡題(5分)請用公式法將下式化為最簡與或式。(5分)四、分析題(30分)1.分析如圖所示邏輯電路,寫出輸出端的邏輯函數表達式,列出真值表,說明電路能實現什么邏輯功能。(10分),真值表如表所示。電路實現全加器功能。表ABCL1L200000001100101001101100101010111001111112.用數據選擇器組成的多功能組合邏輯電路如圖所示。圖中G1、G0為功能選擇輸入信號,X、Z為輸入邏輯變量,F為輸出邏輯函數。分析該電路在不同的選擇信號時,可獲得哪幾種邏輯功能,請將結果填入表中。(20分)答:分析電路可得G1、G0為不同取值時的邏輯功能如表所示。表G1G0F功能00F=X+Z或邏輯10F=與邏輯10異或邏輯11同或邏輯五、設計題(15分)設計一個時序電路,要求如下圖所示的狀態(tài)圖。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論