數(shù)字電子技術(shù)知到智慧樹章節(jié)測試課后答案2024年秋溫州醫(yī)科大學(xué)_第1頁
數(shù)字電子技術(shù)知到智慧樹章節(jié)測試課后答案2024年秋溫州醫(yī)科大學(xué)_第2頁
數(shù)字電子技術(shù)知到智慧樹章節(jié)測試課后答案2024年秋溫州醫(yī)科大學(xué)_第3頁
免費(fèi)預(yù)覽已結(jié)束,剩余3頁可下載查看

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

數(shù)字電子技術(shù)知到智慧樹章節(jié)測試課后答案2024年秋溫州醫(yī)科大學(xué)第一章單元測試

將二進(jìn)制數(shù)1011轉(zhuǎn)換為十進(jìn)制數(shù)是()。

A:13B:12C:11D:14

答案:11二進(jìn)制數(shù)10110.11轉(zhuǎn)化成8進(jìn)制數(shù)為()。

A:(26.6)8B:(52.3)8C:(52.6)8D:(26.3)8

答案:(26.6)8目前數(shù)字電路中算術(shù)運(yùn)算最終都是以二進(jìn)制運(yùn)算進(jìn)行的。()

A:錯B:對

答案:對二進(jìn)制數(shù)(-1101)2的補(bǔ)碼為()。

A:10010B:10011C:00011D:11101

答案:10011二進(jìn)制數(shù)(+1101)2的補(bǔ)碼為()。

A:01101B:11101C:10011D:10010

答案:01101

第二章單元測試

在以下輸入情況()時,“與非”運(yùn)算的結(jié)果是邏輯0。

A:全部輸入是0B:僅一輸入是0C:任一輸入是0D:全部輸入是1

答案:全部輸入是1“同或”的邏輯表達(dá)式是()。

A:Y=(A+B)'B:Y=A'+B'C:Y=AB+A'B'D:Y=A'B+AB'

答案:Y=AB+A'B'邏輯函數(shù)的描述有多種,下列()描述方式是唯一的。

A:邏輯函數(shù)式B:語言描述C:真值表D:邏輯圖

答案:真值表函數(shù)F(A,B,C)=AB+BC+AC的最小項表達(dá)式為:()。

A:F(A,B,C)=Σm(0,2,3,4)B:F(A,B,C)=Σm(3,5,6,7)C:F(A,B,C)=Σm(2,4,6,7)D:F(A,B,C)=Σm(0,2,4)

答案:F(A,B,C)=Σm(3,5,6,7)卡諾圖中,六個相鄰最小項可合并為一項,消去三對因子。()

A:錯B:對

答案:錯

第三章單元測試

下列關(guān)于CMOS門電路特性的描述錯誤的是()。

A:CMOS門電路具有傳輸延遲時間。B:CMOS門電路用場效應(yīng)晶體管作為開關(guān)器件。C:CMOS門電路的靜態(tài)功耗極小。D:CMOS反相器是單開關(guān)電路結(jié)構(gòu)。

答案:CMOS反相器是單開關(guān)電路結(jié)構(gòu)。TTL門電路工作時,如果某個輸入端懸空,則等效于該端接入()。

A:高電平B:高阻態(tài)C:無法確定D:低電平

答案:高電平可以用來傳輸連續(xù)變化的模擬電壓信號的門電路是()。

A:CMOS傳輸門B:漏極開路門C:集電極開路門D:TTL或非門

答案:CMOS傳輸門如圖所示電路的Y輸出是()

A:低電平B:無法確定C:高電平D:高阻態(tài)

答案:高電平在使用CMOS門電路時,如果有多余的輸入端,可以懸空。()

A:對B:錯

答案:錯

第四章單元測試

一個16選一數(shù)據(jù)選擇器的地址輸入端有()個。

A:4B:1C:8D:16

答案:4已知74LS138譯碼器的輸入為S1=1,S'2=S'3=0,A2A1A0=011,則輸出Y'7~Y'0是:()。

A:11110111B:11111111C:10111111D:11111101

答案:11110111集成芯片()的功能是:同時輸入多個有效信號時,將優(yōu)先權(quán)最高的一個有效信號轉(zhuǎn)換成一個對應(yīng)的二進(jìn)制代碼。

A:優(yōu)先編碼器B:數(shù)據(jù)選擇題C:二進(jìn)制譯碼器D:普通編碼器

答案:優(yōu)先編碼器分析下圖所示組合邏輯電路,其輸出邏輯表達(dá)式正確的是()。

A:F=A+BB:F=ABC:F=A'B'+ABD:F=AB'+A'B

答案:F=AB'+A'B在消除競爭冒險的方法中,()會讓輸出波形變壞。

A:引入選通脈沖B:修改邏輯設(shè)計C:接入濾波電容D:選項方法都不會

答案:接入濾波電容

第五章單元測試

按照電路結(jié)構(gòu)和動作特點(觸發(fā)方式),觸發(fā)器可以分為()。

A:電平觸發(fā)器B:邊沿觸發(fā)器C:JK觸發(fā)器D:脈沖觸發(fā)器

答案:電平觸發(fā)器;邊沿觸發(fā)器;脈沖觸發(fā)器下圖中的觸發(fā)器的觸發(fā)方式是()。

A:脈沖觸發(fā)B:上升沿觸發(fā)C:下降沿觸發(fā)D:電平觸發(fā)

答案:下降沿觸發(fā)如果要用JK觸發(fā)器來實現(xiàn)T觸發(fā)器的功能,則J和K端應(yīng)該接()。

A:J=TK=T'B:J=TK=TC:J=T'K=TD:J=T'K=T'

答案:J=TK=T下列觸發(fā)器中,具有翻轉(zhuǎn)功能的是()。

A:D觸發(fā)器B:JK觸發(fā)器C:SR觸發(fā)器D:T觸發(fā)器

答案:JK觸發(fā)器;T觸發(fā)器對于邊沿觸發(fā)的JK觸發(fā)器,在CLK為高電平期間,當(dāng)J=K=1時,觸發(fā)器輸出狀態(tài)會翻轉(zhuǎn)一次。()

A:錯B:對

答案:錯

第六章單元測試

五個觸發(fā)器構(gòu)成計數(shù)器,該計數(shù)器可能的最大計數(shù)模值是()。

A:25B:5C:10D:32

答案:32由十六進(jìn)制加法計數(shù)器74161構(gòu)成的電路是()進(jìn)制計數(shù)器。

A:10B:6C:7D:16

答案:7若三位二進(jìn)制減法計數(shù)器的初始狀態(tài)為000,6個時鐘信號后,計數(shù)器的狀態(tài)應(yīng)是()。

A:010B:100C:101D:011

答案:010有一個右移移位寄存器,當(dāng)預(yù)先置入0100后,其串行輸入固定接高電平,在4個移位脈沖作用下,四位數(shù)據(jù)的移位過程是()。

A:0100-0110-1101-1011-1111B:0100-1010-1101-1110-1111C:0100-0010-001

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論