計算機組成原理(山東科技大學(xué))知到智慧樹章節(jié)測試課后答案2024年秋山東科技大學(xué)_第1頁
計算機組成原理(山東科技大學(xué))知到智慧樹章節(jié)測試課后答案2024年秋山東科技大學(xué)_第2頁
計算機組成原理(山東科技大學(xué))知到智慧樹章節(jié)測試課后答案2024年秋山東科技大學(xué)_第3頁
計算機組成原理(山東科技大學(xué))知到智慧樹章節(jié)測試課后答案2024年秋山東科技大學(xué)_第4頁
計算機組成原理(山東科技大學(xué))知到智慧樹章節(jié)測試課后答案2024年秋山東科技大學(xué)_第5頁
已閱讀5頁,還剩21頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

計算機組成原理(山東科技大學(xué))知到智慧樹章節(jié)測試課后答案2024年秋山東科技大學(xué)第一章單元測試

下列描述中,

是正確的

A:所有的數(shù)據(jù)運算都在CPU的控制器中完成B:所有答案都正確C:控制器能理解、解釋并執(zhí)行所有的指令及存儲結(jié)果D:一臺計算機包括輸入、輸出、控制、存儲及算術(shù)邏輯運算五個部件

答案:一臺計算機包括輸入、輸出、控制、存儲及算術(shù)邏輯運算五個部件電子計算機的算術(shù)/邏輯單元、控制單元及主存儲器合稱為

A:CPUB:主機C:ALUD:UP

答案:主機有些計算機將一部分軟件永恒地存于只讀存儲器中,稱之為

A:軟件B:固件C:硬件D:輔助存儲器

答案:固件計算機中有關(guān)ALU的描述,

是正確的

A:其余答案都不對B:能存放運算結(jié)果C:只做算術(shù)運算,不做邏輯運算D:只做加法

答案:其余答案都不對完整的計算機系統(tǒng)應(yīng)包括

A:配套的硬件設(shè)備和軟件系統(tǒng)B:外部設(shè)備和主機C:運算器、存儲器、控制器

D:主機和實用程序

答案:配套的硬件設(shè)備和軟件系統(tǒng)計算機系統(tǒng)的層次化結(jié)構(gòu)包括

(第零級)、

(第一級)、

(第二級)、

(第三級)、

(第四級)

A:機器語言機器、微指令系統(tǒng)、匯編語言機器、操作系統(tǒng)機器、高級語言機器B:微指令系統(tǒng)、機器語言機器、匯編語言機器、高級語言機器、操作系統(tǒng)機器C:機器語言機器、微指令系統(tǒng)、操作系統(tǒng)機器、匯編語言機器、高級語言機器D:微指令系統(tǒng)、機器語言機器、操作系統(tǒng)機器、匯編語言機器、高級語言機器

答案:微指令系統(tǒng)、機器語言機器、操作系統(tǒng)機器、匯編語言機器、高級語言機器馮諾依曼型計算機的核心思想是什么?

A:存儲程序、程序控制B:程序和數(shù)據(jù)由二進制表示C:計算機由五大部分組成D:計算機以運算器為中心

答案:存儲程序、程序控制一條指令的執(zhí)行的完整過程為:

A:均不正確B:取指令--分析指令--執(zhí)行指令C:取指令--執(zhí)行指令--分析指令D:執(zhí)行指令--分析指令--取指令

答案:取指令--分析指令--執(zhí)行指令指令和數(shù)據(jù)均以二進制的形式存放在存儲器中,計算機能不能區(qū)分它們。

A:不能B:不確定C:能

答案:能加法指令“ADDM”中ADD是指令的

A:尋址方式B:操作數(shù)C:操作碼D:機器數(shù)

答案:操作碼

第二章單元測試

總線上的信息傳送方式分為串行和并行兩種。

A:錯B:對

答案:對總線可分為:

A:通信總線B:系統(tǒng)總線C:片內(nèi)總線D:電源總線

答案:通信總線;系統(tǒng)總線;片內(nèi)總線通信總線是指計算機與計算機或其他系統(tǒng)之間通信的信號線。

A:對B:錯

答案:對總線的特性分為:

A:時間特性B:機械特性C:功能特性D:電氣特性

答案:時間特性;機械特性;功能特性;電氣特性總線的寬度通常指地址線的根數(shù)。

A:錯B:對

答案:錯總線的判優(yōu)控制有兩種,分別是集中式和分布式。

A:對B:錯

答案:對總線通訊控制的目的是解決通訊雙方的電平問題。

A:對B:錯

答案:錯總線傳輸周期分為:

A:傳數(shù)階段B:尋址階段C:申請分配階段D:結(jié)束階段

答案:傳數(shù)階段;尋址階段;申請分配階段;結(jié)束階段總線的通信方式分為:

A:半同步通信B:分離式通信C:同步通信D:異步通信

答案:半同步通信;分離式通信;同步通信;異步通信分離式通信的特點是:

A:其余都不對B:各模塊準備數(shù)據(jù)時,不占用總線C:采用同步方式通信,不等對方回答D:各模塊有權(quán)申請占用總線

答案:各模塊準備數(shù)據(jù)時,不占用總線;采用同步方式通信,不等對方回答;各模塊有權(quán)申請占用總線總線的作用是把需要通訊的各個部件連接起來,這說法是否正確?

A:錯B:對

答案:對

第三章單元測試

和輔存相比,主存的特點是_____

A:其余都不對B:容量大,速度快,成本高C:容量小,速度快,成本低D:容量小,速度快,成本高

答案:容量小,速度快,成本高某一RAM芯片,其容量為128K×16位,除電源和接地端外,該芯片引出線的最少數(shù)目是

A:35B:24C:33D:25

答案:35下列敘述中

是正確的

A:主存可由RAM和ROM組成

B:其余都不對C:主存只能由BOM組成

D:主存只能由RAM組成

答案:主存可由RAM和ROM組成

下述說法中

是正確的

A:半導(dǎo)體RAM信息可讀可寫,且斷電后仍能保待記憶

B:半導(dǎo)體RAM是易失性RAM,而靜態(tài)RAM中的存儲信息是不易失的

C:其余都不對D:半導(dǎo)體RAM是易失性RAM,而靜態(tài)RAM只有在電源不掉電時,所存信息是不易失的

答案:半導(dǎo)體RAM是易失性RAM,而靜態(tài)RAM只有在電源不掉電時,所存信息是不易失的

和動態(tài)MOS存儲器相比,雙極型半導(dǎo)體存儲器的性能是

A:集成度高,存取周期快,位平均功耗少

B:集成度低,存取周期快,位平均功耗大

C:集成度高,存取周期快,位平均功耗大

D:其余都不對

答案:集成度低,存取周期快,位平均功耗大

在程序的執(zhí)行過程中,Cache與主存的地址映射是由

A:其余都不對B:程序員調(diào)度的

C:操作系統(tǒng)來管理的

D:由硬件自動完成的

答案:由硬件自動完成的

在下列因素中,與Cache的命中率無關(guān)的是

A:Cache塊的大小

B:Cache的容量

C:主存的存取時間

D:其余都不對

答案:主存的存取時間

Cache的地址映像中,若主存中的任一塊均可映射到Cache內(nèi)的任一塊的位置上,稱作

A:全相聯(lián)映像

B:直接映像

C:其余都不對D:組相聯(lián)映像

答案:全相聯(lián)映像

欲組成一個64K×16位的存儲器,若選用32Kx8位的存儲芯片,共需

片;若選用16K×1位的存儲芯片,則需

片:若選用1Kx4位的存儲芯片共需

片。

A:4,64,256

B:4,64,128C:其他都不正確

D:64,128,256

答案:4,64,12811、欲組成一個32K×8位的存儲器,當分別選用1Kx4位,16K×1位,2K×8位的三種不同規(guī)格的存儲芯片時,各需

、

片。

A:128,16,64B:64,16,16C:16,4,64

D:4,16,128

答案:64,16,16用1Kx4位的存儲芯片組成容量為64K×8位的存儲器,共需

片,若將這些芯片分裝在幾塊板上,設(shè)每塊板的容量為16K×8位,則該存儲器所需的地址碼總位數(shù)是

,其中

位用于選板,

位用于選片,

位用于存儲芯片的片內(nèi)地址

A:2,128,14,256,4B:14,128,2,4,16C:128,16,2,4,10D:14,128,2,16,64

答案:128,16,2,4,10主存可以和緩存、

、CPU交換信息,快速緩存可以和主存、

交換信息。

A:CPU,主存

B:其他都不正確C:CPU,輔存

D:輔存,CPU

答案:輔存,CPU

第四章單元測試

輸入輸出系統(tǒng)由I/O軟件和I/O硬件組成。

A:對B:錯

答案:對I/O設(shè)備的編址方式有統(tǒng)一編址和獨立編址兩種。

A:錯B:對

答案:對I/O設(shè)備和主機之間的聯(lián)系方式按傳送方式分為:

A:同步B:并行C:異步D:串行

答案:并行;串行I/O與主機傳送的三種方式中,CPU的工作效率最高的是DMA方式。

A:對B:錯

答案:對總線連接方式的I/O接口電路由以下總線鏈接:

A:數(shù)據(jù)線B:命令線C:狀態(tài)線D:設(shè)備選擇線

答案:數(shù)據(jù)線;命令線;狀態(tài)線;設(shè)備選擇線中斷服務(wù)程序要完成如下任務(wù):

A:保護現(xiàn)場

B:中斷返回C:中斷服務(wù)D:恢復(fù)現(xiàn)場

答案:保護現(xiàn)場

;中斷返回;中斷服務(wù);恢復(fù)現(xiàn)場DMA傳送的過程是:

A:結(jié)束傳輸B:后處理C:預(yù)處理D:數(shù)據(jù)傳送

答案:后處理;預(yù)處理;數(shù)據(jù)傳送DMA接口類型分為選擇型和多路型。

A:對B:錯

答案:對DMA接口的功能是:

A:DMA傳送結(jié)束時,給出操作完成信號B:處理總線控制權(quán)的轉(zhuǎn)交C:向CPU申請DMA傳送D:管理系統(tǒng)總線、控制數(shù)據(jù)傳送E:確定數(shù)據(jù)傳送的首地址和長度,修正傳送過程中的數(shù)據(jù)地址和長度

答案:DMA傳送結(jié)束時,給出操作完成信號;處理總線控制權(quán)的轉(zhuǎn)交;向CPU申請DMA傳送;管理系統(tǒng)總線、控制數(shù)據(jù)傳送;確定數(shù)據(jù)傳送的首地址和長度,修正傳送過程中的數(shù)據(jù)地址和長度為什么要設(shè)置I/O接口?

A:實現(xiàn)數(shù)據(jù)緩沖達到速度匹配B:傳送控制命令C:實現(xiàn)數(shù)據(jù)串-并格式轉(zhuǎn)換

D:反映設(shè)備的狀態(tài)E:實現(xiàn)設(shè)備的選擇F:實現(xiàn)電平轉(zhuǎn)換

答案:實現(xiàn)數(shù)據(jù)緩沖達到速度匹配;傳送控制命令;實現(xiàn)數(shù)據(jù)串-并格式轉(zhuǎn)換

;反映設(shè)備的狀態(tài);實現(xiàn)設(shè)備的選擇;實現(xiàn)電平轉(zhuǎn)換

第五章單元測試

8位二進制表示的無符號數(shù)范圍是:

A:0~65535B:0~255C:0~256D:-127~+128

答案:0~255已知[x]原=1.1111,求

x

A:0.1111B:1.1111C:-0.1111D:+0.1111

答案:-0.1111已知[x]補=0.1101,求x

A:-0.1100B:+0.1101C:-0.1101D:1.0010

答案:+0.1101已知[x]補=1.1001,求x

A:1.1001B:0.0111C:-0.1001D:-0.0111

答案:-0.0111已知[x]反=1,1111,求x

A:0000B:0,0000C:-1111D:-0000

答案:-0000設(shè)A=0.0011,B=–0.0101,求[A+B]補

A:0.1110

B:0.1000C:1.1110D:-0.1110

答案:1.1110已知x=–0.1110,y=0.0101,求[x

·

y]原

A:+0.01000110B:+.01000110C:1.01000110D:.01000110

答案:1.01000110x=+0.0111,y=–0.1011,求[x·y]補

A:1.10110011B:-0.01001101C:-0.10110011D:-.10110011

答案:1.10110011設(shè)x=–0.1011,y=-0.1101,求[x/y]補

A:商+0.0111B:商0.1101C:商0.0111D:商+0.1101

答案:商0.1101下面有關(guān)浮點運算器的描述中,正確的是_______

A:浮點運算器可用兩個松散連接的定點運算部件(階碼部件和尾數(shù)部件)來實現(xiàn)

B:階碼部件只進行加、減和比較操作

C:尾數(shù)部件只進行乘、除操作

D:階碼部件可實現(xiàn)加減、乘除四種運算

答案:浮點運算器可用兩個松散連接的定點運算部件(階碼部件和尾數(shù)部件)來實現(xiàn)

;階碼部件只進行加、減和比較操作

第六章單元測試

操作數(shù)在寄存器中的尋址方式稱為(

)尋址。

A:寄存器直接B:其余都不對C:寄存器間接D:直接

答案:寄存器直接寄存器間接尋址方式中,操作數(shù)在(

)中。

A:堆棧B:其余都不對C:通用寄存器D:主存單元

答案:主存單元基址尋址方式中,操作數(shù)的有效地址是(

A:程序計數(shù)器內(nèi)容加上形式地址B:變址寄存器內(nèi)容加上形式地址C:其余都不對D:基址寄存器內(nèi)容加上形式地址(位移量)

答案:基址寄存器內(nèi)容加上形式地址(位移量)

采用基址尋址可擴大尋址范圍,且(

A:其余都不對B:基址寄存器內(nèi)容由用戶確定,在程序執(zhí)行過程中不可變C:基址寄存器內(nèi)容由操作系統(tǒng)確定,在程序執(zhí)行過程中可變

D:基址寄存器內(nèi)容由操作系統(tǒng)確定,在程序執(zhí)行過程中不可變

答案:基址寄存器內(nèi)容由操作系統(tǒng)確定,在程序執(zhí)行過程中不可變堆棧尋址方式中,設(shè)A為累加器,SP為堆棧指針,Msp為SP指示的棧頂單元,如果進棧操作的動作順序是(SP)-1—>SP,(A)—>Msp,那么出棧操作的動作順序應(yīng)為(

)。

A:(SP)+1—>SP,(Msp)—>AB:(Msp)—>A,(SP)+1—>SPC:(SP)-1—>SP,(Msp)—>AD:其余都不對

答案:(Msp)—>A,(SP)+1—>SP設(shè)變址寄存器為X,形式地址為D,某機具有先變址再間址的尋址方式,則這種尋址方式的有效地址為(

)。

A:EA=((X)+D)

B:EA=(X)+DC:其余都不對D:EA=(X)+(D)

答案:EA=((X)+D)

指令的尋址方式有順序和跳躍兩種,采用跳躍尋址方式可以實現(xiàn)(

)。

A:程序的無條件轉(zhuǎn)移和浮動B:程序浮動C:程序的條件轉(zhuǎn)移和無條件轉(zhuǎn)移D:其余都不對

答案:程序的條件轉(zhuǎn)移和無條件轉(zhuǎn)移擴展操作碼是(

A:操作碼字段以外的輔助操作字段的代碼B:其余都不對C:一種指令優(yōu)化技術(shù),即讓操作碼的長度隨地址數(shù)的減少而增加,不同地址數(shù)的指令可以具有不同的操作碼長度D:指令格式中不同字段設(shè)置的操作碼

答案:一種指令優(yōu)化技術(shù),即讓操作碼的長度隨地址數(shù)的減少而增加,不同地址數(shù)的指令可以具有不同的操作碼長度在一地址格式的指令中,下列(

)是正確的。

A:僅有一個操作數(shù),其地址由指令的地址碼提供B:其余都不對C:一定有兩個操作數(shù),另一個是隱含的D:可能有一個操作數(shù),也可能有兩個操作數(shù)

答案:可能有一個操作數(shù),也可能有兩個操作數(shù)設(shè)機器字長為16位,存儲器按字節(jié)編址,設(shè)PC當前值為1000H,當讀取一條雙字長指令后,PC值為(

)。

A:1001HB:其余都不對C:1004HD:1002H

答案:1004H二地址指令中,操作數(shù)的物理位置可安排在(

)。(本題是多選題)

A:兩個寄存器B:一個主存單元和一個寄存器C:其余都不對D:兩個主存單元

答案:兩個寄存器;一個主存單元和一個寄存器;兩個主存單元下列敘述中,(

)能反映CISC的特征。(多項選擇)

A:各種指令都可以訪存

B:采用優(yōu)化編譯技術(shù)C:豐富的尋址方式

D:指令字長固定E:只有LOAD/STORE指令可以訪存F:控制器采用組合邏輯設(shè)計G:大多數(shù)指令需要多個時鐘周期才能執(zhí)行完成

答案:各種指令都可以訪存

;豐富的尋址方式

;大多數(shù)指令需要多個時鐘周期才能執(zhí)行完成

第七章單元測試

下列說法中

是正確的

A:指令周期等于機器周期

B:其余都不對C:指令周期是機器周期的兩倍

D:指令周期大于機器周期

答案:指令周期大于機器周期中斷標志觸發(fā)器用于

A:開放或關(guān)閉中斷系統(tǒng)

B:向CPU發(fā)中斷請求

C:其余都不對D:指示CPU是否進人中斷周期

答案:指示CPU是否進人中斷周期

向量中斷是

A:外設(shè)提出中斷

B:由硬件形成中斷服務(wù)程序人口地址

C:由硬件形成向量地址,再由向量地址找到中斷服務(wù)程序入口地址

D:其余都不對

答案:由硬件形成向量地址,再由向量地址找到中斷服務(wù)程序入口地址

指令寄存器的位數(shù)取決于

A:指令字長

B:其余都不對C:存儲器的容量

D:機器字長

答案:指令字長

程序計數(shù)器PC屬于

A:其余都不對B:控制器

C:存儲器

D:運算器

答案:控制器

RISC機器

A:CPU配備很少的通用寄存器

B:不一定采用流水技術(shù)

C:其余都不對D:一定采用流水技術(shù)

答案:一定采用流水技術(shù)

根據(jù)CPU訪存的性質(zhì)不同,可將CPU的工作周期分為:

A:執(zhí)行周期B:中斷周期C:取指周期D:簡指周期

答案:執(zhí)行周期;中斷周期;取指周期;簡指周期由編譯程序?qū)⒍鄺l指令組合成一條指令,這種技術(shù)稱做

A:其余都不對B:超長指令字技術(shù)

C:超流水線技術(shù)

D:超標量技術(shù)

答案:超長指令字技術(shù)

某機有四個中斷源.優(yōu)先順序按1→2→3→4降序排列,若想將中斷處理次序改為3→1→4→2,則1、2、3、4中斷源對應(yīng)的屏蔽字分別是___、___、____和_____。

A:

0100,1111

,0101,1101B:

1101,

0100

,1111

,0101C:其他都不對D:

1101,

0100

,0101,1111

答案:

1101,

0100

,1111

,0101計算機中存放當前指令地址的寄存器叫_____。在順序執(zhí)行程序時,若存儲器按字節(jié)編址,而指令長度為32位,則每取出一條指令后,該寄存器自動加_____。當執(zhí)行_____指令或______操作時,該寄存器接收新的地址。

A:程序計數(shù)器PC

,

4

,

轉(zhuǎn)移

,

中斷B:程序計數(shù)器PC

,

2

,

轉(zhuǎn)移

,

中斷C:堆棧計數(shù)器

,

4

,

轉(zhuǎn)移

,

中斷D:其他都不對

答案:程序計數(shù)器PC

,

4

,

轉(zhuǎn)移

,

中斷中斷判優(yōu)可通過___和

_____

實現(xiàn),前者速度更快。

A:硬件排隊

,

通道方式B:軟件排隊(編程),

硬件排隊

C:其他都不對D:硬件排隊

,

軟件排隊(編程)

答案:硬件排隊

,

軟件排隊(編程)

第八章單元測試

CU發(fā)出的各種操作命令與指令有關(guān),而且必須按一定的次序發(fā)出。()

A:對B:錯

答案:對取指令周期的第一個微操作是PCMAR。()

A:錯B:對

答案:對指令的操作碼部分是CU的輸入。()

A:錯B:對

答案:對取指令周期的微操作有

1W。()

A:對B:錯

答案:對一個時鐘周期的時間就是一個節(jié)拍的時間。()

A:對B:錯

答案:對LDAX指令和STAX指令的取指周期的微操作不同。()

A:對B:錯

答案:錯無條件轉(zhuǎn)移指令JMPY執(zhí)行階段的微操作是AD(IR)PC。()

A:對B:錯

答案:對機器的速度只和機器的主頻有關(guān),主頻越快,機器的速度越快。()

A:錯B:對

答案:錯異步控制方式有嚴格的時鐘同步。()

A:錯B:對

答案:錯一個機器周期內(nèi)只能完成一個微操作。()

A:錯B:對

答案:錯間址周期包含微操作

MDRIR。(

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論