邏輯門和布爾代數(shù).ppt_第1頁
邏輯門和布爾代數(shù).ppt_第2頁
邏輯門和布爾代數(shù).ppt_第3頁
邏輯門和布爾代數(shù).ppt_第4頁
邏輯門和布爾代數(shù).ppt_第5頁
已閱讀5頁,還剩19頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

第 4 章 邏輯門和布爾代數(shù),第一部分:邏輯門 孫衛(wèi)強,1,,內(nèi)容提要,邏輯門(Logic Gates) 反相器(Inverter) 與門(AND gate) 或門(OR gate) 與非門(NAND gate) 或非門(NOR gate) 異或和同或門(XOR 和XNOR) 需要掌握的內(nèi)容 邏輯符號和表達式 真值表 波形圖,2,,反相器,低電平有效的指示符號,3,,反相器的波形圖,前半部分 電路,后半部分 電路,4,,與門(AND gate),前半部分 電路,后半部分 電路,5,,其它的邏輯門,或門 與非門(非或門) 或非門(非與門),6,,異或門(XOR gate),XOR: Exclusive-OR 只有當兩個輸入具有相反的邏輯值時才輸出1,作用:用以產(chǎn)生二進制加法的和,7,,同或門(XNOR gate),NXOR: Exclusive-NOR 只有當兩個輸入具有相同的邏輯值時才輸出1,AB,AB =,AB =,8,,集成電路邏輯門,CMOS vs. TTL 邏輯系列 74HC00 邏輯門的種類(課本129頁) 00:4個二輸入與非門 02: 4個二輸入或非門 04: 十六進制反相器 30: 單個8輸入的與非門,9,,集成門電路的特性,傳輸延時(Propagation Delay) 直流輸入電壓(DC supply Voltage) 功耗(Power Dissipation) 輸入和輸出邏輯電平(Logic Levels) VIL,VIH VOL,VOH 速度功率乘積 扇出和負載,10,,邏輯電平和噪聲容限,11,,CMOS門電路參數(shù)的實例,12,,第 4 章 邏輯門和布爾代數(shù),第二部分:布爾代數(shù) 孫衛(wèi)強,13,,布爾代數(shù)(Boolean algebra),1854年, George Boole, An Investigation of the Laws of Thought,on which are Founded the Mathematical Theories of Logic and Probabilities 提出了布爾代數(shù),“基于人類邏輯思考的本性”,將思想翻譯成符號。并且指出,這些符號只需要兩個值,即0和1 1938年,Claude E. Shannon, A Symbolic Analysis of Relay and Switching Circuits,碩士論文 提出將布爾代數(shù)用于分析和優(yōu)化繼電器邏輯電路,14,,George Boole,Nature and Design of this Work The design of the following treatise is to investigate the fundamental laws of those operations of the mind by which reasoning is performed;to collect from the various elements of truth brought to view in the course of these inquiries some probable intimations concerning the nature and constitution of the human mind. “the operations of the mind are in a certain real sense subject to laws, and that a science of the mind is therefore possible.”,15,,公理 (Axiom),公理 (A1) 如果X1,則X=0;(A1)如果X0,則X=1 (A2) 如果X=0,則X=1; (A2)如果X=1,則X=0 (A3) 00=0 (A3)1+1=1 (A4) 11=1 (A4)0+0=0 (A5) 01=10=0 (A5)0+1=1+0=1,這些公理已經(jīng)完備地描述了布爾代數(shù)。,16,,定理 (Theorem),交換律(Commutative Law) A+B = B+A, AB = BA 結(jié)合律(Associative Law) A+(B+C) = (A+B)+C A(BC) = (AB)C 分配律(Distributive Law) A(B+C) = AB+AC,17,,布爾代數(shù)常用的公式,18,,De Morgan定理,Augustus De Morgan (1806 - 1871) 和George Boole一起,是符號邏輯(Symbolic Logic)的奠基人 DeMorgan定理 變量乘積取反等于將每個變量取反,然后再求其和 變量求和取反等于將每個變量取反,然后再求其積,19,,De Morgan定理,20,,DeMorgan定理的應用,=,=,=,21,,邏輯電路的布爾分析,布爾代數(shù)提供了一種描述邏輯電路工作機理的方法,A,D,C,B,X,CD,B+CD,=A(B+CD),22,,本部分小結(jié),邏輯門 基本邏輯門 符號和表達式 真值表和波形圖 布爾

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論