QuartusII使用教程圖形輸入.ppt_第1頁(yè)
QuartusII使用教程圖形輸入.ppt_第2頁(yè)
QuartusII使用教程圖形輸入.ppt_第3頁(yè)
QuartusII使用教程圖形輸入.ppt_第4頁(yè)
QuartusII使用教程圖形輸入.ppt_第5頁(yè)
已閱讀5頁(yè),還剩31頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1,實(shí)驗(yàn)七、基于Quartus II的 原理圖輸入數(shù)字電路設(shè)計(jì),本部分實(shí)驗(yàn)內(nèi)容為新內(nèi)容,操作步驟較多,為保證實(shí)驗(yàn)項(xiàng)目進(jìn)行完畢,請(qǐng)同學(xué)們務(wù)必提前做好預(yù)習(xí)準(zhǔn)備,預(yù)習(xí)要求,1.從實(shí)驗(yàn)中心網(wǎng)站下載軟件 2.按照ppt所示,操作使用,仿真數(shù)字邏輯器件功能,2,第一部分:實(shí)驗(yàn)要求,通過本次實(shí)驗(yàn),引導(dǎo)學(xué)生以EDA設(shè)計(jì)的手段來(lái)設(shè)計(jì)數(shù)字邏輯電路; 認(rèn)識(shí)可編程邏輯器件(PLD); 掌握QuartusII集成開發(fā)環(huán)境軟件。,3,一、實(shí)驗(yàn)?zāi)康?1. 學(xué)習(xí)EDA集成工具軟件Quartus II的使用; 2. 學(xué)會(huì)基于PLD的EDA設(shè)計(jì)流程; 3. 學(xué)會(huì)使用原理圖設(shè)計(jì)小型數(shù)字電路; 4. 掌握對(duì)設(shè)計(jì)進(jìn)行綜合、仿真和設(shè)計(jì)下載的方法。,二、實(shí)驗(yàn)?zāi)績(jī)x器及器件,1、實(shí)驗(yàn)設(shè)備:數(shù)字電路實(shí)驗(yàn)箱1臺(tái) 2、實(shí)驗(yàn)器件:可編程邏輯器件(背板),4,三、實(shí)驗(yàn)原理,可編程邏輯器件(Programmable Logic Devices,PLD),發(fā)展于20世紀(jì)70年代,屬半定制集成電路; 使用PLD器件,借助EDA設(shè)計(jì)方法,可以方便、快速地構(gòu)建數(shù)字系統(tǒng); 任何組合邏輯電路都可以用“與門-或門”二級(jí)電路實(shí)現(xiàn); 任何時(shí)序邏輯電路都可以由組合邏輯電路加上存儲(chǔ)元件(觸發(fā)器、鎖存器構(gòu)成); 人們由此提出乘積項(xiàng)可編程電路結(jié)構(gòu),原理結(jié)構(gòu)如下:,低密度PLD可編程原理【早期器件】,低密度(簡(jiǎn)單)PLD,通常內(nèi)部等效門數(shù)少于500個(gè),只能實(shí)現(xiàn)通用數(shù)字邏輯(如74系列)的一些功能,6,使用FPGA(大容量可編程邏輯器件)從事數(shù)字系統(tǒng)設(shè)計(jì)的三階段: 1、常規(guī)邏輯功能描述的實(shí)現(xiàn); 指常規(guī)數(shù)字邏輯器件,如3-8線譯碼器74LS138,二進(jìn)制計(jì)數(shù)器74LS161,移位寄存器74LS194等; 2、時(shí)序產(chǎn)生及控制、小型數(shù)字系統(tǒng)的實(shí)現(xiàn); 如用狀態(tài)機(jī)完成AD信號(hào)的采集,產(chǎn)生PWM時(shí)序控制步進(jìn)電機(jī) 簡(jiǎn)易數(shù)字頻率計(jì)、交通燈、數(shù)字種系統(tǒng)的實(shí)現(xiàn)等; 3、算法功能/綜合系統(tǒng)的實(shí)現(xiàn) FFT算法實(shí)現(xiàn)、頻譜分析等。,7,四、實(shí)驗(yàn)任務(wù),參照下圖,在QuartusII原理圖輸入環(huán)境下,畫出3-8線譯碼器構(gòu)成的流水燈電路;,8,五、實(shí)驗(yàn)步驟,1. 建立一個(gè)項(xiàng)目; 2. 選定目標(biāo)器件(EPM240T100C5),配置管腳,對(duì)設(shè)計(jì)進(jìn)行綜合; 3. 繪制設(shè)計(jì)電路原理圖; 4. 編輯測(cè)試激勵(lì)波形文件,執(zhí)行時(shí)序仿真,記錄仿真結(jié)果; 5. 對(duì)設(shè)計(jì)進(jìn)行引腳鎖定,下載設(shè)計(jì)文件到芯片中; 6. 斷電后連接驗(yàn)證電路,然后上電觀察硬件運(yùn)行結(jié)果,如不正確,需要重新修改設(shè)計(jì); 7. 記錄實(shí)驗(yàn)結(jié)果及實(shí)驗(yàn)過程中出現(xiàn)的問題及解決辦法。 (注:)5-7步的操作參考實(shí)驗(yàn)八的ppt,如本次實(shí)驗(yàn)未完成,第八次實(shí)驗(yàn)繼續(xù)進(jìn)行,請(qǐng)自行保留設(shè)計(jì)工程文件夾。,9,六、實(shí)驗(yàn)報(bào)告要求,1. 記錄設(shè)計(jì)原理圖。 2. 記錄綜合結(jié)果(邏輯單元的消耗情況等)。 3. 記錄仿真結(jié)果(畫出仿真波形)。 4. 分析結(jié)果(實(shí)驗(yàn)現(xiàn)象結(jié)論)。 5. 簡(jiǎn)答思考題。,思考題: 1、什么是可編程邏輯器件,簡(jiǎn)述其優(yōu)點(diǎn); 2、簡(jiǎn)述QuartusII從事本實(shí)驗(yàn)項(xiàng)目設(shè)計(jì)的流程。,10,第二部分:QuartusII軟件使用,請(qǐng)同學(xué)們參照后面的步驟,提前做好預(yù)習(xí),熟悉QuartusII軟件的操作環(huán)境; QuartusII軟件可到實(shí)驗(yàn)中心網(wǎng)站上下載,要注意它的破解步驟,11,一、準(zhǔn)備,1、使用QuartusII軟件之前,請(qǐng)確保軟件已正常破解 若啟動(dòng)QuartusII時(shí)看到如下界面,則說(shuō)明軟件尚未正常破解,需要破解后才能正常使用:,將本機(jī)D:Altera目錄下的License.Dat文件中的MAC號(hào)即完成破解; 右圖所示為查看本機(jī)MAC地址(實(shí)際地址)的方法。,12,2、Quartus II 6.0主界面操作環(huán)境,1、Project Navigator(工程管理器),2、Message window(信息窗口),2、Status window(狀態(tài)窗口),13,3、常用工具欄,To reset views: Tools Customize Toolbars Reset All Restart Quartus II,Window & new file buttons,Compiler report,Floorplan,Execution controls,Dynamic menus,若QuartusII界面上一些默認(rèn)的按鈕被關(guān)閉,影響使用,可按右邊的操作步驟來(lái)復(fù)原,14,工程創(chuàng)建時(shí)的準(zhǔn)備工作,QuartusII通過“工程(Project)”來(lái)管理設(shè)計(jì)文件,必須為此工程創(chuàng)建一個(gè)放置與此工程相關(guān)的所有設(shè)計(jì)文件的文件夾; 此文件夾名不宜用中文,也最好不要用數(shù)字,應(yīng)放到磁盤上容易找到的地方,不要放在軟件的安裝目錄中; 建立完工程文件夾后再進(jìn)行后續(xù)操作,二、在QuartusII6.0環(huán)境下建立工程,15,1、項(xiàng)目創(chuàng)建向?qū)?工程文件名,任取,建立在用戶自己的目錄下,不要使用軟件的安裝目錄或系統(tǒng)目錄,選擇工作路徑,頂層實(shí)體名,一般和工程名相同,文件菜單,基于已有項(xiàng)目創(chuàng)建工程(一般 不使用),16,添加用戶的設(shè)計(jì)文件 Graphic (.BDF, .GDF) AHDL VHDL Verilog EDIF Notes: Files in project directory do not need to be added Add top level file if filename & entity name are not the same 選中待添加的文件后點(diǎn)擊“Add”,若暫無(wú)文件,直接點(diǎn)擊“Next”,Add user library pathnames User libraries MegaCore/AMPPSM libraries Pre-compiled VHDL packages,2、為創(chuàng)建的工程添加設(shè)計(jì)文件,17,選擇CPLD/FPGA器件型號(hào),選擇CPLD/FPGA器件所屬系列,3、器件選擇,本EDA實(shí)驗(yàn)背板所使用的器件為ALtera公司MAXII系列(Family)的EPM240T100C5(Avaliable devices),18,選擇第三方EDA工具(如ModelSim、Synplify等) 這里不需要,4、EDA 工具設(shè)置,19,5、完成!,(1)工程創(chuàng)建完畢,界面上在工程管理器處出現(xiàn)所選用的器件系列、器件名及工程文件名“epm240”; (2)可以看出:軟件界面沒有明顯變化,需要用戶再建立設(shè)計(jì)文件。,20,關(guān)于創(chuàng)建工程的補(bǔ)充說(shuō)明,(1)指定工程所在的工作庫(kù)文件夾、工程名及設(shè)計(jì)實(shí)體名; (2)將設(shè)計(jì)文件加入工程中; (3)選擇仿真器和綜合器類型(默認(rèn)“None”為選擇QuartusII自帶的); (4)選擇目標(biāo)芯片(開發(fā)板上的芯片類型); (5)工具設(shè)置(若都不選擇,則使用QuartusII自帶的所有設(shè)計(jì)工具); (6)結(jié)束設(shè)置。 工程建立后,若需要新增設(shè)計(jì)文件,可以通過Project /Add_Remove在工程中添加新建立的設(shè)計(jì)文件,也可以刪除不需要的設(shè)計(jì)文件。編譯時(shí)將按此選項(xiàng)卡中列出的文件處理。,21,三、在QuartusII6.0工程下建立設(shè)計(jì)文件,1、在File菜單下點(diǎn)擊“New”,即彈出用戶設(shè)計(jì)建立向?qū)?QuartusII支持原理圖輸入(Block Diagram/Schematic File)、VHDL語(yǔ)言輸入等多種設(shè)計(jì)輸入方式,后面以原理圖輸入為例介紹,22,2、建立原理圖設(shè)計(jì)文件,原理圖繪制區(qū),繪制工具,工程文件名,23,3、調(diào)用參數(shù)化元件,在繪圖區(qū)雙擊鼠標(biāo)左鍵,即彈出添加符號(hào)元件的窗口,在此輸入已知的元件名,可以快速地調(diào)出元件,在此可選擇查看庫(kù)中所有的元件,24,分別調(diào)用了輸入端口“input”和邏輯器件“74138”,調(diào)用庫(kù)元件預(yù)覽,25,4、繪圖控制操作,1、選擇及畫線工具,2、文本工具,3、符號(hào)工具,可跳出前面添加元件的窗口,4、窗口縮放工具,左鍵放大,右鍵縮小,5、窗口全屏顯示,按“ESC”退出,說(shuō)明:使用圖示2-4的工具按鈕后,請(qǐng)切換回1按鈕(選擇及畫線工具),才能對(duì)繪圖進(jìn)行編輯。,其余工具按鈕不常用,這里不介紹,26,5、設(shè)計(jì)74138,并進(jìn)行功能驗(yàn)證測(cè)試,從符號(hào)庫(kù)中調(diào)出74138及需要的輸入、輸出端口,排放整齊 完成畫線連接操作(鼠標(biāo)放到端點(diǎn)處,會(huì)自動(dòng)捕捉,按下左鍵拖動(dòng)到目標(biāo)處,釋放后即完成一次畫線操作),27,為端口命名,鼠標(biāo)左鍵雙擊端口名,如圖示74138電路Y7N端所示,直接輸入用戶自定義的名字即可。 74138邏輯測(cè)試電路原理圖設(shè)計(jì)完畢!,28,四、全程編譯,在下拉菜單“Processing”中選擇“Start Compilation”,啟動(dòng)全程編譯,編譯完成后的信息報(bào)告窗口,29,關(guān)于全程編譯,QuartusII的編譯器由一系列處理模塊構(gòu)成; 這些模塊負(fù)責(zé)對(duì)設(shè)計(jì)項(xiàng)目的檢錯(cuò)、邏輯綜合、結(jié)構(gòu)綜合、輸出結(jié)果的編輯配置,以及時(shí)序分析; 在這一過程中,將設(shè)計(jì)項(xiàng)目適配到FPGA/CPLD目標(biāo)器件中,同時(shí)產(chǎn)生多用途的輸出文件,如功能和時(shí)序信息文件,器件編程的目標(biāo)文件; 編譯器首先檢查出工程設(shè)計(jì)文件中可能的錯(cuò)誤信息,以供設(shè)計(jì)者排除,然后產(chǎn)生一個(gè)結(jié)構(gòu)化的網(wǎng)表文件表達(dá)的電路原理圖文件; 啟動(dòng)全程編譯: 選擇Processing/Start Compilation,自動(dòng)完成分析、排錯(cuò)、綜合、適配、匯編及時(shí)序分析的全過程。 編譯過程中,錯(cuò)誤信息通過下方的信息欄指示(紅色字體)。雙擊此信息,可以定位到錯(cuò)誤所在處,改正后在此進(jìn)行編譯直至排除所有錯(cuò)誤; 編譯成功后,會(huì)彈出編譯報(bào)告,顯示相關(guān)編譯信息。,30,工程編譯完成后,設(shè)計(jì)結(jié)果是否滿足設(shè)計(jì)要求,可以通過時(shí)序仿真來(lái)分析; 時(shí)序仿真主要包含如下的設(shè)置步驟: 打開波形編輯器; 設(shè)置仿真時(shí)間區(qū)域; 波形文件存盤; 將端口節(jié)點(diǎn)信號(hào)選入波形編輯器中; 編輯輸入波形(輸入激勵(lì)信號(hào)); 總線數(shù)據(jù)格式設(shè)置 啟動(dòng)仿真器 觀察仿真結(jié)果(波形編輯文件及產(chǎn)生的波形報(bào)告文件分開顯示) 若無(wú)法觀察完整波形,可以使用熱鍵Ctrl+W,即可看到完整的仿真波形。也可使用鼠標(biāo)左右鍵,方法如下:,順序并不是唯一的,五、時(shí)序仿真,31,1、建立波形矢量文件(左圖); 2、添加引腳節(jié)點(diǎn),32,添加引腳節(jié)點(diǎn)(續(xù)),在Filter下選擇“Pins:unassigned”,再單擊“List”,列出引腳端口 ”,在Nodes F

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論